完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12600個 瀏覽:618739次 帖子:7909個
基于現(xiàn)場可編程門陣列器件實(shí)現(xiàn)ADS-B解交織系統(tǒng)的設(shè)計(jì)
廣播式自動相關(guān)監(jiān)視(Automatic Dependent Surveillance-Broadcast,ADS-B)作為國際民航組織(Internat...
影響編譯時間的因素有很多,包括工具流程、工具設(shè)置選項(xiàng)、RTL 設(shè)計(jì)、約束編輯、目標(biāo)器件以及設(shè)計(jì)實(shí)現(xiàn)期間各工具所面臨的任何關(guān)鍵問題。除此之外,所使用的機(jī)器...
基于Nios II嵌入式系統(tǒng)的FPGA配置文件下載更新設(shè)計(jì)
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過把設(shè)計(jì)生成的數(shù)據(jù)文件...
2019-01-04 標(biāo)簽:FPGA嵌入式系統(tǒng) 999 0
采用可編程邏輯器件和單片機(jī)實(shí)現(xiàn)頻率特性測量系統(tǒng)的設(shè)計(jì)
具體電路如圖4所示,此限幅放大電路由前級同相放大、限幅放大和電平轉(zhuǎn)換電路3部分組成。前級同相放大電路主要起到阻抗變換的作用;限幅放大電路采用二極管1N4...
2020-08-31 標(biāo)簽:fpga單片機(jī)測量系統(tǒng) 997 0
AMD FPGA在配置了適當(dāng)?shù)膯幽J胶?,上電即會按該模式去加載配置文件。以7系列FPGA為例,假設(shè)設(shè)置模式引腳M[2:0]=3’b001,上電后FPG...
基于可重構(gòu)Virtex FPGA的天基系統(tǒng)
目前,天基電子系統(tǒng)開發(fā)人員面臨的壓力越來越大,在項(xiàng)目日程安排越來越緊張且預(yù)算一再削減的情況下,他們卻需要提供更高的系統(tǒng)性能。然而,天基系統(tǒng)具有一套獨(dú)特而...
基于菲數(shù)科技FA728Q加速卡實(shí)現(xiàn)低時延LLT應(yīng)用
菲數(shù)科技使用Stratix 10 FPGA和開源的開放式FPGA堆棧(OFS)基礎(chǔ)設(shè)施開發(fā)高性能FPGA加速卡。
Signal tap邏輯分析儀的設(shè)計(jì)要求與使用教程
在之前的設(shè)計(jì)開發(fā)時,利用modelsim得出中間某單元的數(shù)據(jù),并且輸入也是設(shè)計(jì)者在testbench中自己給出的。但是,實(shí)際應(yīng)用時,外部輸入的信號不一定...
對于數(shù)字設(shè)計(jì)人員來講,只要信號從一個時鐘域跨越到另一個時鐘域,那么就可能發(fā)生亞穩(wěn)態(tài)。我們稱為“跨時鐘域”即“Clock Domain Crossing”...
基于可編輯邏輯器件和VHDL語言實(shí)現(xiàn)猝發(fā)多脈沖產(chǎn)生系統(tǒng)的應(yīng)用方案
脈沖功率技術(shù)是一種功率壓縮技術(shù),以較低的輸入功率將能量緩慢存儲起來,隨后在極短時間內(nèi)釋放,以獲得極高的峰值輸出功率。該技術(shù)是應(yīng)國防科技需要而發(fā)展起來的一...
用DE1-SOC進(jìn)行硬件加速的2D N-Body重力模擬器設(shè)計(jì)
該項(xiàng)目的目標(biāo)是創(chuàng)建一個用DE1-SOC進(jìn)行硬件加速的2D N-Body重力模擬器。
FPGA開發(fā)與學(xué)習(xí)連載:Verilog設(shè)計(jì)經(jīng)驗(yàn)談
Verilog中,用always塊設(shè)計(jì)組合邏輯電路時,在賦值表達(dá)式右端參與賦值的所有信號都必須在 always @(敏感電平列表)中列出,always中...
使用FPGA實(shí)現(xiàn)深度學(xué)習(xí)技術(shù)應(yīng)用
在圖像處理中,對RGB輸入圖像進(jìn)行噪聲去除等濾波處理,并頻繁地進(jìn)行RGB圖像的處理。在這種情況下,卷積過程往往是針對每個通道(R/G/B)獨(dú)立完成的,輸...
采用FPGA器件EPF10K30ATC144和VHDL語言實(shí)現(xiàn)多按鍵識別系統(tǒng)的設(shè)計(jì)
FPGA是一種可編程邏輯器件,它具有良好性能、極高的密度和極大的靈活性,外圍電路簡單可靠等特性。因此,該系統(tǒng)設(shè)計(jì)是由MCU、FPGA、按鍵等部分組成。6...
? 交流問題 ? Q :FPGA打磚塊小游戲,如何基于FPGA用verilog語言在Vivado平臺上寫打磚塊小游戲,最好能用到PS2與VGA。 A :...
2024-12-09 標(biāo)簽:FPGAVerilog HDLVivado 982 0
基于FPGA的原型設(shè)計(jì)對系統(tǒng)級驗(yàn)證的適用性
驗(yàn)證SoC困難的部分原因是它的狀態(tài)依賴于許多變量,包括它以前的狀態(tài)、輸入序列和SoC輸出的更廣泛的系統(tǒng)效應(yīng)(和可能的反饋)。 以實(shí)時連接到系統(tǒng)其他部分...
米爾ARM+FPGA架構(gòu)開發(fā)板PCIE2SCREEN示例分析與測試
本次測試內(nèi)容為基于ARM+FPGA架構(gòu)的米爾MYD-JX8MMA7開發(fā)板其ARM端的測試?yán)蘰cie2screen并介紹一下FPGA端程序的修改。
2023-07-08 標(biāo)簽:fpga米爾PCIE2SCREEN 981 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |