完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12600個(gè) 瀏覽:618723次 帖子:7908個(gè)
關(guān)于FPGA的嵌入式系統(tǒng)的設(shè)計(jì)問題
FPGA是今天許多要求最嚴(yán)苛的嵌入式系統(tǒng)設(shè)計(jì)的重要元件。由于FPGA器件的價(jià)格大幅下跌,加上為設(shè)計(jì)人員帶來的便利性和靈活性,F(xiàn)PGA在競爭激烈的全球市場...
DVP接口(Digital Video Port)是一種用于數(shù)字視頻傳輸?shù)牟⑿薪涌?,常見于嵌入式系統(tǒng)和圖像傳感器中。DVP直接傳輸數(shù)字視頻信號,減少模數(shù)...
基于可編程邏輯器件實(shí)現(xiàn)SPI4.2接口的功能設(shè)計(jì)
SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定義的局部高速總...
現(xiàn)場可編程門陣列(FPGA)是一種由半導(dǎo)體材料制成的集成電路,用戶購買后可以重新編程或配置,以滿足特定功能或應(yīng)用需求。其控制程序存儲在內(nèi)存中,加電后,程...
Microchip在Microchip PolarFire SoC和基于SRAM的競爭性FPGA SoC上實(shí)現(xiàn)了相同的設(shè)計(jì)。在這兩款器件上,使用供應(yīng)商特...
深度學(xué)習(xí)算法有望在FPGA和超級計(jì)算機(jī)上運(yùn)行
由NSF資助的一個(gè)研究項(xiàng)目,目前正在研究如何使用RDMA高性能連接器將深度學(xué)習(xí)算法在FPGA和跨系統(tǒng)之間運(yùn)行;另一個(gè)由Andrew Ng和兩個(gè)超算專家牽...
2017-02-10 標(biāo)簽:FPGA人工智能深度學(xué)習(xí) 946 0
PicoBlaze處理器IP Core的原理與應(yīng)用
PicoBlaze處理器IP Core的原理與應(yīng)用 詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案;介紹PicoBlaz...
基于現(xiàn)場可編程門陣列技術(shù)設(shè)計(jì)時(shí)鐘分配網(wǎng)絡(luò)的應(yīng)用方案
自產(chǎn)生到現(xiàn)在,現(xiàn)場可編程門陣列(FPGA)以其獨(dú)特的優(yōu)點(diǎn)被成功應(yīng)用在工業(yè)控制、數(shù)據(jù)通信、計(jì)算機(jī)硬件等領(lǐng)域,也成功應(yīng)用在保密通信和多種先進(jìn)的武器系統(tǒng)中。
采用可編輯邏輯器件實(shí)現(xiàn)VGA顯示系統(tǒng)的設(shè)計(jì)
VGA(視頻圖形陣列Video Graphics Array)是IBM在1987年隨PS/2機(jī)一起推出的一種視頻傳輸標(biāo)準(zhǔn),具有分辨率高、顯示速率快、顏色...
開源Made with KiCad(134):Icepi Zero - 基于Lattice ECP5的便攜FPGA開發(fā)板
“? Icepi Zero 是一款 Raspberry Pi Zero 尺寸的便攜式 FPGA 開發(fā)板,基于 Lattice ECP5。 ” ? Mad...
三輸出和雙輸出微型模塊穩(wěn)壓器對基于FPGA的系統(tǒng)優(yōu)化方案
盡管 FPGA 的通用和可配置特性對系統(tǒng)設(shè)計(jì)師來說很有吸引力,但是影響這些器件內(nèi)部運(yùn)行方式及其外部接口協(xié)議的設(shè)計(jì)規(guī)則非常復(fù)雜,需要大量的培訓(xùn)、參考設(shè)計(jì)評...
由于定點(diǎn)的四則運(yùn)算比較簡單,如加減法只要注意符號擴(kuò)展,小數(shù)點(diǎn)對齊等問題即可。在本文中,運(yùn)用在前一節(jié)中描述的自定義浮點(diǎn)格式FPGA中數(shù)的表示方法(下),完...
FPGA原型驗(yàn)證的原理是將芯片RTL代碼綜合到FPGA上來驗(yàn)證芯片的功能。對于目前主流行業(yè)應(yīng)用而言,芯片規(guī)模通常達(dá)到上億門甚至數(shù)十億門,一顆FPGA的容...
FPGA與處理器技術(shù)的的應(yīng)用領(lǐng)域
對更高性能和功耗的無窮無盡的需求促使FPGA供應(yīng)商將越來越多的固定功能IP集成到他們的產(chǎn)品中。雖然stalwart可能認(rèn)為這是對FPGA技術(shù)優(yōu)勢的侵蝕,...
如何使用 FPGA 實(shí)現(xiàn)深度學(xué)習(xí)
本次針對的 MNIST 數(shù)據(jù)集是一個(gè)非常小的數(shù)據(jù)集,圖像大小為 28×28。此外,該模型是一個(gè)非常輕量級的網(wǎng)絡(luò)模型。如果將這些做成更真實(shí)的數(shù)據(jù)模型,計(jì)算...
2023-05-11 標(biāo)簽:fpga深度學(xué)習(xí) 942 0
封裝寄存器進(jìn)VO緩沖器的概念及其優(yōu)點(diǎn)簡析
許多FPGA有構(gòu)造在輸入和輸出緩沖器中的觸發(fā)器來優(yōu)化芯片的時(shí)序入和出。同時(shí)這些專門的IO緩沖器是使能或禁止把這些寄存器封裝進(jìn)V0的一個(gè)優(yōu)化。
FPGA的可重構(gòu)測控系統(tǒng)應(yīng)用設(shè)計(jì)的研究
本文根據(jù)測控系統(tǒng)的通用結(jié)構(gòu)模型和FPGA的可重構(gòu)功能特點(diǎn),提出了一種基于FPGA器件,針對嵌入式應(yīng)用有效縮短開發(fā)周期和設(shè)計(jì)與應(yīng)用成本,滿足并行性、多任務(wù)...
在FPGA設(shè)計(jì)中如何充分利用NoC資源去支撐創(chuàng)新應(yīng)用設(shè)計(jì)
Achronix 在其最新基于臺積電(TSMC)7nm FinFET工藝的Speedster7t FPGA器件中包含了革命性的創(chuàng)新型二維片上網(wǎng)絡(luò)(2D ...
2020-08-21 標(biāo)簽:fpga存儲器數(shù)據(jù)傳輸 940 0
采用可編輯邏輯器件實(shí)現(xiàn)智能變送器的應(yīng)用方案
在工業(yè)自動化控制系統(tǒng)中,過程參數(shù)壓力、差壓、絕對壓力、流量等工藝參數(shù)均要嚴(yán)格控制,而這類參數(shù)的測量與監(jiān)控大多使用變送器。變送器是玉業(yè)過程重要的基礎(chǔ)自動化...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |