99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

含有“Chiplet”的尖端封裝技術(shù)能否牽引摩爾定律繼續(xù)前進(jìn)

lC49_半導(dǎo)體 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2021-05-17 16:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

編者按過(guò)去幾年,因?yàn)閺S商的推動(dòng),Chiplet這個(gè)概念已經(jīng)深入民心。在本文中,我們將首先討論什么是“Chiplet”、為什么需要“Chiplet”?而且會(huì)參考上文提到的西尾先生的演講內(nèi)容(已經(jīng)得到西尾先生的許可)。此外,本文還會(huì)介紹TSMC、三星電子、英特爾在此次的IEDM上發(fā)布了何種尖端封裝技術(shù)。最后,展望未來(lái),論述含有“Chiplet”的尖端封裝技術(shù)能否牽引摩爾定律繼續(xù)前進(jìn)。

什么是“Chiplet”

在此次的IEDM的短課程(Short Cause)上,三星電子的SE-Ho You先生做了題目為“From Package-Level to Wafer-Level Integration”的演講,且展示了“Chiplet”的未來(lái)形象。(如下圖1)

bf6e746e-b4de-11eb-bf61-12bb97331649.png

圖1:“Chiplet”是什么?出自:SE-Ho You (Samsung), “From Package-Level to Wafer-Level Integration”, IEDM2020, SC1。

之前,用一個(gè)科技節(jié)點(diǎn)(Technology Node)可以制造出含CPUGPU、調(diào)制解調(diào)器、SRAM、Serdes/DDR等功能的SoC(System on Chip)。

按照功能的不同,分別利用最合適的技術(shù)節(jié)點(diǎn)來(lái)制造。如圖1的右側(cè)所示,用Node A生產(chǎn)GPU、用Node B生產(chǎn)CPU、用Node C生產(chǎn)Serdes/DDR、用Node C生產(chǎn)SRAM,即分別在不同的晶圓上生產(chǎn),集合(Integration)以上這些功能,并匯集在一顆芯片上。

即將以上這些功能集合在一顆芯片上。

如上所述,通過(guò)連接由單獨(dú)的晶圓制造的芯片,形成具有某一功能的SoC技術(shù)就是“Chiplet”的概念。

那么,為什么“Chiplet”越來(lái)越重要呢?其原因在于尖端半導(dǎo)體需要處理的數(shù)據(jù)量成指數(shù)級(jí)增長(zhǎng)。

不斷增長(zhǎng)的數(shù)據(jù)量和AI半導(dǎo)體市場(chǎng)

下圖2出自2020年8月13日在線舉行的“Intel Architecture Day 2020”的資料,顯示了人類(lèi)創(chuàng)造的數(shù)據(jù)量的推移。從圖2可以看出,2020年的數(shù)據(jù)量超過(guò)50ZB(Zettabyte,十萬(wàn)億億字節(jié),1021),預(yù)計(jì)2025年將會(huì)擴(kuò)大至175ZB。

bfbd8d06-b4de-11eb-bf61-12bb97331649.png

圖2:人類(lèi)創(chuàng)造的數(shù)據(jù)量。(圖片出自:Intel Architecture Day 2020的資料)

為了處理這樣龐大的數(shù)據(jù)量,所以人工智能(AI)半導(dǎo)體市場(chǎng)急劇擴(kuò)大(如下圖3)。據(jù)預(yù)測(cè),2020年的市場(chǎng)規(guī)模將超過(guò)100億美元(約人民幣646.48億元),2027年將會(huì)達(dá)到833億美元(約人民幣5,381.18億元)。

c06ff888-b4de-11eb-bf61-12bb97331649.png

圖3:AI半導(dǎo)體市場(chǎng)規(guī)模推移(2019年以后為預(yù)測(cè)值)。(圖片出自:Artificial Intelligence Chip Market)

AI半導(dǎo)體的用途主要有以下:智能手機(jī)、平板電腦、音響、可穿戴設(shè)備、企業(yè)邊緣(Enterprise Edge)等(如下圖4)。AI的最大用途方向在于智能手機(jī),據(jù)預(yù)測(cè),2020年的規(guī)模為5億美元(約人民幣32.3億元),2024年翻至2020年的兩倍,達(dá)到10億美元(約人民幣64.6億元)。另一方面,企業(yè)邊緣的市場(chǎng)規(guī)模雖然不及智能手機(jī),但2024年的市場(chǎng)規(guī)模為2020年(市場(chǎng)規(guī)模為0.5億美元,約人民幣3.23億元)的5倍,增至2.5億美元(約人民幣16.15億元)。

c0be0410-b4de-11eb-bf61-12bb97331649.png

圖4:各種方向的AI半導(dǎo)體市場(chǎng)(預(yù)測(cè)值)。(圖片出自:MarketsandMarkets)

如今的4G智能手機(jī)已經(jīng)搭載了NPU(Neural Processing Unit)這一AI應(yīng)用處理器(AP,Application Processor),未來(lái),隨著5G手機(jī)的普及,占據(jù)NPU性能、AP的空間會(huì)越來(lái)越大。因此,智能手機(jī)方向的AI市場(chǎng)也會(huì)出現(xiàn)增長(zhǎng)。

此外,隨著5G的普及,云計(jì)算市場(chǎng)就像金字塔一樣,AI市場(chǎng)定會(huì)迅速擴(kuò)大。即,在各種5G通信設(shè)備附近都設(shè)有搭載了AI的邊緣計(jì)算(Edge Computing,此處包含“企業(yè)邊緣”)進(jìn)行高速運(yùn)算處理,其上面一層為“霧計(jì)算(Fog Computing)”、再上一層為“云計(jì)算(Cloud Computing)”。

AI:從GPU到ASIC

如上所述,由于大數(shù)據(jù)規(guī)模的擴(kuò)大,帶動(dòng)處理大數(shù)據(jù)的AI半導(dǎo)體市場(chǎng)增長(zhǎng),到底什么樣的AI半導(dǎo)體會(huì)成為主流呢---這是經(jīng)常變化的(下圖5)。在2017年,NVIDIA的GPU席卷全球,市場(chǎng)份額達(dá)到97%,據(jù)預(yù)測(cè),到2025年GPU市占率會(huì)下滑至40%甚至更低,而ASIC的市占率會(huì)達(dá)到50%。

c0cf97ca-b4de-11eb-bf61-12bb97331649.png

圖5:AI半導(dǎo)體種類(lèi)的變化(預(yù)測(cè))。(圖片出自:McKinsey)

換句話說(shuō),由于普通GPU(GPGPU:General-purpose computing on graphics processing units)的處理性能不足,因此出現(xiàn)了諸多專(zhuān)用AI半導(dǎo)體(如智能手機(jī)專(zhuān)用、無(wú)人駕駛汽車(chē)專(zhuān)用、邊緣計(jì)算機(jī)專(zhuān)用),且占一半以上份額。

但是,即使是ASIC AI,要處理逐年不斷增長(zhǎng)的大數(shù)據(jù)也是十分困難的。據(jù)預(yù)測(cè),僅靠提高芯片本身的性能已經(jīng)無(wú)法同時(shí)滿足AI半導(dǎo)體的高速處理、節(jié)能、成本優(yōu)勢(shì)等目標(biāo)。

大數(shù)據(jù)和AI半導(dǎo)體的處理能力

在2020年9月17日-18日召開(kāi)的The Second AI HW Summit上,英特爾指出,AI半導(dǎo)體處理的數(shù)據(jù)量每3.5個(gè)月擴(kuò)大兩倍、每年擴(kuò)大約10倍、每?jī)赡陻U(kuò)大64-100倍。(如下圖6)

c0dd2e12-b4de-11eb-bf61-12bb97331649.jpg

圖6:AI處理的數(shù)據(jù)量每3.5個(gè)月擴(kuò)大兩倍,每?jī)赡陻U(kuò)大64-100倍。(圖片出自:MOOR Insights and Strategy, AI Hardware: Harder Than It Looks)

作為ASIC(或者SoC)的AI半導(dǎo)體能否處理以上這些成指數(shù)級(jí)增長(zhǎng)的數(shù)據(jù)量?下圖7是2018年版的IRDS(International Roadmap for Devices and systems)登載的SoC的CPU、GPU核數(shù)、CPU吐出量(處理能力)。

c12ed53c-b4de-11eb-bf61-12bb97331649.png

圖7:SoC的核數(shù)、CPU的吐出量。(圖片出自:IRDS2018)

2020年SoC中的CPU核數(shù)為13,GPU為27個(gè),到2031年,CPU增至95個(gè)(7.3倍)、GPU增至97個(gè)(3.6倍)。其中,CPU的吐出量在2020年為0.32 TFLOPS/sec、2031年將會(huì)增為2.64 TFLOPS/sec,增長(zhǎng)了8.25倍。但是,這是不考慮因發(fā)熱問(wèn)題而產(chǎn)生的速度下降問(wèn)題,如果因發(fā)熱而導(dǎo)致速度下降,2031年的吐出量?jī)H為0.95 TFLOPS/sec,增長(zhǎng)約3倍。

所謂的“TFLOPS/sec”指的是“tera floating-point operations per second”的縮略,是表示計(jì)算機(jī)處理能力的單位,tera為1萬(wàn)億,F(xiàn)LOPS為每秒浮點(diǎn)計(jì)算次數(shù)。因此,1 TFLOPS為浮點(diǎn)每秒計(jì)算一萬(wàn)億次。

那么,從2020年到2031年,SoC中的CPU核數(shù)將增長(zhǎng)7.3倍,增至95個(gè),如果不考慮因發(fā)熱引起的速度低下問(wèn)題,CPU的預(yù)測(cè)速度將提高8.25倍,提高至2.64 TFLOPS/sec。因此,預(yù)計(jì)在2031年登場(chǎng)的SoC AI半導(dǎo)體與2020年相比,其計(jì)算能力將會(huì)提高60倍=7.3*8.25。

但是,AI半導(dǎo)體處理的數(shù)據(jù)量如上圖6英特爾所展示的一樣,在兩年內(nèi)增長(zhǎng)64-100倍,即使是最小值64倍,在2031年將會(huì)達(dá)到10億倍(2020年的64的五次方),僅靠增加核數(shù)、提高各核的吐出量,處理能力還是不足。

隨著核數(shù)的增加、SoC成本也增加

與持續(xù)增長(zhǎng)的數(shù)據(jù)量形成對(duì)比,SoC AI半導(dǎo)體的處理能力完全不足。但是,為了提高處理能力,只能增加SoC的核數(shù)、持續(xù)擴(kuò)大各核的吐出量。因此需要進(jìn)一步提高微縮化(Scaling)。但是,隨之而來(lái)的高昂的晶圓成本又是一大問(wèn)題。

下圖8是2020年VLSI座談會(huì)上的演講內(nèi)容,AMD的Samuel Naffziger先生發(fā)表了名為“Chiplet Meets The Real World -- Benefits and Limits of Chiplet Designs”的演講,同時(shí)展示了微縮化與芯片成本的關(guān)系。

c145d110-b4de-11eb-bf61-12bb97331649.jpg

圖8:微縮化與芯片成本的增長(zhǎng)。(圖片出自:Samuel Naffziger (AMD), “Chiplet Meets The Real World -- Benefits and Limits of Chiplet Designs ”, VLSI2020, Short Course 2-1.)

如果把利用45納米節(jié)點(diǎn)生產(chǎn)的芯片成本看做“1”,隨著微縮化發(fā)展,芯片成本也增長(zhǎng),5納米節(jié)點(diǎn)下的成本為45納米節(jié)點(diǎn)的五倍。從圖8可以看出,14納米/16納米節(jié)點(diǎn)以后,圖表呈現(xiàn)急劇增長(zhǎng)趨勢(shì),此處應(yīng)該是采用了EUV(極紫外光刻)技術(shù)。

微縮化照此發(fā)展下去,芯片成本勢(shì)必會(huì)增長(zhǎng),即便如此,為了提高AI半導(dǎo)體的處理能力,TSMC、三星電子都在發(fā)展微縮化。此外,雖然必須要增加核數(shù),但其成本的增長(zhǎng)會(huì)遠(yuǎn)遠(yuǎn)超過(guò)微縮化花費(fèi)的成本。然而,能解決以上問(wèn)題的方案就是“Chiplet”。

Chiplet可以控制因核數(shù)增加帶來(lái)的高昂成本

下圖9是用于AMD服務(wù)器的處理器“EPYC”?!癊PYC”是擁有32核的CPU,如果用一顆芯片來(lái)做的話,就會(huì)像圖9左邊一樣,芯片面積達(dá)到777mm2。按照Chiplet的方法來(lái)處理這顆大型芯片的話,就會(huì)像圖9右側(cè)一樣生成四份,再連接。分成四份后各個(gè)芯片的面積為213mm2,213*4=852mm2,比分割之前更大,即使把多出的面積去掉也比分割前更有優(yōu)勢(shì)。(下圖10進(jìn)行說(shuō)明)

c155f3ce-b4de-11eb-bf61-12bb97331649.png

圖9:將32核的處理器分為四份的AMD的EPYC。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

下圖10的橫軸為芯片面積,縱軸為良率,藍(lán)色線條可以看做是量產(chǎn)初期時(shí)的良率(缺陷密度為1個(gè)/cm2),另一方面,橙色線條可以看做是改善了量產(chǎn)工藝后穩(wěn)定生產(chǎn)時(shí)的良率(缺陷密度為0.22個(gè)/cm2)。

c18c110c-b4de-11eb-bf61-12bb97331649.png

圖10:芯片面積和良率的關(guān)系。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

那么,用一顆芯片生產(chǎn)EPYC的情況下,量產(chǎn)初期的良率僅有4%,即使優(yōu)化工藝流程,良率也僅為26%。

而被分為四份的EPYC(213mm2)在量產(chǎn)初期的良率為21%,優(yōu)化工藝流程、生產(chǎn)穩(wěn)定時(shí)的良率達(dá)到了59%,即,分割后的芯片的量產(chǎn)初期良率是分割前的5.3倍,穩(wěn)定時(shí)的良率是分割前的2.3倍。

在這種條件下,1顆晶圓可以做出多少個(gè)EPYC呢,在下圖11中進(jìn)行說(shuō)明。用一顆面積為777mm2的芯片來(lái)生產(chǎn)EPYC的話,一顆晶圓可生產(chǎn)出約69顆芯片,由于生產(chǎn)穩(wěn)定時(shí)的良率為26%,因此實(shí)際可獲得的芯片數(shù)量為69*26%=17顆。

另一方面,分成四份后的芯片面積為213mm2,那么一顆晶圓可產(chǎn)出273個(gè)芯片,假如生產(chǎn)穩(wěn)定時(shí)的良率為59%,可獲得的芯片數(shù)量為273*59%=161個(gè)。由于四個(gè)組成一個(gè)芯片,因此實(shí)際可做出161/4=40個(gè)EPYC。

c1da4f48-b4de-11eb-bf61-12bb97331649.png

圖11:芯片面積與從晶圓上獲得的數(shù)量。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

綜上所述,用一個(gè)芯片(777mm2)來(lái)做的話,實(shí)際獲得的EPYC數(shù)量為17個(gè),而分割為四份的話,可以多做出2.4倍的EPYC。反過(guò)來(lái)說(shuō),通過(guò)四分芯片,EPYC的成本也會(huì)降低1/2.4。

通過(guò)分割芯片來(lái)提高良率,結(jié)果降低了單顆芯片的成本。這是Chiplet的優(yōu)勢(shì)之一,不過(guò)Chiplet的優(yōu)勢(shì)不限于以上。

像樂(lè)高積木一樣的形成SoC

下圖12是AMD的第一代、第二代EPYC(用于服務(wù)器的處理器)的比較圖。第一代EPYC采用的是由4個(gè)14納米的芯片組成;在第二代中,橙色為用7納米制作的“處理器8芯”,藍(lán)色為用14納米制作的Input/Output(IO)芯片,將以上這些安裝在Interposer上,就制成了用于EPYC的處理器。

c1f692b6-b4de-11eb-bf61-12bb97331649.png

圖12:第一代EPYC和第二代EPYC的區(qū)別。(圖片出自:SE-Ho You (Samsung), “From Package-Level to Wafer-Level Integration”, IEDM2020, SC1)

要求最高的處理器采用了2019年當(dāng)時(shí)最先進(jìn)的7納米工藝,而I/O使用的不是那么尖端的14納米,即不同的芯片選擇使用不同的合適工藝節(jié)點(diǎn)。

而三星的厲害“絕技”在下圖1,不使用Chiplet的情況下,如圖1左側(cè)所示,整個(gè)芯片必須由同一個(gè)技術(shù)節(jié)點(diǎn)制造。就利害而言,芯片面積越大,良率越低,那么單顆芯片的成本也就越高(如上文所述)。除此之外,為了在同一個(gè)Mask上配置CPU、GPU、調(diào)制解調(diào)器、SRAM、Serdes/DDR,需要將精密的圖案與粗略的圖案混合,使制造工藝更復(fù)雜。

另一方面,在圖1的右側(cè),各個(gè)產(chǎn)品都是按照其自身的功能來(lái)選擇合適的節(jié)點(diǎn)生產(chǎn)的,如GPU采用A節(jié)點(diǎn)、CPU采用B節(jié)點(diǎn)、SRAM采用C節(jié)點(diǎn)、I/O采用D節(jié)點(diǎn),然后將它們安裝在一個(gè)Interposer 上。各種半導(dǎo)體模組就像樂(lè)高積木一樣堆疊在一起。

Chiplet擁有以上優(yōu)勢(shì)。通過(guò)有序地配置CPU、GPU、DRAM等產(chǎn)品,從而進(jìn)一步提高SoC AI的處理能力。

用HBM(High Bandwidth Memory)實(shí)現(xiàn)高速化

下圖13是搭載了GDDR5規(guī)格DRAM的傳統(tǒng)SoC和搭載了縱向壓層的HBM(High Bandwidth Memory,用TSV連接GDDR5)的SoC的比較圖。通過(guò)利用HBM,縱向縮短了1.6倍、橫向縮短了2倍、面積縮短了3倍。即,DRAM和SoC的合計(jì)占用面積為1/3??梢哉f(shuō)這也是是靈活運(yùn)用Chiplet的一個(gè)事例。

圖13:搭載了HBM(High Bandwidth Memory)的SoC。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

下圖14是搭載了HBM(High Bandwidth Memory)的SoC的斷面圖,用TSV連接的DRAM經(jīng)由邏輯芯片和Interposer,與SoC相連接。在需要高速處理的SoC的旁邊配有HBM,因此誕生了可以迅速傳輸數(shù)據(jù)的存儲(chǔ)半導(dǎo)體。

c2abaf02-b4de-11eb-bf61-12bb97331649.png

圖14:配置有HBM(High Bandwidth Memory)的SoC的斷面圖。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

下圖15是GDDR5和HBM 的Bus Width、Clock Speed、Bandwidth、動(dòng)作Voltage的比較圖。GDDR5的Bus Width為32比特,HBM是其32倍,為1,024比特。結(jié)果,GDDR5的時(shí)鐘頻率(Clock Rate)為1,750MHz,HBM為500MHz,GDDR5的一顆芯片的Bandwidth為25GB/s,HBM的一個(gè)Block為100GB/s,是前者的4倍。

c2bd7bd8-b4de-11eb-bf61-12bb97331649.png

圖15:HBM(High Bandwidth Memory)的帶寬大小。(圖片出自:Greg Yeric, arm community, “Three Dimensions in 3DIC - Part I”, April 2, 2018)

總之,一個(gè)GDDR5就相當(dāng)于在單行道上高速行駛的卡車(chē),因此可傳輸?shù)臄?shù)據(jù)量是有限的,HBM的情況下,相當(dāng)于四輛行駛在四車(chē)道上的卡車(chē),一次傳輸?shù)臄?shù)據(jù)量也是前者的四倍。

如果運(yùn)用HBM可以較好地使用Chiplet的話,那么SoC AI也可以高速運(yùn)行。終于解釋清楚了什么是Chiplet以及其存儲(chǔ)半導(dǎo)體。那么,在IEDM上,英特爾、三星、TSMC分別發(fā)布了什么呢?

在IEDM上,英特爾和三星發(fā)布了尖端封裝技術(shù)

英特爾的Ravi Mahajan先生在“Advanced Packaging Technologies for Heterogeneous Integration(HI)”上,對(duì)尖端封裝進(jìn)行了說(shuō)明(如下圖16)。就Embedded Multi-Die Interconnect Bridge(EMIB)而言,分割處理器核(Processor Core)并生產(chǎn)以后,經(jīng)由Interposer,再集成(Integration)、制成芯片。此外,就Foveros而言,經(jīng)由TSV壓層不同的芯片,制成一顆芯片。最后獲得由EMIB和Foveros組合的Co-EMIB。

圖16:英特爾的3D封裝(EMIB、Foveros、Co-EMIB)。(圖片出自:Ravi Mahajan (Intel), “Advanced Packaging Technologies for Heterogeneous Integration (HI)”, IEDM2020, Tutorial2.)

下圖17是三星電子的SE-Ho You先生在From Package-Level to Wafer-Level Integration上發(fā)布的資料。X-Cube指的是用TSV壓層不同的芯片,可以說(shuō)相當(dāng)于英特爾的Foveros。此外,經(jīng)由Interposer連接了不同的芯片的I-Cube與英特爾的EMIB類(lèi)似。此外,組合了X-Cube和I-Cube的X/I-Cube與英特爾的Co-EMIB非常類(lèi)似。

筆者雖然不知道是三星電子還是英特爾率先研發(fā)了以上成果,但可以斷言二者是非常類(lèi)似的。

c31c048c-b4de-11eb-bf61-12bb97331649.png

圖17:三星的3D封裝(X-Cube、I-Cube、X/I-Cube)。(圖片出自:SE-Ho You (Samsung), “From Package-Level to Wafer-Level Integration”, IEDM2020, SC1)

TSMC在IEDM上的發(fā)布內(nèi)容

TSMC比三星、英特爾更早地采用了Chiplet的封裝方法。TSMC的KC Yee先生在IEDM的“Advanced 3D System Integration Technologies”上回顧了過(guò)去十年間Chiplet的歷史。(下圖18)

c3307034-b4de-11eb-bf61-12bb97331649.png

圖18:TSMC在IEDM上公布的Chiplet。(圖片出自:KC Yee (TSMC), “Advanced 3D System Integration Technologies”, IEDM2020, SC1)

圖18的上半部分是被稱(chēng)為CoWoS(Chip-on-Wafer-on-Substrate)的Chiplet技術(shù),2011年被應(yīng)用于Xilinx的FPGA。后來(lái),又被應(yīng)用于NVIDIA的GPU、AMD的CPU。

此外,圖18的下半部分是一種不使用TSV、經(jīng)由Interposer連接芯片的Chiplet技術(shù),被稱(chēng)為InFO(Integrated Fan-Out)。圖18上雖然沒(méi)有注明,蘋(píng)果手機(jī)的處理器中采用了InFO技術(shù)。(下圖19)

c372d000-b4de-11eb-bf61-12bb97331649.png

圖19:TSMC的用于智能手機(jī)的3DSI(3D System Integration)。(圖片出自:KC Yee (TSMC), “Advanced 3D System Integration Technologies”, IEDM2020, SC1)

TSMC將此項(xiàng)技術(shù)命名為“3DSI(3D System Integration)”,也適用于高性能計(jì)算(High Performance Computing)方向的CoWoS(下圖20)。即,圖19 和圖20中出現(xiàn)的SoIC是“System on Integrated Chips using frontend 3D stacking process”的略稱(chēng),是以3D方式來(lái)堆疊芯片的技術(shù)。

從以上可得知,TSMC在Chiplet尖端封裝技術(shù)領(lǐng)域有十年的經(jīng)驗(yàn),領(lǐng)先于英特爾和三星。

采用Chiplet的尖端封裝方式的未來(lái)展望

采用ASML制造的最尖端的EUV曝光設(shè)備,TSMC和三星才得以按照5納米、4納米、3納米、1納米的進(jìn)程發(fā)展微縮化,但是,要提高AI半導(dǎo)體(用以解決成指數(shù)級(jí)增長(zhǎng)的大數(shù)據(jù))的處理能力,進(jìn)靠增加核數(shù)、微縮化來(lái)提高核的吐出量還遠(yuǎn)遠(yuǎn)不夠。此外,提高微縮化、增加核數(shù)都會(huì)產(chǎn)生高昂成本。

為解決以上問(wèn)題,必須要研發(fā)采用了Chiplet的尖端封裝技術(shù),因此,TSMC、英特爾、三星都已經(jīng)開(kāi)始研發(fā)尖端封裝技術(shù)。如今,TSMC的尖端封裝技術(shù)領(lǐng)先于其他公司,半導(dǎo)體行業(yè)沒(méi)有固定的標(biāo)準(zhǔn),可謂是百花齊放、百家爭(zhēng)鳴。

基于以上情況,采用的Chiplet的尖端封裝技術(shù)也許沒(méi)有像IRDS那樣的技術(shù)藍(lán)圖。因此,我們很難預(yù)測(cè)未來(lái)會(huì)出現(xiàn)什么技術(shù)。

比方說(shuō),在此次的IEDM上,在TSMC的發(fā)布結(jié)束后,CEA Leti的C.Fenouillet-Beranger先生在“3D sequential integration: Opportunities, Breakthrough and Challenge”上提出了一項(xiàng)非常有意思的尖端封裝技術(shù)的概念。(如下圖21)

c38425b2-b4de-11eb-bf61-12bb97331649.png

圖21:3D 3D System Integration的未來(lái)。(圖片出自:C.Fenouillet-Beranger (CEA Leti), “3D sequential integration: Opportunities, Breakthrough and Challenges”, IEDM2020, SC1)

當(dāng)下,如圖21的左邊所示,融合存儲(chǔ)半導(dǎo)體(HBM)、各種邏輯半導(dǎo)體并安裝在一顆Interposer上,構(gòu)筑SoC。下一個(gè)階段是利用TSV將存儲(chǔ)半導(dǎo)體和多個(gè)邏輯半導(dǎo)體縱向堆疊,合成一顆芯片。而且,在最后階段,會(huì)在存儲(chǔ)半導(dǎo)體內(nèi)部連續(xù)嵌入多個(gè)邏輯半導(dǎo)體,即所謂的堆疊式“3D sequential”。

因此,牽引未來(lái)摩爾定律的不是微縮化(雖然微縮化已經(jīng)做出了很大的貢獻(xiàn)),而是采用了Chiplet的尖端封裝技術(shù)。

此外,2月9日TSMC公布說(shuō)要在日本筑波市建設(shè)半導(dǎo)體后段工序的研發(fā)據(jù)點(diǎn),期待能夠采用日本的材料、創(chuàng)造出先進(jìn)的3D封裝技術(shù)。

即使先進(jìn)封裝方式繼續(xù)發(fā)展,如果當(dāng)下的數(shù)字存儲(chǔ)半導(dǎo)體、數(shù)字邏輯半導(dǎo)體無(wú)法適用的話,如下圖22所示,就需要轉(zhuǎn)為Neuromorphic Computing、Analog Computing、Quantum Computing等。

c401231e-b4de-11eb-bf61-12bb97331649.png

圖22:AI處理技術(shù)進(jìn)步的趨勢(shì)。(圖片出自::MOOR Insights and Strategy, AI Hardware: Harder Than It Looks)

也許在五年后的2025年前后最新的智能手機(jī)會(huì)搭載Neuromorphic(作為大腦型計(jì)算機(jī)而被研發(fā)的),此外,在2030年前后,也許量子計(jì)算機(jī)會(huì)被搭載到最新型的PC上。

假設(shè)以上皆為可能,人類(lèi)第一步要走的是消滅新冠肺炎,繼續(xù)勤洗手、勤漱口、佩戴口罩,期待疫苗發(fā)揮良效。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182345
  • 晶圓制造
    +關(guān)注

    關(guān)注

    7

    文章

    292

    瀏覽量

    24617
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    459

    瀏覽量

    12994

原文標(biāo)題:巨頭競(jìng)逐Chiplet

文章出處:【微信號(hào):半導(dǎo)體科技評(píng)論,微信公眾號(hào):半導(dǎo)體科技評(píng)論】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎(jiǎng)作品,來(lái)自上??萍即髮W(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過(guò)一定時(shí)間就會(huì)性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?240次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門(mén)的概念。
    的頭像 發(fā)表于 04-14 11:35 ?534次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)<b class='flag-5'>封裝</b>

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,
    的頭像 發(fā)表于 03-17 11:33 ?429次閱讀
    瑞沃微先進(jìn)<b class='flag-5'>封裝</b>:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱(chēng)為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級(jí)芯片(SoC)分解成多個(gè)小型、功能化的芯片模塊(Chiplet),然后通過(guò)先進(jìn)的
    的頭像 發(fā)表于 03-12 12:47 ?748次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    2.5D集成電路的Chiplet布局設(shè)計(jì)

    隨著摩爾定律接近物理極限,半導(dǎo)體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個(gè)Chiplet通過(guò)微凸點(diǎn)、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集
    的頭像 發(fā)表于 02-12 16:00 ?1286次閱讀
    2.5D集成電路的<b class='flag-5'>Chiplet</b>布局設(shè)計(jì)

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭(zhēng)奪每一納米的空間。但在未來(lái)5年里,一項(xiàng)涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項(xiàng)
    的頭像 發(fā)表于 02-09 09:21 ?621次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長(zhǎng)期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來(lái)越難以維持。縮小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會(huì)
    的頭像 發(fā)表于 01-09 11:34 ?569次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?1363次閱讀

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動(dòng)著芯片設(shè)計(jì)的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對(duì)未來(lái)芯片架構(gòu)的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發(fā)表于 01-05 10:18 ?986次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>是關(guān)鍵

    Chiplet在先進(jìn)封裝中的重要性

    ,裸芯片封裝在帶有電觸點(diǎn)的支撐盒中。外殼保護(hù)裸模免受物理傷害和腐蝕,并將芯片連接到PCB上。這種形式的芯片封裝已經(jīng)存在了幾十年。 但由于摩爾定律的放緩和單片集成電路制造成本的增加,該行業(yè)開(kāi)始采用先進(jìn)的
    的頭像 發(fā)表于 12-10 11:04 ?706次閱讀
    <b class='flag-5'>Chiplet</b>在先進(jìn)<b class='flag-5'>封裝</b>中的重要性

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場(chǎng)需求呈現(xiàn)多元化、智能化的發(fā)展趨勢(shì),芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?3136次閱讀

    高算力AI芯片主張“超越摩爾”,Chiplet與先進(jìn)封裝技術(shù)迎百家爭(zhēng)鳴時(shí)代

    越來(lái)越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術(shù)。 ? 超越摩爾是后摩爾定律時(shí)代三大技術(shù)路線之一,強(qiáng)調(diào)利用層堆疊和高速接口
    的頭像 發(fā)表于 09-04 01:16 ?4186次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,<b class='flag-5'>Chiplet</b>與先進(jìn)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>迎百家爭(zhēng)鳴時(shí)代

    國(guó)產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車(chē)”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競(jìng)爭(zhēng)格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,
    的頭像 發(fā)表于 08-28 10:59 ?1259次閱讀
    國(guó)產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>助力“彎道超車(chē)”!

    創(chuàng)新型Chiplet異構(gòu)集成模式,為不同場(chǎng)景提供低成本、高靈活解決方案

    顆是原生支持Transformer全系算子的AI Chiplet“大熊星座”。 ? Chiplet 集成模式提供低成本、高靈活解決方案 ? 隨著摩爾定律逐步放緩以及先進(jìn)封裝
    的頭像 發(fā)表于 08-19 00:02 ?4144次閱讀