99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于FPGA cylone II芯片實現(xiàn)智能脈沖電源的設(shè)計

基于FPGA cylone II芯片實現(xiàn)智能脈沖電源的設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

基于NIOS II嵌入式處理器的LCD控制實現(xiàn)

本文介紹了一種基于NIOS II軟核處理器實現(xiàn)對LCD-LQ057Q3DC02控制的新方法。在設(shè)計中利用FPGA的Altera的SOPC Builder定制NIOS II軟核處理器及其與顯示功能相關(guān)的“軟” 硬件模塊來協(xié)同實現(xiàn)顯示控
2011-11-09 11:30:072000

脈沖電源_什么是脈沖電源?

按照一定的時間規(guī)律,向負(fù)載通斷電一次形成一個周期。反復(fù)執(zhí)行便構(gòu)成脈沖電源。脈沖電源有單正脈沖電源和雙正脈沖電源、負(fù)脈沖電源。
2011-12-19 10:38:339100

FPGA數(shù)字核脈沖分析器硬件電路

基于FPGA 的數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。
2015-02-03 09:55:051870

FPGA電源設(shè)計的幾個基本步驟

本文介紹的FPGA的特殊電源要求,說明了如何設(shè)計這些聰明的芯片電源,然后回顧了一系列的針對FPGA應(yīng)用的電源模塊。
2015-11-24 18:01:011104

基于MAX1951實現(xiàn)Stratix II FPGA系統(tǒng)供電的設(shè)計方案

極高的性能和密度,而且還針對器件總功率進(jìn)行了優(yōu)化,同時可以支持高達(dá)1 Gbps的高速差分I/O信號,因而是一款超快的FPGA。該芯片中所含的高性能嵌入式DSP塊的運行頻率高達(dá)370 MHz。另外Stratix II還有12個可編程PLL,并具有健全的時鐘管理和頻率合成能力。能實現(xiàn)最大的系統(tǒng)性能。
2020-12-10 11:42:001367

FPGA nios ii 和 Quartus II 的關(guān)系

{:soso_e141:}新手初學(xué)FPGA~有個問題......在安裝軟件時,安了這兩個軟件 nios ii 和 Quartus II{:soso_e136:}但后來認(rèn)真看了一下,對這兩個軟件的區(qū)分
2012-09-12 21:51:30

FPGA Nios II 視頻資料 特權(quán)+黑金

本帖最后由 qlc111 于 2013-4-23 16:58 編輯 FPGA Nios II 視頻資料 特權(quán) 深入淺出FPGA + 特權(quán)和你一起學(xué)Nios II+黑金Nios II +一些資料存于百度網(wǎng)盤中,下面是下載地址:百度網(wǎng)盤下載地址
2013-04-22 21:54:16

FPGA實現(xiàn)高速FFT處理器的設(shè)計

FPGA實現(xiàn)高速FFT處理器的設(shè)計介紹了采用Xilinx公司的Virtex - II系列FPGA設(shè)計高速FFT處理器的實現(xiàn)方法及技巧。充分利用Virtex - II芯片的硬件資源,減少復(fù)雜邏輯,采用
2012-08-12 11:49:01

FPGA入門:Quartus II的安裝

FPGA入門:Quartus II的安裝 本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA/CPLD邊練邊學(xué)——快速入門Verilog/VHDL》書中代碼請訪問網(wǎng)盤:http://pan.baidu.com/s
2015-02-03 11:08:43

脈沖耦合神經(jīng)網(wǎng)絡(luò)在FPGA上的實現(xiàn)誰會?

脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)在FPGA上的實現(xiàn),實現(xiàn)數(shù)據(jù)分類功能,有報酬。QQ470345140.
2013-08-25 09:57:14

Quartus IIFPGA設(shè)計詳細(xì)手冊

Quartus IIFPGA設(shè)計手冊。本使用手冊主要是針對使用Quartus Ⅱ 5.0軟件進(jìn)行FPGA設(shè)計開發(fā)的常見的功能進(jìn)行介紹。主要分以下幾個步驟:1. Quartus II 軟件的安裝步驟
2012-03-08 16:45:28

Virtex-II ProTM FPGA的主要特性是什么? 它有哪些功能?   

Virtex-II ProTM FPGA的主要特性是什么?Virtex-II ProTM FPGA有哪些功能?
2021-05-06 09:09:28

[分享] 基于FPGA的室內(nèi)智能吸塵平臺設(shè)計

開關(guān)產(chǎn)生輸入信號,通過FPGA處理信號,最后FPGA把處理后的信號傳到電機,由電機來完成一系列的動作,如表1所示。所以其邏輯設(shè)計是實現(xiàn)智能的關(guān)鍵。結(jié)束硬件選型后,利用Quartus II搭建硬件原理圖
2014-12-04 15:43:23

關(guān)于FPGA IO輸出脈沖的問題

FPGA內(nèi)部有一個脈沖信號,通過output輸出,從而驅(qū)動labview采樣,用示波器發(fā)現(xiàn) 輸出管腳電壓一直是0.9V,沒有脈沖,后來將脈沖信號改為一個上升沿,示波器還是看不到電壓的變化,這是什么原因???load_i是脈沖信號,load_ii是上升沿,在輸出端都采不到。。。。
2017-06-01 22:51:20

勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載77:基于SignalTap II的超聲波測距調(diào)試之SignalTap II調(diào)試

`勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載77:基于SignalTap II的超聲波測距調(diào)試之SignalTap II調(diào)試特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http
2018-06-14 20:10:38

基于FPGA的數(shù)字脈沖壓縮技術(shù)

基于FPGA的數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實現(xiàn)原理2.電路設(shè)計2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實現(xiàn) 2.3 脈沖壓縮在FPGA 上的實現(xiàn)
2011-03-02 09:41:50

基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

使用。  本文基于快速傅里葉IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點。  1 系統(tǒng)功能硬件
2018-11-09 15:53:22

基于FPGA的數(shù)字穩(wěn)定校正單元的實現(xiàn)

初相的目的。經(jīng)后續(xù)能量歸一可以消除幅度不穩(wěn)定造成的影響。所以經(jīng)過DSU處理,可以消除或減小磁控管產(chǎn)生的發(fā)射脈沖幅相不穩(wěn)定性。2 基于FPGA的DSU實現(xiàn)由于本雷達(dá)信號處理數(shù)據(jù)量大、實時性強、動態(tài)范圍
2015-02-05 15:34:43

基于VHDL的FPGA與NIOS_II實例精煉代碼實例下載

http://115.com/file/ant54869#《基于VHDL的FPGA與NIOS_II實例精煉》第七章代碼.rarhttp://115.com/file/e7wphx31#《基于VHDL
2012-02-06 11:27:54

如何利用STM32F4芯片實現(xiàn)UCOS-II的移植呢

如何利用STM32F4芯片實現(xiàn)UCOS-II的移植呢?其源碼該如何去實現(xiàn)呢?
2021-11-29 08:10:18

開關(guān)電源芯片的8大類型

準(zhǔn)諧振原邊操控器;內(nèi)置700V功率三極管,它為原邊反應(yīng)工作形式,專利的“零電壓帶載發(fā)動”可完成芯片空載損耗。NC-Cap/PSR-II獲得優(yōu)秀的EMI,無異音技能有用下降異音,該芯片供給了全面的智能
2019-12-05 17:12:01

怎么實現(xiàn)基于FPGA可重構(gòu)智能儀器的設(shè)計?

可重構(gòu)技術(shù)具有什么優(yōu)點?怎么實現(xiàn)基于FPGA可重構(gòu)智能儀器的設(shè)計
2021-05-06 06:44:38

怎么實現(xiàn)基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計?

怎么實現(xiàn)基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計?
2021-05-08 07:37:31

怎么通過GPIF II在Slave SelectMap中配置FPGA

你好!我對柏樹FX3是新的,我有一些問題。我找到了一個例子,說明了如何使用SPI在SelectMap模式下實現(xiàn)FPGA配置。是否可以使用GPIF IIFPGA從SelpDeMMAP模式中配置
2018-12-03 11:43:34

求一種基于FPGA芯片的高速智能節(jié)點的硬件結(jié)構(gòu)和軟件設(shè)計

本文介紹了一種基于FPGA芯片的高速智能節(jié)點的硬件結(jié)構(gòu)和軟件設(shè)計,旨在提高現(xiàn)在LON網(wǎng)絡(luò)的智能節(jié)點的處理能力和通用性。
2021-05-06 08:20:28

用電池單電源供電,如何實現(xiàn)正負(fù)脈沖輸出?

用電池單電源供電,如何實現(xiàn)正負(fù)脈沖輸出要輸出正負(fù)雙向的脈沖波形,是不是必須得用正負(fù)電源系統(tǒng)做?但是很奇怪我看到樣品并沒有用正負(fù)電源,只有一個電池供電,實現(xiàn)了如下的波形,是怎么做到的?有哪些好的方式?1.全橋驅(qū)動?如圖是否可以實現(xiàn)2.等幅波+調(diào)制?
2022-03-15 14:47:21

請問ucos ii怎么移植到FPGA niosii?

如題,請問各位大神如何將ucos ii/iii移植FPGA Nios ii。Altera的FPGA軟件里可以直接例化調(diào)用一個ucos,但要如何自己移植一個原版系統(tǒng)呢?
2019-11-06 23:17:44

請問怎么用FPGA(quartus II實現(xiàn)微分,求指教。。。

請問怎么用FPGA(quartus II實現(xiàn)微分,聽說是用D觸發(fā)器,但是不懂原理,求指教。。。
2013-08-11 18:29:39

請問用FPGA實現(xiàn)跑馬燈與用nios ii實現(xiàn)跑馬燈的本質(zhì)區(qū)別是什...

學(xué)習(xí)一段時間FPGA,大約模糊的知道如果用FPGA實現(xiàn)跑馬燈得考慮硬件上到底怎么實現(xiàn)LED燈的狀態(tài)變換而用nios ii實現(xiàn)的時候,貌似是用軟件控制?不知道這種理解是否正確,還有有情大神可否講解一下FPGA實現(xiàn)與nios ii實現(xiàn)的本質(zhì)區(qū)別?
2014-11-11 15:21:37

談?wù)?b class="flag-6" style="color: red">FPGA設(shè)計的實現(xiàn)過程-基于Quartus II 精選資料分享

概括來說,FPGA實現(xiàn)過程分為2步:分析綜合與布局布線。這一點,在Quartus II軟件中體現(xiàn)的尤為明顯。這是Quartus II軟件在編譯時的任務(wù)欄。紅框中的兩步,正是分析綜合與布局布線。而在
2021-07-26 07:20:45

FPGA Cyclone II_EP2C5 EP2C8的頻

FPGA Cyclone II_EP2C5 EP2C8的頻率計 基FPGA_Cyclone_II_EP2C5/EP2C8的頻率計 功能描述:按4*4鍵盤上的1,2,3...號按鍵可依次測出 25000000Hz ,12500000Hz ....的分
2008-11-30 12:17:0187

基于FPGA的數(shù)字頻率計的設(shè)計與實現(xiàn)

介紹了一種運用FPGA開發(fā)軟件Quartus II設(shè)計的數(shù)字頻率計。該數(shù)字頻率計的1 Hz~1 MHz輸入被測脈沖信號具有頻率測量、周期測量、脈寬測量和占空比測量等多種用途,其測試結(jié)果由3 只
2009-03-17 10:31:31184

FPGA Compiler II FPGA Express

This manual describes the Verilog portion of Synopsys FPGACompiler II / FPGA Express application
2009-07-23 09:59:0621

基于PIC單片機的脈沖電源

基于PIC單片機的脈沖電源:設(shè)計了一種金屬凝固過程用脈沖電源。該電源采用PIC16F877作為主控芯片,實現(xiàn)對窄脈沖電流幅值的檢測,以及時電流脈沖幅值根據(jù)模糊PID算法進(jìn)行閑環(huán)控
2009-10-10 14:30:2765

使用SignalTap II邏輯分析儀調(diào)試FPGA

本文介紹了可編程邏輯器件開發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個具體的設(shè)計實例,詳細(xì)介紹使用SignalTap IIFPGA調(diào)試的具體方法和步驟。關(guān)鍵字 : S
2009-11-01 14:49:3945

基于FPGA的乒乓游戲機設(shè)計

本文使用FPGA芯片來模擬實際的乒乓球游戲。本設(shè)計是基于Altera公司的FPGA Cyclone II芯片EP2C35的基礎(chǔ)上實現(xiàn),運用Verilog HDL語言編程,在Quartus II軟件上進(jìn)行編譯、仿真,最終在Altera公司的DE2
2010-02-24 14:51:1786

復(fù)合結(jié)構(gòu)60A電流型WEDM脈沖電源設(shè)計與實現(xiàn)

本文提出了一種電流型WEDM 脈沖電源的設(shè)計方案,其具有較大的脈沖峰值電流,并便于調(diào)整,能夠實現(xiàn)窄脈寬.脈沖頻率高,只輸出單向矩形脈沖,脈沖波形的前沿和后沿陡直,
2010-07-08 16:13:5024

基于FPGA的乒乓游戲機設(shè)計

本文使用FPGA芯片來模擬實際的乒乓球游戲。本設(shè)計是基于Altera公司的FPGA Cyclone II芯片EP2C35的基礎(chǔ)上實現(xiàn),運用Verilog HDL語言編程,在Quartus II軟件上進(jìn)行編譯、仿真,最終在Altera公司的DE2
2010-07-17 18:08:4156

基于FPGA的可變周期脈沖發(fā)生器的設(shè)計

基于FPGA高速、可編程的優(yōu)點,設(shè)計了一款可以靈活改變脈沖輸出周期和輸出個數(shù)的周期脈沖發(fā)生器。利用VHDL語言編寫了全部模塊,并在Altera公司提供的QuartusⅡ4.1開發(fā)軟件上實現(xiàn)
2010-12-08 15:58:0052

基于FPGA脈沖壓縮仿真與實現(xiàn)

   為解決雷達(dá)探測能力與距離分辨力之間的問題,在線性調(diào)頻信號脈沖壓縮的原理的基礎(chǔ)上,利用MATLAB軟件對數(shù)字脈沖壓縮算法進(jìn)行仿真,給出一種基于FPGA分布式算法的
2010-12-24 16:10:5937

采用FPGA電火花加工脈沖電源(智能脈沖電源)設(shè)計

      分立元件電路設(shè)計復(fù)雜,電路調(diào)試?yán)щy,基于單片機或者是32位的嵌入式CPU的脈沖電源性能有了很大的提高,也具有了很高的智能性,但對于不同的處理器
2009-02-12 15:49:321215

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計 采用數(shù)字方法和模擬方法設(shè)計了一種最大分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實現(xiàn)對連續(xù)脈沖信號的高分辨
2009-03-29 15:09:482234

使用SignalTap II邏輯分析儀調(diào)試FPGA

摘 要 :本文介紹了可編程邏輯器件開發(fā)工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個具體的設(shè)計實例,詳細(xì)介紹使用SignalTap IIFPGA調(diào)試的具體方
2009-06-20 10:42:181366

脈沖電源原理圖

脈沖電源原理圖 等離子體電源采用脈沖電源供電,放電極直接置于水中,
2010-02-22 10:28:1317365

Altera 40-nm Arria II GX FPGA轉(zhuǎn)

Altera 40-nm Arria II GX FPGA轉(zhuǎn)入量產(chǎn)  Altera公司今天宣布,開始量產(chǎn)發(fā)售40-nm Arria® II GX FPGA系列的第一款器件。Arria II GX器件系列專門針對3-Gbps收發(fā)器應(yīng)用,為用戶提供了
2010-02-25 09:21:16986

基于Arria II GX FPGA的開發(fā)方案

介紹了Arria II GX FPGA亮點,高速收發(fā)器特性,Arria II GX FPGA架構(gòu)以及Arria II GX FPGA 開發(fā)套件主要特性,開發(fā)板方框圖,詳細(xì)的開發(fā)
2010-07-27 17:03:443196

基于bqTINY-II電源管理模塊設(shè)計

 摘要:在分析了鋰離子電池的充電過程和bqTINY—II系列電源管理芯片功能特點的基礎(chǔ)上,設(shè)計出了一種以bq24020芯片為核
2010-12-23 16:59:30802

MAX II器件實現(xiàn)FPGA設(shè)計安全解決方案

本文提供的解決方案可防止FPGA設(shè)計被拷貝,即使配置比特流被捕獲,也可以保證FPGA設(shè)計的安全性。通過在握手令牌由MAX II器件傳送給FPGA之前,
2011-01-29 16:23:291288

基于FPGA的8PSK軟解調(diào)實現(xiàn)

首先分析了8PSK 軟解調(diào)算法的復(fù)雜度以及MAX算法的基本原理,并在Altera 公司的Stratix II 系列FPGA芯片實現(xiàn)了此軟解調(diào)硬件模塊
2011-04-08 11:22:156901

基于FPGA脈沖分頻技術(shù)研究

為了對運動控制系統(tǒng)中的脈沖進(jìn)行精確控制以減少累計誤差,需要對脈沖進(jìn)行分、倍頻和合成處理。介紹了通用的各種形式分頻器的實現(xiàn)方法,給出了在Altera公司的Cyclone II系列EP2C8Q208C8型
2011-06-13 16:53:5666

FPGA上建立一個UWB脈沖發(fā)生器

用大多數(shù)FPGA都可以實現(xiàn)一個數(shù)字UWB(超寬帶)脈沖發(fā)生器。本設(shè)計可以創(chuàng)建一個兩倍于FPGA時鐘頻率的脈沖信號(
2011-09-06 11:59:485280

基于FPGA脈沖分頻技術(shù)研究

為了對運動控制系統(tǒng)中的脈沖進(jìn)行精確控制以減少累計誤差,需要對脈沖進(jìn)行分、倍頻和合成處理。介紹了通用的各種形式分頻器的實現(xiàn)方法,給出了在Altera公司的CyclONe II系列EP2C8Q208C8型
2011-10-21 17:55:3432

Nios II處理器-世界上最通用的處理器

  Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA實現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以
2011-11-30 16:33:332532

Nios II內(nèi)核詳細(xì)實現(xiàn)

Nios II內(nèi)核詳細(xì)實現(xiàn)
2012-10-17 13:59:4983

基于FPGA和IP核的數(shù)碼相框的設(shè)計和實現(xiàn)

本系統(tǒng)采用經(jīng)濟型的Cyclone II FPGA芯片作為核心,基于Nios II軟核處理器,采用軟硬件結(jié)合的方式設(shè)計數(shù)碼相框并實現(xiàn)
2013-01-08 11:07:154283

基于FPGA的溫度模糊控制器的實現(xiàn)

FPGA平臺上實現(xiàn)了一種溫度模糊控制器,首先對模糊控制系統(tǒng)的思想和工作原理進(jìn)行了分析,然后使用Quartus ii和modelsim對整個系統(tǒng)進(jìn)行設(shè)計和仿真,最后在FPGA實現(xiàn)。結(jié)果表明,該模
2013-03-15 17:06:52104

Altera Quartus II軟件v13.0支持實現(xiàn)世界上最快的FPGA設(shè)計

Altera公司 (NASDAQ: ALTR)今天宣布推出Quartus? II軟件13.0版,這一軟件實現(xiàn)了性能最好的FPGA和SoC,提高了設(shè)計人員的效能。28 nm FPGA和SoC用戶的編譯
2013-05-07 14:30:303639

基于FPGA脈沖耦合神經(jīng)網(wǎng)絡(luò)的硬件實現(xiàn)

針對脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實現(xiàn)的特點,提出了一種基于FPGA的PCNN實時處理系統(tǒng)。系統(tǒng)設(shè)計了時鐘分頻、串口通信、串并轉(zhuǎn)換、PCNN結(jié)構(gòu)和VGA顯示等功能
2015-12-21 10:16:246

NIOS_II_各種性能表格

NIOS_II各種性能表格對NIOS_II內(nèi)核在各種型號的FPGA上的實現(xiàn)的性能說明
2015-12-21 17:19:1522

芯片fpga實現(xiàn)及仿真

dac0832ad08098259a,825382508255等芯片fpga實現(xiàn)及仿真
2016-01-20 15:12:4713

基于Quartus_II_的FPGACPLD開發(fā)

基于Quartus_II_的FPGACPLD開發(fā)。
2016-05-20 11:16:3549

基于VHDL的FPGA和Nios_II實例精煉

vhdl語法介紹FPGA設(shè)計實例nios ii設(shè)計實例北航版本
2016-07-14 17:34:1374

FPGA II實戰(zhàn)演練V1.0

FPGA II實戰(zhàn)演練V1.0,感興趣的小伙伴們可以瞧一瞧。
2016-11-17 11:43:167

FPGA II實戰(zhàn)演練V1.0

FPGA II實戰(zhàn)演練V1.0,感興趣的小伙伴們可以瞧一瞧。
2016-11-05 14:48:0412

FPGA-Quartus II各個器件源碼

FPGA-Quartus II各個器件源碼
2017-03-19 19:49:3959

基于FPGA脈沖信號參數(shù)測量儀的設(shè)計與實現(xiàn)

電子發(fā)燒友網(wǎng)站提供《基于FPGA脈沖信號參數(shù)測量儀的設(shè)計與實現(xiàn).pdf》資料免費下載
2017-05-27 08:00:0082

基于FPGA技術(shù)的LD脈沖驅(qū)動電源的設(shè)計

針對半導(dǎo)體激光器 (LD)脈 沖驅(qū)動工作 的需要 ,提 出了一種 新型的基于 FPGA技術(shù) 的 LD脈沖驅(qū)動電源的設(shè)計方法。結(jié)合 FPGA技術(shù) ,利用 日立 SH系列單片機 HD64F7045為控制
2017-11-09 17:28:0231

脈沖電源是什么_脈沖電源的原理及作用

脈沖電源是什么?用戶的負(fù)載需要斷續(xù)加電,即按照一定的時間規(guī)律,向負(fù)載加電一定的時間,然后又?jǐn)嚯娨欢ǖ臅r間,通斷一次形成一個周期。如此反復(fù)執(zhí)行,便構(gòu)成脈沖電源。例如對于無極性電解電容器的老練工藝
2017-11-14 17:31:1631175

低成本的采用FPGA實現(xiàn)SDH設(shè)備時鐘芯片技術(shù)

介紹一種采用FPGA(現(xiàn)場可編程門陣列電路)實現(xiàn)SDH(同步數(shù)字體系)設(shè)備時鐘芯片設(shè)計技術(shù),硬件主要由1 個FPGA 和1 個高精度溫補時鐘組成.通過該技術(shù),可以在FPGA實現(xiàn)需要專用芯片才能實現(xiàn)的時鐘芯片各種功能,而且輸入時鐘數(shù)量對比專用芯片更加靈活,實現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:001840

基于GPS秒脈沖的頻率源設(shè)計與實現(xiàn)

針對無線廣播系統(tǒng)對高精度的同步頻率信號的需求,設(shè)計一種基于AD9548芯片的鎖定CJPS秒脈沖的頻率源系統(tǒng)。分析了AD9548鎖相頻率合成器的基本原理以及工作特性,采用FPGA+AD9548芯片
2017-12-07 11:10:462

Stratix II GX FPGA的特點性能

觀看這一視頻演示,了解Stratix? II GX FPGA是怎樣幫助您任意改變背板卡的位置,同時全面保持信號完整性不變的。利用Stratix II GX FPGA的即插即用信號完整性技術(shù),您不
2018-06-22 03:56:001870

R-D算法與FPGA芯片實現(xiàn)雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計與仿真分析

、功耗與實時性要求都很高的實時SAR成像系統(tǒng),其應(yīng)用十分廣泛。在整個有距離-多普勒(R-D)算法中方位脈沖壓縮系統(tǒng)是設(shè)計的關(guān)鍵。隨著FPGA芯片突飛猛進(jìn)的發(fā)展,實時雷達(dá)成像方位脈沖壓縮系統(tǒng)在FPGA實現(xiàn)變成了可能。
2018-12-30 11:10:003331

Altera推出Quartus II v13.0,支持實現(xiàn)世界上最快的FPGA設(shè)計

關(guān)鍵詞:Quartus , FPGA , Stratix 與以前的版本相比,只需要一半的時間就能實現(xiàn)業(yè)界性能最好的設(shè)計 Altera公司今天宣布推出Quartus II軟件13.0版,這一軟件實現(xiàn)
2018-09-25 09:12:01575

如何設(shè)計Stratix II FPGA系統(tǒng)電源的詳細(xì)資料概述

Stratix II是ALTERA公司生產(chǎn)的一款高性能FPGA器件。它采用TSMC的90 nm低k絕緣工藝技術(shù)生產(chǎn),等價邏輯單元(LE)高達(dá)180 k,嵌入式存儲器容量達(dá)到9 MB。該器件不但具有
2018-10-24 14:45:141

如何使用fpga實現(xiàn)數(shù)字基帶中環(huán)路延時估計

基于FPGA芯片Stratix II EP2S60F672C4設(shè)計實現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計模塊。該模塊運用了一種環(huán)路延遲估計新方法,易于FPGA實現(xiàn)。同時,在信號失真的情況下也能給
2018-12-19 11:04:261477

基于FPGA的CPCI系統(tǒng)設(shè)計和實現(xiàn)方案

本文提出了一種基于FPGA的CPCI系統(tǒng)的設(shè)計和實現(xiàn),使用廉價FPGA芯片實現(xiàn)CPCI通信協(xié)議,同時利用FPGA的可編程特性實現(xiàn)電源控制、靈活中斷、外部觸發(fā)、外部通信等特殊應(yīng)用的功能,解決了CPCI協(xié)議經(jīng)過CPCI橋時的沖突問題。
2019-01-06 11:37:132443

Cyclone II FPGA的設(shè)備手冊資料免費下載

1.1兆比特的嵌入式內(nèi)存。Cyclone II FPGA采用臺積電90納米低K介電工藝在300毫米晶片上制造,以確??焖倏捎眯院偷统杀?。通過最小化硅區(qū),Cyclone II設(shè)備可以在單個芯片上支持復(fù)雜
2019-03-25 08:00:0014

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析2

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA實現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX
2019-09-26 07:00:001271

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析(2)

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA實現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX
2019-09-25 07:09:001923

如何使用FPGA實現(xiàn)靜止補償?shù)腜WM脈沖發(fā)生器設(shè)計

研制了基于現(xiàn)場可編程門陣列 (FPGA實現(xiàn)的、用于± 50 0 kvar靜止補償器 (STATCOM)的 PWM脈沖發(fā)生器。該脈沖發(fā)生器通過接口單元接收 DSP寫入的 PWM脈沖寬度數(shù)據(jù) ,然后
2020-01-07 11:15:4324

如何使用FPGA實現(xiàn)八位RISC CPU的設(shè)計

從CPU的總體結(jié)構(gòu)到局部功能的實現(xiàn)采用了自頂向下的設(shè)計方法和模塊化的設(shè)計思想, 利用Xilinx 公司的Spartan II 系列FPGA, 設(shè)計實現(xiàn)了八位CPU軟核。在FPGA 內(nèi)部不僅實現(xiàn)
2020-08-19 17:43:195

使用Quartus II編程CPLD和FPGA設(shè)備的教程說明

Quartus II軟件為使用Altera?FPGA和CPLD設(shè)備進(jìn)行設(shè)計的系統(tǒng)設(shè)計師提供了一個完整的軟件解決方案。Quartus II程序員是Quartus II軟件包的一部分,它允許您編程
2020-09-17 14:41:0032

如何吧項目實現(xiàn)FPGA芯片

在本輔導(dǎo)教材中,將重點講解如何將一個設(shè)計項目物理地實現(xiàn)FPGA 芯片中。我們將展示如何用手工的方法選擇器件封裝的引腳,并且把這些引腳用做電路的輸入和輸出信號,此外還將描述如何使用Quartus II 編程器模塊把編譯完的電路傳送到所選擇的FPGA芯片中。
2020-10-27 16:26:0020

IP例化和幾個基于FPGA芯片實現(xiàn)的Demo工程

本文接續(xù)上一篇《FPGA雜記基礎(chǔ)篇》,繼續(xù)為大家分享IP例化和幾個基于FPGA芯片實現(xiàn)的Demo工程。IP例化IP即是一個封裝好的模塊,集成在相應(yīng)的開發(fā)環(huán)境里面,以安路的TD軟件為例,不同系列的芯片集成了不同的IP模塊,可以通過軟件例化調(diào)用
2020-12-24 12:58:511048

FPGA_ASIC-S698MSoC芯片中EDAC模塊的設(shè)計與實現(xiàn)

FPGA_ASIC-S698MSoC芯片中EDAC模塊的設(shè)計與實現(xiàn)(第四屆星載電源技術(shù)學(xué)術(shù)研討會)-該文檔為FPGA_ASIC-S698MSoC芯片中EDAC模塊的設(shè)計與實現(xiàn)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-15 11:05:196

FPGA-SoC芯片中EDAC模塊的設(shè)計與實現(xiàn)

FPGA-SoC芯片中EDAC模塊的設(shè)計與實現(xiàn)(深圳市宇衡源電源技術(shù))-該文檔為FPGA-SoC芯片中EDAC模塊的設(shè)計與實現(xiàn)簡介文檔,是一份還算不錯的參考文檔,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-27 14:32:1813

Xilinx FPGA電源設(shè)計和實現(xiàn)方案

  本篇主要介紹Xilinx FPGA電源設(shè)計,主要包括電源種類、電壓要求、功耗需求,上下電時序要求,常見的電源實現(xiàn)方案等。
2022-10-17 17:43:393073

FPGA芯片有何影響 FPGA如何實現(xiàn)連接?

FPGA是由電路編程的芯片,支持“仿真”該電路。這種仿真的運行速度比使用ASIC實現(xiàn)的實際電路運行速度慢--它的時鐘頻率更慢,使用更多的功率,但它可以每隔幾百毫秒重新編程一次。
2022-12-15 09:40:19619

Quartus II沒有對應(yīng)芯片的原因及其解決辦法

用Quartus II開發(fā)ALTERA的FPGA時,有時候會發(fā)現(xiàn)沒有自己對應(yīng)的芯片型號
2023-07-24 15:15:405571

開關(guān)電源的驅(qū)動芯片內(nèi)置MOS管如何測得脈沖波形?

中的一個核心部件,其內(nèi)置的MOS管負(fù)責(zé)控制開關(guān)管的導(dǎo)通與截止,從而實現(xiàn)開關(guān)功率管的開關(guān)控制。在設(shè)計和故障檢測開關(guān)電源時,需要測量驅(qū)動芯片內(nèi)置MOS管的脈沖波形,以判斷開關(guān)管控制是否正常,本文將詳細(xì)介紹如何測量開關(guān)電源驅(qū)動芯片內(nèi)置
2023-09-17 10:39:361889

二級電源II電源的區(qū)別

二級電源II電源的區(qū)別 隨著電力需求的不斷增長,人們對電源的要求也越來越高。二級電源II電源是兩種常見的電源等級,它們在一些關(guān)鍵的技術(shù)規(guī)范上存在一些區(qū)別。 首先,我們來了解一下二級電源II
2024-01-19 13:51:05352

fpga芯片和人工智能芯片的區(qū)別

FPGA芯片和人工智能芯片(AI芯片)在設(shè)計和應(yīng)用上存在一些關(guān)鍵的區(qū)別,這些區(qū)別主要體現(xiàn)在它們的功能、優(yōu)化目標(biāo)和適用場景上。
2024-03-14 17:26:02197

已全部加載完成