99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

基于FPGA多路光柵信號采集方案

本文提出了一種基于FPGA多路光柵信號采集方案,該方案使用I/O口相對較少的低端FPGA,配合多路選擇開關(guān),通過內(nèi)部處理,實現(xiàn)了多路光柵信號的采集,結(jié)果表明,該方案成本低廉且能滿足精度的要求。
2013-12-30 13:35:402174

基于FPGA多路機載冗余圖像處理系統(tǒng)的設(shè)計方案

本文以FPGA作為核心處理器,提出了一種基于FPGA多路機載冗余圖像處理系統(tǒng)的設(shè)計方案。##整個系統(tǒng)顯示的分辨率為1600×1200@60 Hz,信號位為真彩色24b,則一幀圖像所需需要存儲的容量C≈47 Mb。##讀寫操作交替進行仿真圖如圖5所示。圖5中包含了兩個寫入操作,一個讀取操作。
2014-01-07 10:28:322802

基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計解析

多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測與和技術(shù)應(yīng)用中常用的儀器。##FPGA
2014-06-09 10:42:391286

FPGA數(shù)字核脈沖分析器硬件電路

基于FPGA 的數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。
2015-02-03 09:55:051870

基于FPGA cylone II芯片實現(xiàn)智能脈沖電源的設(shè)計

只有設(shè)計出了高頻率的、參數(shù)化的脈沖發(fā)生器,脈沖加工電源的精度、參數(shù)化才可以實現(xiàn)。該電源系統(tǒng)中采用的是性價比較好的Altera公司的Cyclone II序列的FPGA芯片EP2C8Q208C7。其邏輯資源足夠?qū)崿F(xiàn)系統(tǒng)的功能。
2021-02-23 10:01:453091

一文掌握多片FPGA多路復(fù)用

多片FPGA之間的互連,經(jīng)常提到多路復(fù)用的概念,也經(jīng)常提到TDM的概念,正確理解多路復(fù)用在多片FPGA原型驗證系統(tǒng)中的機理,尤其是時序機制,對于我們正確看待和理解多片FPGA原型系統(tǒng)的性能有很好的促進作用。下圖是一個使用多路復(fù)用器后接采樣FF的多路復(fù)用解決方案的示例。
2023-06-06 10:04:35579

FPGA發(fā)脈沖丟了一段脈沖

如題,小弟最近做一個用FPGA驅(qū)動電機的板子,用STM32把FPGA需要發(fā)出的脈沖的寬度和個數(shù)都計算好,然后用8位的并口,通過一個時鐘上升沿寫進FPGA,在FPGA內(nèi)部進行運算之后發(fā)出脈沖,剛開始
2019-01-28 00:41:02

FPGA檢測外部脈沖信號

用的ALTREA的FPGA,系統(tǒng)時鐘50MHz,下降沿檢測,檢測50Hz脈寬為20us,下降沿時間為1.5us。結(jié)果,我只有把被檢測的脈沖頻率調(diào)到5Hz下,才能夠檢測的到。望高手指點。
2011-06-16 22:37:12

FPGA設(shè)計中毛刺產(chǎn)生原因及消除

FPGA的設(shè)計中,毛刺現(xiàn)象是長期困擾電子設(shè)計工程師的設(shè)計問題之一,是影響工程師設(shè)計效率和數(shù)字系統(tǒng)設(shè)計有效性和可靠性的主要因素。由于信號在FPGA的內(nèi)部走線和通過邏輯單元時造成的延遲,在多路信號變化
2012-09-06 14:37:54

多路模擬數(shù)據(jù)采集接口設(shè)計

該文檔為基于FPGA多路模擬數(shù)據(jù)采集接口設(shè)計講解文檔,介紹一種基于 8,RQ 的多路模擬數(shù)據(jù)采集接口的設(shè)計方案。該方案使用Max1281 作為模數(shù)轉(zhuǎn)換芯片,在 APA150 FPGA 中設(shè)計和實現(xiàn)了相關(guān)的接口控制、配置和數(shù)據(jù)存儲模塊;給出了系統(tǒng)設(shè)計框圖、FPGA開發(fā)要點和仿真波形。
2018-09-21 14:37:00

多路紅外遙控系統(tǒng)的電路設(shè)計和實現(xiàn)

。多路紅外系統(tǒng)組成如圖1所示。   紅外遙控發(fā)射電路的功能是對輸入控制指令信號進行掃描、產(chǎn)生遙控編碼脈沖、驅(qū)動紅外發(fā)射管輸出紅外遙控信號。紅外遙控接收電路的功能是接收紅外遙控信號并將之放大、檢波、整形
2018-11-05 16:09:43

STM32多路脈沖計數(shù)

有沒有做過用STM32單片機多路脈沖計數(shù),5路到9路,用16位計數(shù)器,哪個型號的有這個資源?
2016-09-13 17:15:45

一種脈寬精密可控脈沖信號電路設(shè)計

FPGA和高速ECL器件的合成脈沖脈寬的調(diào)整方案,通過FPGA內(nèi)部計數(shù)器和可編程延遲芯片的共同配合實現(xiàn)了脈沖寬度的大范圍精密連續(xù)可調(diào)的目標,并詳細論述了電路的基本原理及硬件的基本組成。通過實驗驗證,該方案
2010-05-06 08:57:59

關(guān)于可控延遲關(guān)斷電路?

請教各位大神,如圖,這個是延遲關(guān)斷燈的電路,請問這個電路開始按下開關(guān)的時候,可控硅是怎么打開的,電路的上可控硅的G極我看不出來有正向的電壓啊。。。。2個穩(wěn)壓管的參數(shù)我是隨便寫的,可以的話幫忙算下穩(wěn)壓管大概多少值的。手上沒工具測。
2023-10-24 16:05:18

基于FPGA延遲線插入法的半導(dǎo)體激光測距[

為了提高系統(tǒng)的集成度,同時兼顧精度,介紹用FPGA延遲線插入法來實現(xiàn)較高精度的脈沖激光測時、測距的原理和技術(shù)途徑。FPGA延遲線插入法是在直接計數(shù)法的基礎(chǔ)上,采用FPGA內(nèi)部延時單元將時間間隔轉(zhuǎn)化
2010-05-13 09:04:22

基于FPGA和DSP芯片的光纖傳感信號實時采集系統(tǒng)設(shè)計

FPGA+DSP構(gòu)成的光纖傳感信號實時處理系統(tǒng)的硬件及軟件設(shè)計.并針對載波相位延遲造成的解調(diào)信號幅度衰減提出了解決方法。本系統(tǒng)具有高速實時數(shù)據(jù)運算能力??蓮V泛應(yīng)用于多路數(shù)據(jù)采集處理等領(lǐng)域,可升級能力強,應(yīng)用前景
2021-07-05 11:23:33

基于FPGA和TOE架構(gòu)實現(xiàn)多路采集與切換系統(tǒng)的方案

時間。針對上述研究現(xiàn)狀和分布式采集場景分析,本文介紹了一種基于FPGA和TOE架構(gòu),實現(xiàn)TCP/IP協(xié)議數(shù)據(jù)傳輸?shù)?b class="flag-6" style="color: red">多路采集與切換系統(tǒng)。該系統(tǒng)涉及并行數(shù)據(jù)采集、多路通道切換、TCP/IP協(xié)議通信等模塊
2021-07-12 08:30:00

基于FPGA多路PWM輸出接口設(shè)計

系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機控制等許多應(yīng)用場合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開發(fā)工具QuartusⅡ,設(shè)計了6路PWM輸出接口,并
2019-05-06 09:18:16

基于FPGA多路PWM輸出接口設(shè)計仿真

)工具給電子設(shè)計帶來了巨大變革,在電機控制等許多應(yīng)用場合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形,這可通過FPGA豐富的硬件資源和可以配置I/O引腳來實現(xiàn)。嵌入式系統(tǒng)FPGA的應(yīng)用設(shè)計關(guān)鍵是系統(tǒng)
2019-04-25 07:00:05

基于FPGA多路回聲消除算法的實現(xiàn)

基于FPGA多路回聲消除算法的實現(xiàn)中文期刊文章作  者:尹邦政 朱靜 毛茅作者機構(gòu):[1]廣州廣哈通信股份有限公司,廣東廣州510663;[2]廣州大學(xué)實驗中心,廣東廣州510006出 版 物
2018-05-08 10:23:36

基于FPGA多路模擬量、數(shù)字量采集與處理系統(tǒng)

FPGA芯片區(qū)、多路選擇與A/D采樣電路、時鐘電源區(qū)、PROM代碼下載電路等幾部分。結(jié)構(gòu)示意如圖1所示。FPGA芯片特點分析及資源分配本系統(tǒng)中的FPGA是采用Altera公司的EP1C20F400。該系
2011-08-23 10:15:34

基于FPGA多路選擇器設(shè)計(附代碼)

大俠好,歡迎來到FPGA技術(shù)江湖。本系列將帶來FPGA系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初入職場小白
2023-03-01 17:10:10

基于FPGA的數(shù)字脈沖壓縮系統(tǒng)實現(xiàn)

使用?! ”疚幕诳焖俑道锶~IP核可復(fù)用和重配置的特點,實現(xiàn)一種頻域的FPGA數(shù)字脈壓處理器,能夠完成正交輸入的可變點LFM信號脈沖壓縮,具有設(shè)計靈活,調(diào)試方便,可擴展性強的特點?! ? 系統(tǒng)功能硬件
2018-11-09 15:53:22

基于FPGA的數(shù)字脈沖壓縮技術(shù)

基于FPGA的數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實現(xiàn)原理2.電路設(shè)計2.1APEX2OKE系列FPGA 簡介2.2 基于FPGA 的算法研究及實現(xiàn) 2.3 脈沖壓縮在FPGA 上的實現(xiàn)
2011-03-02 09:41:50

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計參見附件:
2011-03-02 09:39:11

基于紫光同創(chuàng)FPGA多路視頻采集與AI輕量化加速的實時目標檢測系統(tǒng)

基于紫光同創(chuàng)FPGA多路視頻采集與AI輕量化加速的實時目標檢測系統(tǒng)#2023集創(chuàng)賽#紫光同創(chuàng)#小眼睛科技助力紫光同創(chuàng)高校生態(tài)建設(shè)@小眼睛科技 獲獎作品展示:華南理工大學(xué)+CR8_Pro隊
2023-11-02 17:51:00

如何去實現(xiàn)輸出PWM時輸出的脈沖個數(shù)可控

??通常輸出PWM波形的時候是一直輸出的。但是在電機控制中往往只需要輸出一定個數(shù)的脈沖,不需要一直輸出,那么這就需要每次輸出PWM時,輸出的脈沖個數(shù)可控。要實現(xiàn)這個功能,一般有三種方法。??方法一
2021-12-06 07:32:16

如何去設(shè)計高準確度可程控延遲快前沿脈沖信號源系統(tǒng)?

高準確度可程控延遲快前沿脈沖信號源系統(tǒng)原理是什么?高準確度可程控延遲快前沿脈沖信號源系統(tǒng)是由什么組成的?如何去設(shè)計高準確度可程控延遲快前沿脈沖信號源系統(tǒng)?
2021-04-20 07:31:24

如何實現(xiàn)連續(xù)脈沖信號的高分辨率延遲

如何實現(xiàn)連續(xù)脈沖信號的高分辨率延遲?
2021-04-30 06:07:24

如何將脈沖重新置于FPGA邏輯?

脈沖重新置于FPGA邏輯中,然后將此時鐘輸入PLL以生成系統(tǒng)時鐘。這是一個學(xué)校項目,但我不確定這是否會奏效。誰能給我建議這個想法是否有效?如果沒有,你能說出理由嗎?
2020-08-26 15:09:45

定時器級聯(lián)-頻率 脈沖可控,驅(qū)動步進電機

定時器級聯(lián)-頻率 脈沖可控,驅(qū)動步進電機
2019-07-16 11:17:00

怎么采用FPGA設(shè)計雷達脈沖壓縮系統(tǒng)?

如何有效解決雷達作用距離與距離分辨率之間的矛盾?基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計
2021-04-08 06:02:27

怎樣控制脈沖信號的幅值,使其可以在0V到5V內(nèi)可控?

您好, 我使用FPGA產(chǎn)生一個5MHz的時鐘信號,0V-3.3V。為了測試產(chǎn)品的穩(wěn)定性,需要在這個時鐘信號的低電平位置疊加一個脈沖信號,此脈沖信號也是由FPGA產(chǎn)生,頻率約為250Mhz。 我
2023-11-27 08:15:24

請問28035的cap捕獲模塊,是支持一路脈沖的捕獲,還是可以支持多路脈沖的捕獲?

本帖最后由 一只耳朵怪 于 2018-6-14 08:50 編輯 28035的cap捕獲模塊,是支持一路脈沖的捕獲,還是可以支持多路脈沖的捕獲?
2018-06-13 05:37:06

請問如何設(shè)計一種多路ADC系統(tǒng)?

多路ADC系統(tǒng)的硬件設(shè)計多路ADC系統(tǒng)的軟件設(shè)計
2021-04-22 07:06:03

請問評估板的傳播延遲小于30 ns跟什么有關(guān)?

大家好,我目前正在為我的項目尋找評估委員會。我的設(shè)計中有一條時間關(guān)鍵路徑。該路徑需要4個觸發(fā)器,2個多路復(fù)用器和一個用于操作的邏輯門。通過該路徑的傳播時間(延遲)應(yīng)小于30ns。這可能與FPGA有關(guān)嗎?如果是這樣,可以推薦哪種評估板和時鐘頻率?最好的祝福
2019-09-26 10:12:35

誰有全橋可控整流電路的脈沖觸發(fā)的dsp程序

誰有全橋可控整流電路的脈沖觸發(fā)的dsp程序多謝
2014-05-22 16:22:08

高性能多路復(fù)用數(shù)據(jù)采集系統(tǒng)電路設(shè)計

高通道密度數(shù)據(jù)采集系統(tǒng)用于醫(yī)療成像、工業(yè)過程控制、自動測試設(shè)備和40G/100G光通信系統(tǒng)可將眾多傳感器的信號多路復(fù)用至少量ADC,隨后依序轉(zhuǎn)換每一通道。 多路復(fù)用可讓每個系統(tǒng)使用更少的ADC,大幅
2020-12-21 06:11:56

PASOTRON光控脈沖饋氣系統(tǒng)及實驗研究

設(shè)計制作的等離子體輔助慢波振蕩器光控脈沖饋氣系統(tǒng)能以任意脈沖寬度給等離子體陰極電子槍饋氣,同時以任意時間延遲提供觸發(fā)信號給調(diào)制器,啟動空心陰極輝光放電。系統(tǒng)
2009-03-10 20:39:0516

可控數(shù)字語音延遲器的PIC設(shè)計

詳細闡述一種采用PIC16C55 單片機實現(xiàn)可控數(shù)字語音延遲器的設(shè)計方案,同時提供控制電路圖及軟件算法流程圖。
2009-04-14 17:40:0715

可控數(shù)字語音延遲器的PIC 設(shè)計

詳細闡述一種采用PIC16C55 單片機實現(xiàn)可控數(shù)字語音延遲器的設(shè)計方案,同時提供控制電路圖及軟件算法流程圖。
2009-05-14 13:32:1430

一種可控高速脈沖產(chǎn)生技術(shù)的研究

提出了一種將高速脈沖信號產(chǎn)生轉(zhuǎn)換為可控直流電平產(chǎn)生、脈沖頻率信息產(chǎn)生及脈沖合成輸出的設(shè)計思想。可控直流電平控制脈沖的高低電平值;脈沖所需的頻率信息通過可編程數(shù)
2009-05-26 20:57:5516

用單片機實現(xiàn)多路電量脈沖測量的接口設(shè)計

         本文介紹了用單片機實現(xiàn)多路電量脈沖測量的接口設(shè)計,說明了接口硬件組成、多路電量脈沖測量算法和軟件編程。關(guān)鍵詞:單片機;電
2009-09-09 08:57:1841

以太網(wǎng)到多路E1適配電路設(shè)計及FPGA實現(xiàn)

以太網(wǎng)到多路E1適配電路設(shè)計及FPGA實現(xiàn) 摘要:介紹了一種基于現(xiàn)場可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計,分析了FPGA具體實現(xiàn)過程中的一些常
2009-11-13 20:59:0022

在晶閘管監(jiān)測系統(tǒng)中的多路實時脈沖信號處理

介紹了在晶閘管監(jiān)測系統(tǒng)中,多路實時脈沖信號處理的設(shè)計方法。采用XC9500XL系列CPLD 進行具體方案的設(shè)計,同時給出了相關(guān)的Verilog 程序及仿真波形結(jié)果。關(guān)鍵詞:晶閘管監(jiān)測
2009-12-18 11:33:2614

基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計

本文介紹了一種基于FPGA 的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計方案,描述了系統(tǒng)的主要組成及FPGA 的實現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:3350

高準確度可程控延遲快前沿外觸發(fā)脈沖信號的設(shè)計

摘要:針對傳統(tǒng)設(shè)計的快前沿延遲脈沖信號源存在延遲時間調(diào)整范圍小的主要缺陷,提出了一種基于特殊專用集成電路和計算機控制技術(shù)為核心的設(shè)計方法,實現(xiàn)了快前沿脈沖延遲
2010-05-30 10:15:3030

基于FPGA多路高速串并轉(zhuǎn)換器設(shè)計

高速串并轉(zhuǎn)換器的設(shè)計是FPGA 設(shè)計的一個重要方面,傳統(tǒng)設(shè)計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路
2010-09-22 08:29:4181

可控脈沖電路圖

可控脈沖電路圖:D1,D2組成同步電壓濾波器,經(jīng)VT2產(chǎn)生過零正脈沖。555芯片和平共處R4,RP1,C1組成脈沖分頻器,只有選擇RC充電時間常數(shù)大于過零脈沖的周期才產(chǎn)生
2017-06-30 17:12:263744

多路時序脈沖發(fā)生器

多路時序脈沖發(fā)生器
2009-03-23 09:54:16531

由模擬信號控制脈沖延遲時間

由模擬信號控制脈沖延遲時間
2009-03-29 09:28:55810

連續(xù)脈沖信號延遲線的實現(xiàn)

摘 要:用VHDL語言設(shè)計一個連續(xù)脈沖信號延遲線,通過對連續(xù)脈沖信號的可控延遲來仿真脈沖多普勒雷達對動目標的跟蹤回波包絡(luò),分析并建立了直接采樣法的系統(tǒng)模型。
2009-05-17 12:38:011527

可控脈沖消失檢測電路圖

可控脈沖消失檢測電路圖
2009-05-19 13:38:07378

基于FPGA多路模擬量、數(shù)字量采集與處理系統(tǒng)

摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計方案,分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案等。本設(shè)計
2009-06-20 15:05:111543

基于FPGA多路脈沖重復(fù)頻率跟蹤器

摘要: 在反輻射導(dǎo)彈的雷達導(dǎo)引頭中,信號跟蹤器的實時性是影響系統(tǒng)性能的重要因素之一。介紹了利用高性能FPGA豐富的資源實現(xiàn)的多路脈沖重復(fù)頻率跟
2009-06-20 15:34:23523

延遲脈沖發(fā)生器電路圖

延遲脈沖發(fā)生器電路圖
2009-06-26 13:40:02698

高速可控硅開關(guān)脈沖輸出電路圖

高速可控硅開關(guān)脈沖輸出電路圖
2009-07-06 14:46:112226

延時可控高壓脈沖發(fā)生器的設(shè)計

延時可控高壓脈沖發(fā)生器的設(shè)計   摘要:將數(shù)字延時及高壓脈沖形成電路結(jié)合在一起構(gòu)成高精度的高壓脈沖發(fā)
2009-07-15 08:24:231862

單片機控制寬脈沖觸發(fā)可控調(diào)壓電路?

單片機控制寬脈沖觸發(fā)可控調(diào)壓電路?   在交流調(diào)壓電路中,晶閘管作為可控開關(guān)其導(dǎo)通應(yīng)同時具備兩個條件,即承受正向陽極電壓的同時給門極施加一正向電壓
2009-07-27 11:30:302972

J210構(gòu)成的脈沖延遲電路

J210構(gòu)成的脈沖延遲電路
2009-08-11 09:00:533012

延遲脈沖發(fā)生器

延遲脈沖發(fā)生器 在這個電路中采用的三個555IC
2009-10-05 15:46:591278

基于LabVIEW的多路時序控制脈沖發(fā)生器設(shè)計

基于LabVIEW的多路時序控制脈沖發(fā)生器設(shè)計 0 引 言   在過程控制和自動測量中,經(jīng)常需要一些時序控制脈沖來觸發(fā)和關(guān)閉不同的控制單元和功能部件的工作。
2009-12-02 11:31:203954

基于FPGA雷達成像方位脈沖壓縮系統(tǒng)的設(shè)計

基于FPGA雷達成像方位脈沖壓縮系統(tǒng)的設(shè)計  合成孔徑雷達成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(CS)算法。R-D算法復(fù)雜度相
2009-12-02 11:44:101168

FPGA開發(fā)中按鍵消抖與單脈沖發(fā)生器電路

FPGA開發(fā)中按鍵消抖與單脈沖發(fā)生器電路  FPGA開發(fā)中常用到單脈沖發(fā)生器。一些文章介紹過產(chǎn)生單脈沖的電路,產(chǎn)生的單脈沖脈寬和相位都不能與時鐘同步,只能用在
2009-12-31 10:36:522715

可程控延遲脈沖信號源的設(shè)計

  設(shè)計原理   隨著各種高新前沿技術(shù)的迅猛發(fā)展,傳統(tǒng)設(shè)計的固定延遲時間的快前沿脈沖源,已不能滿足需要,常常需要在一定范圍內(nèi)可對延遲時間進行任意設(shè)置
2010-09-13 09:06:302373

J210組成脈沖延遲電路圖

圖中所示是用J210組成脈沖延遲電路及波形。圖示線路是由上升沿觸發(fā)的線路,如要下降沿觸發(fā)時,只要將第一
2010-09-24 01:38:521228

關(guān)于FPGA多路脈沖重復(fù)頻率跟蹤器設(shè)計

在反輻射導(dǎo)彈的雷達導(dǎo)引頭中,信號跟蹤器的實時性是影響系統(tǒng)性能的重要因素之一。介紹了利用高性能FPGA豐富的資源實現(xiàn)的多路脈沖重復(fù)頻率跟蹤器,它解決了在密集信號環(huán)境下信號跟蹤的實時性問題,減小了系統(tǒng)體積。經(jīng)過實驗驗證,其各項指標均達到了設(shè)計要求
2011-03-16 14:39:0237

基于FPGA多路光電編碼器數(shù)據(jù)采集系統(tǒng)

研究了能夠同時對多路 光電編碼器 脈沖信號進行細分、計數(shù)以及傳輸?shù)臄?shù)據(jù)采集處理系統(tǒng)。提出了以高度集成的FPGA芯片為核心的設(shè)計方式,實現(xiàn)6路光電編碼器信號的同步實時處理。坐
2011-08-18 16:33:1590

基于FPGA多路光柵數(shù)據(jù)采集系統(tǒng)

本課題基于關(guān)節(jié)臂式坐標測量機的研制需要,研究了 光柵傳感器 輸出信號的特點和FPGA開發(fā)技術(shù),以FPGA為載體,設(shè)計了一個基于FPGA多路光柵數(shù)據(jù)采集系統(tǒng)。 本文主要介紹了光柵傳感
2011-08-18 16:34:5578

FPGA上建立一個UWB脈沖發(fā)生器

用大多數(shù)FPGA都可以實現(xiàn)一個數(shù)字UWB(超寬帶)脈沖發(fā)生器。本設(shè)計可以創(chuàng)建一個兩倍于FPGA時鐘頻率的脈沖信號(
2011-09-06 11:59:485280

基于FPGA的高速多路交換開關(guān)實現(xiàn)

多路交換開關(guān)是高性能交換部件的核心,本文描述了基于Xilinx公司Virtex-11系列FPGA的特點設(shè)計和實現(xiàn)的一種高速多路交換開關(guān),它由輸入信道組織、內(nèi)部無阻塞crossbar交換和仲裁調(diào)度器三
2011-12-27 16:45:0446

基于FPGA多路視頻合成系統(tǒng)的設(shè)計

摘 要:研究一種基于FPGA多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出
2012-09-12 17:18:3199

基于FPGA的無人機多路視頻監(jiān)控系統(tǒng)設(shè)計

為了能實時監(jiān)控?zé)o人機的狀態(tài)和提高無人機的安全可靠性,本設(shè)計利用FPGA高速率、豐富的片上資源和靈活的設(shè)計接口,設(shè)計了一套無人機多路監(jiān)控系統(tǒng)。該監(jiān)控系統(tǒng)具備了將處于無人機
2013-01-10 16:39:15126

基于FPGA多路視頻收發(fā)系統(tǒng)的設(shè)計與實現(xiàn)

為了實現(xiàn)對多路視頻和數(shù)據(jù)信號的同步傳輸,提出了一種基于FPGA的視頻數(shù)據(jù)綜合傳輸系統(tǒng)設(shè)計方案,并完成系統(tǒng)的軟硬件設(shè)計。該系統(tǒng)的硬件部分主要由FPGA、CPLD芯片及光模塊等設(shè)備組成,軟件部分采用
2015-12-31 09:26:2511

FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計

FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計。
2016-05-10 13:45:2841

基于FPGA多路數(shù)據(jù)實時采集與傳輸系統(tǒng)_馮希辰

基于FPGA多路數(shù)據(jù)實時采集與傳輸系統(tǒng)_馮希辰
2017-01-08 10:30:293

基于FPGA和PWM的多路信號發(fā)生器設(shè)計

基于運放的信號發(fā)生器精度低且穩(wěn)定性和可調(diào)節(jié)性差,而基于DDS的信號發(fā)生器則成本高、電路復(fù)雜。為此提出了基于FPGA+PWM的多路信號發(fā)生器設(shè)計方法。該方法硬件上無需DAC與多路模擬開關(guān),由FPGA產(chǎn)生調(diào)制輸出波形信號所需的PWM脈沖波,經(jīng)二階低通濾波和放大電路后即可得到所需波形信號。
2017-11-18 09:42:016332

一種全數(shù)字脈沖信號延遲轉(zhuǎn)發(fā)系統(tǒng)

包括數(shù)字上、下變頻中的并行DDS和多相濾波,以及延遲模塊的實現(xiàn)。完成了基于FPGA及高速A/D、D/A的系統(tǒng)實現(xiàn),在Xilinx的Vivado開發(fā)環(huán)境下完成了邏輯設(shè)計。實測表明該系統(tǒng)能夠正確產(chǎn)生多路延遲后的脈沖信號,具有系統(tǒng)結(jié)構(gòu)簡潔、參數(shù)設(shè)置靈
2017-12-21 16:24:401

用CD4017B制作多路脈沖分配器

本文開始介紹了什么是脈沖分配器與脈沖分配器特點,其次介紹了脈沖分配器的結(jié)構(gòu)組成與應(yīng)用領(lǐng)域,最后介紹了用CD4017B制作多路脈沖分配器電路。
2018-01-31 16:54:176964

基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計方案詳細資料說明

介紹了一種基于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計方案,描述了系統(tǒng)的主要組成及FPGA的實現(xiàn)方法,并用v∞L語言設(shè)計的狀態(tài)杌在Qmr嚙Ⅱ開發(fā)軟件中進行仿真。該系統(tǒng)在通用數(shù)據(jù)采集系統(tǒng)的基礎(chǔ)上,增加數(shù)
2018-10-12 16:15:0913

如何使用FPGA設(shè)計一個多路高速數(shù)據(jù)采集系統(tǒng)的詳細資料概述

結(jié)合數(shù)據(jù)采集系統(tǒng)在航天遙感中的應(yīng)用“介紹了一種基于FPGA多路數(shù)據(jù)采集系統(tǒng)”給出了硬件原理框圖“并對系統(tǒng)進行了分解”而后討論了影響系統(tǒng)性能的因素實際應(yīng)用證明“采用該方法設(shè)計的系統(tǒng)能有效地完成多路同步高速數(shù)據(jù)采集任務(wù)
2018-10-16 16:18:4518

如何使用FPGA和ARM設(shè)計和實現(xiàn)多路視頻采集系統(tǒng)

提出了一種基于FPGA+ARM的多路視頻采集系統(tǒng)的設(shè)計與實現(xiàn)方法。該視頻采集系統(tǒng)不僅能對多路快速變化的視頻信號進行采集和處理,而且能應(yīng)用為系統(tǒng)信號發(fā)生設(shè)備.系統(tǒng)采用FPGA為核心高速時序邏輯控制
2019-11-19 15:51:4221

一種基于FPGA多路視頻通道控制系統(tǒng)設(shè)計總體分析

目標的信息,就需要有多路視頻來對同一個物體在不同方位進行監(jiān)控。因此需要有一個良好的控制手段,確保多路視頻控制穩(wěn)定,可靠。針對織布機告警系統(tǒng)的需求,提出一種基于FPGA多路視頻通道控制系統(tǒng),本系統(tǒng)
2020-01-29 17:04:00553

基于Flash FPGA器件實現(xiàn)脈沖延遲控制系統(tǒng)的設(shè)計

高分辨率的要求;模擬方法采用專用的脈沖延遲器件實現(xiàn)延遲控制,其缺點是抗干擾效果不好,容易產(chǎn)生抖動和電壓不穩(wěn)等問題。于是我們提出構(gòu)建數(shù)模結(jié)合的系統(tǒng),實現(xiàn)連續(xù)脈沖信號的高分辨率延遲。
2020-08-11 17:36:461060

如何使用FPGA實現(xiàn)多路模擬信號自適應(yīng)采集系統(tǒng)

主要介紹基于FPGA實現(xiàn)多路模擬信號自適應(yīng)采集系統(tǒng)的設(shè)計。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982—1,ADG406和運放AD824來搭建硬件平臺;軟件包括FPGA程序
2021-02-02 15:52:345

淺談關(guān)于CPLD的多路可控脈沖發(fā)生器設(shè)計

針對伺服電機控制系統(tǒng)中的脈沖發(fā)送需求問題,提出了一種利用DDS技術(shù),以單片機和CPLD為硬件基礎(chǔ)的脈沖輸出頻率、
2021-04-07 11:18:353113

基于FPGA的X射線脈沖信號數(shù)據(jù)采集系統(tǒng)

為研究脈沖星X射線輻射脈沖信號的特點需要記錄X射線脈沖信號的上升沿時刻與脈沖信號峰值。設(shè)計了基于FPGA的X射線脈沖信號數(shù)據(jù)采集系統(tǒng)。重點介紹了數(shù)據(jù)采集系統(tǒng)的組成、功能及硬件設(shè)計。其中,系統(tǒng)采用11
2021-06-01 09:37:4413

延遲調(diào)整的脈沖神經(jīng)元學(xué)習(xí)算法

脈沖神經(jīng)元有監(jiān)督學(xué)習(xí)算法通過梯度下降法調(diào)整神經(jīng)元的突觸權(quán)值,但目標學(xué)習(xí)序列長度的增加會降低其精度并延長學(xué)習(xí)周期。為此,提出一種帶延遲調(diào)整的梯度下降學(xué)習(xí)算法。將每個突觸的延遲作為學(xué)習(xí)參數(shù),在學(xué)習(xí)過程中
2021-06-11 16:37:4112

基于使用FPGA實現(xiàn)低延遲的成像系統(tǒng)

上面的架構(gòu)是比較通用的架構(gòu),官方也有例程可以參考,但是上面架構(gòu)多了一個VDMA,這就導(dǎo)致視頻傳輸?shù)臅r候有1到幾幀的延遲,這對于低延遲、高分辨率的情形肯定是不能容忍的。
2022-10-08 09:07:592813

FPGA學(xué)習(xí)-IO延遲的約束方法

和set_output_delay命令來設(shè)置FPGA范圍外的延遲值。兩者在含義、約束命令等方面有很多地方是相似的,只不過一個是輸入,一個是輸出,本文還是分開對兩者進行講述; 輸入延遲 ?set_input_delay命令設(shè)定FPGA的輸入端口上相對于上游芯片接口時鐘邊沿的輸入路徑延遲(不包括FPGA輸入端口到第一個觸發(fā)器數(shù)據(jù)輸
2023-01-01 11:50:071747

H.265/HEVC超低延遲編碼/解碼FPGA/ASIC IP

H.265/HEVC低延遲編碼/解碼FPGA/ASIC IP, 整體延遲30ms以內(nèi),恒速編碼不掉幀
2023-02-24 15:01:23761

掌握多片FPGA多路復(fù)用

多片FPGA之間的互連,經(jīng)常提到多路復(fù)用的概念,也經(jīng)常提到TDM的概念
2023-06-06 10:07:37221

三端雙向可控延遲定時器電路

可控硅可設(shè)置為延遲定時器電路,用于在設(shè)定的預(yù)定延遲后打開或關(guān)閉負載。
2023-06-19 17:42:59944

已全部加載完成