99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

行業(yè)資訊 I 一文了解通用小芯片互聯(lián)技術(shù) (UCIe) 標(biāo)準(zhǔn)

深圳(耀創(chuàng))電子科技有限公司 ? 2022-10-18 09:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今年三月,英特爾、AMD、Arm、兩家領(lǐng)先的代工廠、Google Cloud、Meta、高通和 ASE 宣布,他們正在建立一種新的小芯片(chiplet)互聯(lián)開放標(biāo)準(zhǔn),名為通用小芯片互聯(lián)技術(shù)(Universal Chiplet Interconnect Express,UCIe),旨在標(biāo)準(zhǔn)化小芯片的構(gòu)建和相互通信方式。

過去幾年的一大趨勢是業(yè)內(nèi)越來越多地使用多裸片先進(jìn)封裝,作為構(gòu)建硅基系統(tǒng)的一種方式,通常稱為系統(tǒng)級封裝(Systems-in-Package,SiP)。目前,小芯片 (chiplet) 之間的通信沒有什么重大的技術(shù)挑戰(zhàn),至少沒有超出電路板上芯片通信的既有挑戰(zhàn)。而在沒有任何標(biāo)準(zhǔn)的情況下,所有 SiP 上的裸片都來自同一家公司(盡管通常是在多個半導(dǎo)體工藝節(jié)點(diǎn)上)。值得注意地, HBM 是一個例外(還有 HBM2 和 HBM3),JEDEC 參與了標(biāo)準(zhǔn)制定,Micron 等制造商提供了裸片堆棧,以便整合到基于高級封裝的設(shè)計中。

Universal Chiplet Interconnect Express (UCIe) 標(biāo)準(zhǔn)

只有當(dāng)標(biāo)準(zhǔn)得到普遍采用時,才能最大程度體現(xiàn)其價值。因此,對于建立小芯片互聯(lián)開放標(biāo)準(zhǔn),最重要的是哪些公司宣布加入其中。前文已經(jīng)提到,最初的簽署名單是:

英特爾、AMD、Arm、兩家領(lǐng)先的代工廠、Google Cloud、Meta、高通和 ASE

在這些公司中,哪些公司實(shí)際上提供了符合標(biāo)準(zhǔn)的裸片,還有待觀察。當(dāng)然,Arm 不生產(chǎn)芯片,代工廠也不設(shè)計芯片;但也許有一天,將有可能制造一個搭載英特爾 x86 處理器、Google TPU 和高通 5G 調(diào)制解調(diào)器的 SiP,并且所有這些都整合在同一個封裝中。

IP 公司沒有受邀參加最初的官宣活動,可能是因?yàn)樾枰埖陌雽?dǎo)體和系統(tǒng)公司已經(jīng)足夠多。但我們將調(diào)整我們的 D2D(Die-to-Die)互連來遵循該標(biāo)準(zhǔn)——這樣說應(yīng)該并不唐突。

顯然,UCIe 將效仿 PCIe(二者的名字都很相似)。PCIe 已經(jīng)使大量供應(yīng)商能夠制造可以成功協(xié)同工作的電路板和芯片;同樣,UCIe的目標(biāo)則是使不同制造商的小芯片之間能夠有類似水平的互操作性。至于什么樣的商業(yè)環(huán)境能夠促成這一目標(biāo),還有待觀察。

至少,未來將應(yīng)該有可能從多家公司購買裸片,并由這些公司制造裸片,然后當(dāng)把這些裸片組裝在一個先進(jìn)多裸片封裝時,它們可以順利協(xié)同工作。進(jìn)一步說,未來將可能有公司配備現(xiàn)成的裸片庫存,從而消除等待生產(chǎn)這一過程。而更為理想的是,未來將可能有分銷商(或新公司類型)擁有來自多個制造商的裸片庫存,就像他們現(xiàn)在擁有封裝好的元件一樣。

6db25568-4cb9-11ed-b116-dac502259ad0.jpg

開發(fā) D2D 互連的一個重要動機(jī)是,它比 PCB 上的芯片外連接具有更高的性能和更低的功耗。事實(shí)上,最初的產(chǎn)品發(fā)布承諾能夠以 1/20 的功耗獲得 20 倍的性能(見上圖的新聞稿)。

與 PCIe(和 USB)一樣,UCIe 標(biāo)準(zhǔn)最初的開發(fā)工作是由英特爾完成的,然后他們將該標(biāo)準(zhǔn)捐贈給后來成立的 UCIe 聯(lián)盟。與其最為相似的的標(biāo)準(zhǔn)實(shí)際上是高級互連總線 (Advanced Interconnect Bus ,AIB),最初也是由英特爾開發(fā)而后捐贈給CHIPS 聯(lián)盟;CHIPS 全稱為“Common Hardware for Interfaces, Processors, and Systems(接口、處理器和系統(tǒng)的通用硬件)”,專注于開源的硬件和工具。

UCIe 顯然不僅僅是英特爾的標(biāo)準(zhǔn),這一點(diǎn)可以從最初通告的簽署名單中看出。能讓英特爾、AMD 和 Arm 聯(lián)手合作,這件事必然意義重大。該規(guī)范包括物理層(電信號標(biāo)準(zhǔn))和上面的協(xié)議層,并且詳細(xì)說明了支持的 bump 間距,這間接指定了可以使用的先進(jìn)封裝技術(shù)。

6dd6b520-4cb9-11ed-b116-dac502259ad0.png

上表對初始標(biāo)準(zhǔn)中的數(shù)字進(jìn)行了更深入的分析。

在白皮書《Universal Chiplet Interconnect Express (UCIe): Building an Open Chiplet Ecosystem(UCIe:構(gòu)建開放的芯片生態(tài)系統(tǒng))》中,有這樣一段總結(jié):

《UCIe:構(gòu)建開放的芯片生態(tài)系統(tǒng)》

業(yè)界對一個開放的小芯片生態(tài)系統(tǒng)有巨大的需求,它將釋放整個計算連續(xù)體的創(chuàng)新。UCIe 1.0 提供了極高的能效和極具性價比的性能。事實(shí)上,它是一個具有即插即用模式的開放標(biāo)準(zhǔn),以多個成功的標(biāo)準(zhǔn)為藍(lán)本,并由一群最合適不過的行業(yè)領(lǐng)導(dǎo)者推出,這將確保該標(biāo)準(zhǔn)被廣泛采用。我們預(yù)計下一代創(chuàng)新將發(fā)生在小芯片層面,而使小芯片組合能夠提供不同功能以供客戶選擇,將充分滿足客戶的應(yīng)用要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52509

    瀏覽量

    440834
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    看點(diǎn):曝OpenAI與甲骨加碼“星際之門” 富士康要求中國員工從印度撤離 微軟放慢AI芯片開發(fā):專注務(wù)實(shí)設(shè)計

    給大家?guī)?b class='flag-5'>一些行業(yè)資訊: 曝OpenAI與甲骨加碼“星際之門” 據(jù)外媒報道,OpenAI已同意從甲骨文公司的數(shù)據(jù)中心租用大量計算能力,作為“星際之門”(Stargate)計劃的部分
    的頭像 發(fā)表于 07-03 13:56 ?194次閱讀

    技術(shù)資訊 I 完整的 UCIe 信號完整性分析流程和異構(gòu)集成合規(guī)性檢查

    3D異質(zhì)集成(3DHI)技術(shù)可將不同類型、垂直堆疊的半導(dǎo)體芯片或芯粒(chiplet)集成在起,打造高性能系統(tǒng)。因此,處理器、內(nèi)存和射頻等不同功能可以集成到單個芯片或封裝上,從而提高
    的頭像 發(fā)表于 06-13 16:27 ?168次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 完整的 <b class='flag-5'>UCIe</b> 信號完整性分析流程和異構(gòu)集成合規(guī)性檢查

    波峰焊技術(shù)入門:原理、應(yīng)用與行業(yè)標(biāo)準(zhǔn)

    行業(yè)標(biāo)準(zhǔn)國際上,關(guān)于波峰焊技術(shù)標(biāo)準(zhǔn)主要由國際電工委員會(IEC)和國際標(biāo)準(zhǔn)化組織(ISO)制定。例如,IEC 61191 系列標(biāo)準(zhǔn)涵蓋了
    發(fā)表于 05-29 16:11

    帶你了解芯片開封技術(shù)

    芯片開封的定義芯片開封,即Decap,是種對完整封裝的集成電路(IC)芯片進(jìn)行局部處理的工藝。其目的是去除芯片的封裝外殼,暴露出
    的頭像 發(fā)表于 04-07 16:01 ?527次閱讀
    帶你<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b><b class='flag-5'>芯片</b>開封<b class='flag-5'>技術(shù)</b>

    解析工業(yè)互聯(lián)網(wǎng)

    電子發(fā)燒友網(wǎng)站提供《解析工業(yè)互聯(lián)網(wǎng).pptx》資料免費(fèi)下載
    發(fā)表于 02-20 16:42 ?1次下載

    新思科技與英特爾攜手完成UCIe互操作性測試

    IP(知識產(chǎn)權(quán))的40G UCIe解決方案。這成果標(biāo)志著新思科技在Multi-Die(多芯片組件)解決方案領(lǐng)域取得了重大進(jìn)展,進(jìn)步鞏固了其在技術(shù)
    的頭像 發(fā)表于 02-18 14:18 ?450次閱讀

    乾瞻科技宣布最新UCIe IP設(shè)計定案,推動高速傳輸技術(shù)突破

    UCIe)系列產(chǎn)品在性能與效率上實(shí)現(xiàn)了重大突破。新UCIe物理層IP基于臺積電N4制程,預(yù)計于今年完成設(shè)計定案,支持每通道高達(dá)64GT/s的傳輸速度,展現(xiàn)了其在高帶寬應(yīng)用領(lǐng)域的技術(shù)
    發(fā)表于 01-17 10:55 ?196次閱讀

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯(lián)IP子系統(tǒng)

    Semi在高速互聯(lián)技術(shù)領(lǐng)域的又次飛躍。 據(jù)Alpahwave Semi介紹,其第三代64Gbps UCIe D2D IP子系統(tǒng)是在此前24Gbps、36Gbps兩代
    的頭像 發(fā)表于 12-25 14:49 ?731次閱讀

    MATLA B助力數(shù)字與模擬芯片設(shè)計:高效實(shí)現(xiàn)HLS、UCIe和UVM

    ? 本文將分享 MathWorks 參與 中國集成電路設(shè)計業(yè)高峰論壇暨展覽會 ICCAD-Expo 的展臺展示以及發(fā)表主題演講《MATLAB 加速數(shù)字和模擬芯片設(shè)計--高效實(shí)現(xiàn) HLS、UCIe
    的頭像 發(fā)表于 12-20 11:11 ?747次閱讀
    MATLA B助力數(shù)字與模擬<b class='flag-5'>芯片</b>設(shè)計:高效實(shí)現(xiàn)HLS、<b class='flag-5'>UCIe</b>和UVM

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    與底層基礎(chǔ)芯片封裝在起,形成個系統(tǒng)級芯片。 ? ? 在單個芯片內(nèi)部,基于Chiplet架構(gòu)的IO Die、Die-to-Die
    的頭像 發(fā)表于 11-05 11:39 ?2224次閱讀
    最新Chiplet<b class='flag-5'>互聯(lián)</b>案例解析 <b class='flag-5'>UCIe</b> 2.0最新<b class='flag-5'>標(biāo)準(zhǔn)</b>解讀

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計

    新思科技近日宣布了項(xiàng)重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這創(chuàng)新成果以每
    的頭像 發(fā)表于 09-11 17:18 ?914次閱讀

    新思科技發(fā)布全球領(lǐng)先的40G UCIe IP,助力多芯片系統(tǒng)設(shè)計全面提速

    新思科技40G UCIe IP 全面解決方案為高性能人工智能數(shù)據(jù)中心芯片中的芯片芯片連接提供全球領(lǐng)先的帶寬 摘要: 業(yè)界首個完整的 40G UCI
    發(fā)表于 09-10 13:45 ?580次閱讀

    小鵬汽車自主研發(fā)的智能駕駛芯片已順利完成流片階段

    8月27日,最新行業(yè)資訊顯示,小鵬汽車在智能駕駛技術(shù)領(lǐng)域取得重大突破,其自主研發(fā)的智能駕駛芯片已順利完成流片階段,標(biāo)志著這一關(guān)鍵技術(shù)的實(shí)質(zhì)性進(jìn)展。
    的頭像 發(fā)表于 08-27 14:32 ?1744次閱讀

    印度汽車制造商Ola預(yù)計2026年推出首款A(yù)I芯片

    8月18日,據(jù)最新行業(yè)資訊,印度汽車制造商Ola正式宣布了項(xiàng)雄心勃勃的計劃:預(yù)計于2026年,在印度本土市場推出其自主研發(fā)的首款A(yù)I芯片,該芯片將基于廣泛應(yīng)用的ARM架構(gòu)進(jìn)行構(gòu)建。這
    的頭像 發(fā)表于 08-19 15:04 ?1569次閱讀

    了解CableLabs的領(lǐng)域與行業(yè)影響力

    CableLabs是個非營利性的研究與發(fā)展組織,專注于推動有線電視和寬帶行業(yè)技術(shù)進(jìn)步和創(chuàng)新。它由北美有線電視運(yùn)營商、設(shè)備制造商、內(nèi)容提供商和其他行業(yè)利益相關(guān)者共同支持,旨在通過
    的頭像 發(fā)表于 08-01 17:22 ?790次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b>CableLabs的領(lǐng)域與<b class='flag-5'>行業(yè)</b>影響力