99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence成功流片基于臺積電N3E工藝的16G UCIe先進封裝 IP

半導(dǎo)體芯科技SiSC ? 來源: 半導(dǎo)體芯科技SiSC ? 作者: 半導(dǎo)體芯科技Si ? 2023-04-27 16:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:Cadence楷登

2023年4月26日,楷登電子近日宣布基于臺積電 3nm(N3E)工藝技術(shù)的 Cadence? 16G UCIe? 2.5D 先進封裝 IP 成功流片。該 IP 采用臺積電 3DFabric? CoWoS-S 硅中介層技術(shù)實現(xiàn),可提供超高的帶寬密度、高效的低功耗性能和卓越的低延遲,非常適合需要極高算力的應(yīng)用。Cadence UCIe IP 為Chiplet裸片到裸片通信提供了開放標準,隨著人工智能/機器學(xué)習(xí)AI/ML)、移動、汽車、存儲和網(wǎng)絡(luò)應(yīng)用推動從單片集成向系統(tǒng)級封裝(SiP)Chiplet 的轉(zhuǎn)變,Chiplet 裸片到裸片通信變得越來越重要。

Cadence 目前正與許多客戶合作,來自 N3E 測試芯片流片的 UCIe 先進封裝 IP 已開始發(fā)貨并可供使用。這個預(yù)先驗證的解決方案可以實現(xiàn)快速集成,為客戶節(jié)省時間和精力。

Cadence UCIe PHY 和控制器的異構(gòu)集成簡化了 Chiplet 解決方案,具有裸片可重復(fù)使用性。完整的解決方案包括以下方面,可帶 Cadence 驗證 IP(VIP)和 TLM 模型交付:

UCIe 先進封裝 PHY
UCIe 先進封裝 PHY 專為支持 5Tbps/mm 以上 Die 邊緣帶寬密度而設(shè)計,能在顯著提高能效的同時實現(xiàn)更高的吞吐量性能,可靈活集成到多種類型的 2.5D 先進封裝中,例如硅中介層、硅橋、RDL 和扇出型封裝。

UCIe 標準封裝 PHY
助力客戶降低成本,同時保持高帶寬和高能效。Cadence 的電路設(shè)計使客戶可以在該標準的 Bump pitch范圍下限內(nèi)進行設(shè)計,從而最大程度提高每毫米帶寬,同時還能實現(xiàn)更長的覆蓋范圍。

UCIe 控制器
UCIe 控制器是一種軟 IP 核,可以在多個技術(shù)節(jié)點進行綜合,針對不同的目標應(yīng)用提供多種選項,支持流、PCI Express? (PCIe?) 和 CXL 協(xié)議。

“UCIe 聯(lián)盟支持各公司設(shè)計用于標準和先進封裝的Chiplet。我們非常高興地祝賀 Cadence 實現(xiàn)先進封裝測試芯片的流片里程碑,該芯片使用基于 UCIe 1.0 規(guī)范的 die-to-die 互連,”UCIe 聯(lián)盟主席 Debendra Das Sharma 博士說道,“成員公司在 IP(擴展)和 VIP(測試)方面的進展是該生態(tài)系統(tǒng)中的重要組成部分。再加上 UCIe 工作組的成果,業(yè)界將繼續(xù)看到基于開放行業(yè)標準的新 Chiplet 設(shè)計進入市場,促進互操作性、兼容性和創(chuàng)新?!?/p>

Cadence 一直是 Chiplet 系統(tǒng)解決方案產(chǎn)品領(lǐng)域的先驅(qū),并將繼續(xù)突破先進節(jié)點和封裝架構(gòu)中各種多 Chiplet 應(yīng)用的性能和能效極限,”Cadence 公司全球副總裁兼 IP 事業(yè)部總經(jīng)理 Sanjive Agarwala 說道,“我們認為,協(xié)調(diào)整個行業(yè)的互連標準十分重要,而 UCIe IP 可作為橋梁,為大型系統(tǒng)級芯片提供開放式 Chiplet 解決方案,達到或超過制造的最大光罩極限?;谂_積電 N3E 工藝的 UCIe 先進封裝流片是為客戶提供開放式 Chiplet 連接標準的關(guān)鍵里程碑和承諾?!?/p>

Cadence 16G UCIe? 2.5D 先進封裝 IP 支持 Cadence 的智能系統(tǒng)設(shè)計(Intelligent System Design?)戰(zhàn)略,該戰(zhàn)略可實現(xiàn) SoC 的卓越設(shè)計。

wKgaomRKM9yAY4aeAAB81GpTXqM844.jpg

蘇州會議

雅時國際(ACT International)將于2023年5月,在蘇州組織舉辦主題為“2023-半導(dǎo)體先進技術(shù)創(chuàng)新發(fā)展和機遇大會”。會議包括兩個專題:半導(dǎo)體制造與封裝、化合物半導(dǎo)體先進技術(shù)及應(yīng)用。分別以“CHIP China晶芯研討會”和“化合物半導(dǎo)體先進技術(shù)及應(yīng)用大會”兩場論壇的形式同時進行。詳情點擊鏈接查看:https://w.lwc.cn/s/7jmaMn

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5753

    瀏覽量

    169763
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8670

    瀏覽量

    145457
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1805

    瀏覽量

    152557
  • 流片
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    9900
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    459

    瀏覽量

    12994
  • 先進封裝
    +關(guān)注

    關(guān)注

    2

    文章

    474

    瀏覽量

    623
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    看點:在美建兩座先進封裝廠 博通十億美元半導(dǎo)體工廠談判破裂

    兩座先進封裝工廠將分別用于導(dǎo)入?3D 垂直集成的SoIC工藝和 CoPoS?面板級大規(guī)模 2.5D 集成技術(shù)。 據(jù)悉
    的頭像 發(fā)表于 07-15 11:38 ?293次閱讀

    晟聯(lián)科受邀出席技術(shù)研討會,高速接口IP組合及解決方案助推海量數(shù)據(jù)暢行

    6月25日,中國技術(shù)研討會在上海國際會議中心盛大召開。晟聯(lián)科作為
    的頭像 發(fā)表于 07-01 10:26 ?151次閱讀
    晟聯(lián)科受邀出席<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>技術(shù)研討會,高速接口<b class='flag-5'>IP</b>組合及解決方案助推海量數(shù)據(jù)暢行

    Cadence攜手公司,推出經(jīng)過其A16N2P工藝技術(shù)認證的設(shè)計解決方案,推動 AI 和 3D-IC芯片設(shè)計發(fā)展

    :CDNS)近日宣布進一步深化與公司的長期合作,利用經(jīng)過認證的設(shè)計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進節(jié)
    的頭像 發(fā)表于 05-23 16:40 ?923次閱讀

    西門子與合作推動半導(dǎo)體設(shè)計與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和在現(xiàn)有 N3P 設(shè)計解決方案的基礎(chǔ)上,進一步推進針對臺
    發(fā)表于 05-07 11:37 ?283次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次
    的頭像 發(fā)表于 04-16 10:17 ?287次閱讀
    <b class='flag-5'>Cadence</b> <b class='flag-5'>UCIe</b> <b class='flag-5'>IP</b>在Samsung Foundry的5nm汽車<b class='flag-5'>工藝</b>上實現(xiàn)<b class='flag-5'>流</b><b class='flag-5'>片</b><b class='flag-5'>成功</b>

    最大先進封裝廠AP8進機

    。改造完成后AP8 廠將是目前最大的先進封裝廠,面積約是此前 AP5 廠的四倍,無塵室面積達 10 萬平方米。
    的頭像 發(fā)表于 04-07 17:48 ?1358次閱讀

    擴大先進封裝設(shè)施,南科等地將增建新廠

    為了滿足市場上對先進封裝技術(shù)的強勁需求,正在加速推進其CoWoS(Chip-on-Wafer-on-Substrate)等
    的頭像 發(fā)表于 01-23 10:18 ?514次閱讀

    消息稱3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調(diào)整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、
    的頭像 發(fā)表于 01-03 10:35 ?650次閱讀

    2025年起調(diào)整工藝定價策略

    近日,據(jù)臺灣媒體報道,隨著AI領(lǐng)域?qū)?b class='flag-5'>先進制程與封裝產(chǎn)能的需求日益旺盛,計劃從2025年1月起,針對其
    的頭像 發(fā)表于 12-31 14:40 ?785次閱讀

    消息稱完成CPO與先進封裝技術(shù)整合,預(yù)計明年有望送樣

    12月30日,據(jù)臺灣經(jīng)濟日報消息稱,近期完成CPO與半導(dǎo)體先進封裝技術(shù)整合,其與博通共同開發(fā)合作的CPO關(guān)鍵技術(shù)微環(huán)形光調(diào)節(jié)器(MRM
    的頭像 發(fā)表于 12-31 11:15 ?472次閱讀

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯(lián)IP子系統(tǒng)

    的。該子系統(tǒng)采用了先進3nm工藝,并成功完成
    的頭像 發(fā)表于 12-25 14:49 ?730次閱讀

    谷歌Tensor G系列芯片代工轉(zhuǎn)向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并
    的頭像 發(fā)表于 10-24 09:58 ?864次閱讀

    先進封裝產(chǎn)能加速擴張

    作為晶圓代工領(lǐng)域的領(lǐng)頭羊,正加速其產(chǎn)能擴張步伐,以應(yīng)對日益增長的人工智能市場需求。據(jù)摩根士丹利最新發(fā)布的投資報告“高資本支出與持續(xù)性的成長”顯示,
    的頭像 發(fā)表于 09-27 16:45 ?889次閱讀

    谷歌Tensor G5芯片轉(zhuǎn)投3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉(zhuǎn)投3nm制程,并引入
    的頭像 發(fā)表于 08-06 09:20 ?964次閱讀

    Alphawave推出業(yè)界首款支持CoWoS封裝3nm UCIe IP

    3nm Die-to-Die(D2D)多協(xié)議子系統(tǒng)IP。這一里程碑式的成果不僅標志著半導(dǎo)體互連技術(shù)的又一次飛躍,還通過深度融合的Ch
    的頭像 發(fā)表于 08-01 17:07 ?1149次閱讀