99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA工具進(jìn)行芯片設(shè)計(jì)的場(chǎng)景有哪些

新思科技 ? 來(lái)源:新思科技 ? 作者:新思科技 ? 2021-12-16 17:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

未來(lái)已來(lái),只是尚未流行。

EDA,三個(gè)簡(jiǎn)單字母卻代表著解決芯片設(shè)計(jì)重重障礙的底層技術(shù),一端連接著創(chuàng)新嚴(yán)謹(jǐn)?shù)男酒_(kāi)發(fā)者,另一端則連接著日新月異的數(shù)字世界。

當(dāng)我們?cè)谡務(wù)揈DA時(shí),我們?cè)谡務(wù)撌裁?/p>

在EDA出現(xiàn)之前,開(kāi)發(fā)者必須手工完成集成電路的設(shè)計(jì)、布線等工作,而后工業(yè)界開(kāi)始使用幾何學(xué)方法來(lái)制造用于電路光繪的膠帶。從20世紀(jì)60年代中期開(kāi)始,業(yè)界先后出現(xiàn)包括通過(guò)幾何軟件生成單色曝光圖像圖形化工具,第一個(gè)自動(dòng)化的電路布局和布線工具,這些工具奏響了EDA發(fā)展的序曲。1970年代中期起,開(kāi)發(fā)人員嘗試將整個(gè)設(shè)計(jì)過(guò)程自動(dòng)化,而不僅僅滿足于自動(dòng)完成掩膜草圖。而從80年代開(kāi)始,隨著VHDL、Verilog、以及仿真器的出現(xiàn),芯片設(shè)計(jì)仿真和可執(zhí)行的設(shè)計(jì)有了其規(guī)范化的硬件描述語(yǔ)言和標(biāo)準(zhǔn)。

1986年,Aart de Geus博士發(fā)明了自己的邏輯綜合技術(shù),以取代手動(dòng)化設(shè)計(jì)過(guò)程。利用這種新工具,可以在幾分鐘或幾小時(shí)內(nèi)完成以前需要數(shù)周才能完成的設(shè)計(jì)工作,而且成果更佳,這“徹底改變了數(shù)字設(shè)計(jì)的概念”。

EDA工具讓芯片功能開(kāi)發(fā)與具體物理實(shí)現(xiàn)逐漸剝離開(kāi),芯片架構(gòu)師與數(shù)字電路設(shè)計(jì)工程師不再需要關(guān)注晶體管在物理實(shí)現(xiàn)時(shí)的很多細(xì)節(jié)。單元庫(kù)、硬件描述語(yǔ)言和硅IP的出現(xiàn),讓工程師可以用抽象化的高級(jí)語(yǔ)言設(shè)計(jì)芯片,通過(guò)邏輯綜合工具把抽象化設(shè)計(jì)轉(zhuǎn)換成實(shí)際的邏輯電路連接組合。這直接加速了芯片開(kāi)發(fā)的進(jìn)程,使大規(guī)模芯片開(kāi)發(fā)變?yōu)榭赡?,讓人類有機(jī)會(huì)設(shè)計(jì)出包含數(shù)百億個(gè)晶體管的復(fù)雜芯片。

邏輯綜合:劃時(shí)代的EDA工具

邏輯綜合對(duì)于EDA設(shè)計(jì)領(lǐng)域來(lái)說(shuō)是一個(gè)偉大的成就,能夠把描述RTL級(jí)的HDL語(yǔ)言翻譯成GTECH,然后再優(yōu)化和映射成工藝相關(guān)的門級(jí)網(wǎng)表,作為輸入給自動(dòng)布局布線工具生成GDSII文件用于芯片制造。例如,1986年推出的邏輯綜合工具Design Compiler,得到全球幾乎所有的芯片供應(yīng)商、IP供應(yīng)商和庫(kù)供應(yīng)商的支持和應(yīng)用,到九十年代中期,Design Compiler已經(jīng)成為RTL邏輯綜合的事實(shí)標(biāo)準(zhǔn),讓開(kāi)發(fā)者的生產(chǎn)力提高至10倍。

Design Compiler作為業(yè)界歷史最悠久的設(shè)計(jì)實(shí)現(xiàn)工具,經(jīng)過(guò)30年的不斷發(fā)展和技術(shù)積累,該邏輯綜合工具提供最可靠設(shè)計(jì)實(shí)現(xiàn)優(yōu)化和性能結(jié)果,是目前業(yè)界使用最為廣泛的ASIC設(shè)計(jì)實(shí)現(xiàn)工具,為當(dāng)今極度復(fù)雜的前沿設(shè)計(jì)提供了有力支持,能夠滿足了諸如人工智能AI)、云計(jì)算、5G自動(dòng)駕駛半導(dǎo)體市場(chǎng)對(duì)更小體積、更高性能、更低功耗的芯片需求,以及對(duì)研發(fā)周期越來(lái)越高的要求。

EDA公司并未止步于一時(shí)的技術(shù)領(lǐng)先,而是前瞻性地預(yù)判到行業(yè)未來(lái)的發(fā)展趨勢(shì)和市場(chǎng)需求,持續(xù)對(duì)邏輯綜合工具進(jìn)行研發(fā)投資,帶來(lái)一次次突破性的創(chuàng)新綜合技術(shù)。例如加入物理綜合,即在綜合前加入版圖的布局規(guī)劃信息,然后調(diào)用庫(kù)信息和約束條件,生成帶有布局信息的門級(jí)設(shè)計(jì)結(jié)果,進(jìn)一步提高了綜合與布局布線結(jié)果的相關(guān)一致性,不僅可以更精準(zhǔn)地估算連線延時(shí),還可以預(yù)測(cè)布線擁堵情況并進(jìn)行相應(yīng)優(yōu)化。

摩爾定律放緩,EDA的“破局之道”

隨著摩爾定律放緩,半導(dǎo)體產(chǎn)業(yè)開(kāi)始采用新架構(gòu),硬件層面出現(xiàn)一些根本的變化。單個(gè)巨大芯片的設(shè)計(jì)方法開(kāi)始由多個(gè)芯片取代,其中每個(gè)芯片都有特定的作用,并使用非常密集的全新集成技術(shù)封裝到一起。

在這個(gè)半導(dǎo)體設(shè)計(jì)的新時(shí)代,摩爾定律推動(dòng)規(guī)模復(fù)雜性不斷提高,而且各種技術(shù)全面融合在單個(gè)包裝內(nèi)提高了系統(tǒng)復(fù)雜性。Aart de Geus博士將半導(dǎo)體增長(zhǎng)的這個(gè)新階段定義為SysMoore時(shí)代。SysMoore融合了摩爾定律的持續(xù)優(yōu)勢(shì)和系統(tǒng)性集成的新優(yōu)勢(shì)。面對(duì)新時(shí)代的復(fù)雜挑戰(zhàn),EDA工具從硅片層面、器件層面、芯片層面、系統(tǒng)層面、軟件層面都開(kāi)展關(guān)鍵創(chuàng)新,旨在實(shí)現(xiàn)更高的設(shè)計(jì)效率,提供更有競(jìng)爭(zhēng)力的產(chǎn)品。

當(dāng)下, EDA工具進(jìn)入2.0時(shí)代,其未來(lái)的發(fā)展著重在兩個(gè)大的方向,一是應(yīng)用目前豐富的算力,提高并行和分布式處理能力,提升設(shè)計(jì)效率;二是更多的應(yīng)用AI技術(shù),促進(jìn)設(shè)計(jì)的探索自動(dòng)化,減少可替代的人工努力,解放工程師資源到更具創(chuàng)造性的工作。

“易用”與“強(qiáng)大”的拉鋸戰(zhàn)

數(shù)字時(shí)代,瞬息萬(wàn)變。人工智能、汽車電子、5G等全新技術(shù)與應(yīng)用對(duì)高質(zhì)量芯片需求激增,不斷推動(dòng)集成電路產(chǎn)業(yè)的創(chuàng)新與壯大。同時(shí),汽車、超大規(guī)模數(shù)據(jù)中心等領(lǐng)域的大型系統(tǒng)級(jí)公司正紛紛將芯片研發(fā)納入公司整體業(yè)務(wù)和差異化戰(zhàn)略,試圖在時(shí)代的浪潮中分得一杯羹。

芯片應(yīng)用范圍隨之不斷擴(kuò)展,不同設(shè)計(jì)需求將長(zhǎng)期共存。對(duì)此,新思科技全球資深副總裁葛群兼中國(guó)董事長(zhǎng)提出,要為開(kāi)發(fā)者提供像“美圖秀秀”和“Photoshop”一樣不同類型的集成電路設(shè)計(jì)工具,以滿足更多元化的工程需求。家電等終端產(chǎn)品所使用的芯片功能簡(jiǎn)單,性能要求也不高,相對(duì)簡(jiǎn)單的“美圖秀秀”便可滿足其設(shè)計(jì)需求;而像CPUGPU等追求極致功能SoC,集成度要求則越來(lái)越高,需要最先進(jìn)的工藝,則需要更為專業(yè)的“Photoshop”。

同時(shí),由于數(shù)字社會(huì)中芯片的需求量激增,未來(lái)使用“美圖秀秀”類EDA工具進(jìn)行芯片設(shè)計(jì)的場(chǎng)景會(huì)更多,市場(chǎng)潛力也會(huì)更大。因此,使芯片設(shè)計(jì)變得像用“美圖秀秀”做圖一樣簡(jiǎn)單,而不是維持在原來(lái)只有少數(shù)人才能掌握的專業(yè)“Photoshop”是半導(dǎo)體技術(shù)發(fā)展的前景,亦是新思一直以來(lái)的期待。

未來(lái)不是一場(chǎng)零和博弈

一般一款芯片的設(shè)計(jì)周期是一至兩年,而一個(gè)EDA點(diǎn)工具的開(kāi)發(fā)周期就需要3年,平臺(tái)型工具更至少需要5年的開(kāi)發(fā)時(shí)間。國(guó)際領(lǐng)先EDA公司的發(fā)展歷程無(wú)不例外,都是從點(diǎn)工具入場(chǎng),通過(guò)長(zhǎng)期研發(fā)投入和不斷并購(gòu),歷時(shí)30多年新思才構(gòu)建起了如今陣列完整的EDA工具庫(kù)。這對(duì)于我們中國(guó)EDA的本土化發(fā)展頗具借鑒意義——先從單個(gè)點(diǎn)工具切入,再循序漸進(jìn)到整個(gè)套件和平臺(tái)。這不可能一蹴而就,必然是一個(gè)漸進(jìn)的過(guò)程。

在當(dāng)前國(guó)內(nèi)國(guó)際雙循環(huán)相互促進(jìn)的新發(fā)展格局下,國(guó)際領(lǐng)先EDA公司在多數(shù)場(chǎng)景中都將是本土EDA廠商的合作伙伴,而非競(jìng)爭(zhēng)對(duì)手。在本土公司尚不能構(gòu)建起完整芯片開(kāi)發(fā)環(huán)境前,本土供應(yīng)鏈更可行的方式是與國(guó)際化頭部企業(yè)加強(qiáng)合作,利用新興的人工智能和云計(jì)算的技術(shù),結(jié)合當(dāng)前EDA頭部企業(yè)的優(yōu)勢(shì)產(chǎn)品,發(fā)揮本土公司特色,為中國(guó)芯片行業(yè)發(fā)展鋪平道路。

作為數(shù)字經(jīng)濟(jì)的“底座科技”,EDA從最初作為輸入與仿真的工具確保芯片的正確設(shè)計(jì)、到通過(guò)優(yōu)化與映射確保芯片設(shè)計(jì)的最佳性能、再到如今不斷提升自主化和智能化來(lái)引領(lǐng)芯片設(shè)計(jì),正通過(guò)自身的不斷演進(jìn)和迭代升級(jí),為數(shù)字經(jīng)濟(jì)時(shí)代提供源源不斷的動(dòng)力。

原文標(biāo)題:當(dāng)我們?cè)谡務(wù)摂?shù)字經(jīng)濟(jì),我們?cè)谡務(wù)揈DA

文章出處:【微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52494

    瀏覽量

    440660
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1037

    瀏覽量

    85384
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2924

    瀏覽量

    177927

原文標(biāo)題:當(dāng)我們?cè)谡務(wù)摂?shù)字經(jīng)濟(jì),我們?cè)谡務(wù)揈DA

文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    EDA禁令即將來(lái)襲!中國(guó)芯片產(chǎn)業(yè)迎背水一戰(zhàn)

    芯片之母”,是集成電路設(shè)計(jì)、制造過(guò)程中不可或缺的軟件工具。EDA位于芯片設(shè)計(jì)的最上游,并且該工具芯片
    的頭像 發(fā)表于 05-30 01:03 ?1w次閱讀
    <b class='flag-5'>EDA</b>禁令即將來(lái)襲!中國(guó)<b class='flag-5'>芯片</b>產(chǎn)業(yè)迎背水一戰(zhàn)

    華大九天物理驗(yàn)證EDA工具Empyrean Argus助力芯片設(shè)計(jì)

    芯片設(shè)計(jì)的流片之路充滿挑戰(zhàn),物理驗(yàn)證EDA工具無(wú)疑是這“最后一公里”關(guān)鍵且不可或缺的利器。它通過(guò)設(shè)計(jì)規(guī)則檢查、版圖與原理圖一致性驗(yàn)證等關(guān)鍵流程,為IC設(shè)計(jì)契合制造需求提供堅(jiān)實(shí)保障。作為簽核(Signoff)環(huán)節(jié)的關(guān)鍵防線,物理
    的頭像 發(fā)表于 07-03 11:30 ?1031次閱讀
    華大九天物理驗(yàn)證<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>Empyrean Argus助力<b class='flag-5'>芯片</b>設(shè)計(jì)

    EDA是什么,哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì):EDA芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC(系統(tǒng)級(jí)芯片)集成,涵蓋邏輯綜合、物理布局、時(shí)鐘樹(shù)生成等。 FPGA與可編程邏輯設(shè)計(jì):用于邏輯綜合、
    發(fā)表于 06-23 07:59

    九霄智能國(guó)產(chǎn)EDA工具的突圍之路

    近日,芯片行業(yè)因EDA工具「斷供」事件再次被推到了輿論的風(fēng)口浪尖。作為深耕數(shù)字EDA前端工具的從業(yè)者,我們親歷了行業(yè)從技術(shù)封鎖初期的焦慮,到
    的頭像 發(fā)表于 06-06 10:09 ?1251次閱讀
    九霄智能國(guó)產(chǎn)<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>的突圍之路

    各大廠商與新興企業(yè)推出的 EDA Copilot 工具

    當(dāng)前EDA(電子設(shè)計(jì)自動(dòng)化)領(lǐng)域正經(jīng)歷AI驅(qū)動(dòng)的智能化轉(zhuǎn)型,各大廠商與新興企業(yè)推出的EDA Copilot工具通過(guò)自然語(yǔ)言交互、自動(dòng)化設(shè)計(jì)優(yōu)化等技術(shù),顯著提升芯片設(shè)計(jì)效率。以下是基于最
    的頭像 發(fā)表于 06-06 09:34 ?885次閱讀

    西門子EDA斷供中國(guó)將如何沖擊國(guó)內(nèi)芯片產(chǎn)業(yè)?

    作為全球領(lǐng)先的EDA工具供應(yīng)商,西門子EDA旗下的Calibre系列產(chǎn)品占據(jù)其總營(yíng)收的40%。在芯片設(shè)計(jì)的sign-off(簽核)環(huán)節(jié),該工具
    發(fā)表于 05-29 09:12 ?1598次閱讀
    西門子<b class='flag-5'>EDA</b>斷供中國(guó)將如何沖擊國(guó)內(nèi)<b class='flag-5'>芯片</b>產(chǎn)業(yè)?

    產(chǎn)學(xué)研融合!思爾芯數(shù)字EDA工具走進(jìn)北航課堂

    EDA工具的創(chuàng)新成果。通過(guò)深入淺出的講解與沉浸式學(xué)習(xí)中,同學(xué)們深入理解了思爾芯數(shù)字EDA工具芯片設(shè)計(jì)中的關(guān)鍵作用。培訓(xùn)聚焦思爾芯的Pega
    的頭像 發(fā)表于 05-26 09:45 ?902次閱讀
    產(chǎn)學(xué)研融合!思爾芯數(shù)字<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>走進(jìn)北航課堂

    芯華章以AI+EDA重塑芯片驗(yàn)證效率

    近日,作為國(guó)內(nèi)領(lǐng)先的系統(tǒng)級(jí)驗(yàn)證EDA解決方案提供商,芯華章分別攜手飛騰信息技術(shù)、中興微電子在IC設(shè)計(jì)驗(yàn)證領(lǐng)域最具影響力的會(huì)議DVCon China進(jìn)行聯(lián)合演講,針對(duì)各個(gè)場(chǎng)景下驗(yàn)證中的“硬骨頭
    的頭像 發(fā)表于 04-18 14:07 ?745次閱讀
    芯華章以AI+<b class='flag-5'>EDA</b>重塑<b class='flag-5'>芯片</b>驗(yàn)證效率

    EDA2俠客島難題挑戰(zhàn)·2025已正式開(kāi)啟

    ,打通EDA工具難題挑戰(zhàn)、課題精研/學(xué)習(xí)、實(shí)驗(yàn)平臺(tái)、領(lǐng)域交流論壇等多生態(tài)場(chǎng)景,與企業(yè)、高校等聯(lián)手共享廣闊資源。 2025賽題一覽 賽題1:面向PPA的混合尺寸布局算法 價(jià)值闡述: 混合
    發(fā)表于 03-05 21:30

    STCO發(fā)展促使EDA工具考慮更多系統(tǒng)級(jí)因素

    迅速發(fā)展,對(duì)芯片技術(shù)提出了更高的要求,傳統(tǒng)的SoC在應(yīng)對(duì)這些需求時(shí)已顯得力不從心。Chiplet技術(shù)作為一種新興的解決方案,通過(guò)將不同功能模塊集成在一起,提供了更高效、更靈活的芯片設(shè)計(jì)方式。 ? 在Chiplet設(shè)計(jì)中,EDA
    的頭像 發(fā)表于 01-17 09:50 ?485次閱讀

    艾偉達(dá)發(fā)布數(shù)字芯片EDA工具adsDesigner

    近日,艾偉達(dá)科技有限公司在杭州隆重發(fā)布了其自主研發(fā)的全新數(shù)字芯片EDA(電子設(shè)計(jì)自動(dòng)化)邏輯綜合工具——adsDesigner。這款產(chǎn)品的問(wèn)世,標(biāo)志著艾偉達(dá)在數(shù)字芯片設(shè)計(jì)領(lǐng)域邁出了堅(jiān)實(shí)
    的頭像 發(fā)表于 12-17 10:40 ?1146次閱讀

    英諾達(dá)推出兩款全新靜態(tài)驗(yàn)證EDA工具

    (2024年12月5日,四川成都)英諾達(dá)(成都)電子科技有限公司隆重推出兩款全新的靜態(tài)驗(yàn)證EDA工具:EnAltiusCDC跨域檢查工具和Lint RTL代碼檢查工具。這兩款
    的頭像 發(fā)表于 12-05 10:13 ?1086次閱讀
    英諾達(dá)推出兩款全新靜態(tài)驗(yàn)證<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>

    如何進(jìn)行有效的eda分析

    進(jìn)行有效的EDA(Exploratory Data Analysis,探索性數(shù)據(jù)分析)分析,是數(shù)據(jù)科學(xué)中的關(guān)鍵步驟,它能夠幫助分析人員深入了解數(shù)據(jù)、發(fā)現(xiàn)潛在的模式,并為進(jìn)一步的分析和建模提供
    的頭像 發(fā)表于 11-13 10:48 ?982次閱讀

    如何提升EDA設(shè)計(jì)效率

    EDA設(shè)計(jì)效率的有效方法: 一、選擇合適的EDA工具 根據(jù)需求選擇工具 :不同的EDA工具適用于
    的頭像 發(fā)表于 11-08 14:23 ?1031次閱讀

    西門子EDA全面賦能芯片創(chuàng)新

    半導(dǎo)體產(chǎn)業(yè)的發(fā)展史,就是一部關(guān)于微型化、集成化和智能化的史詩(shī)。從最初的集成電路,到現(xiàn)在的納米級(jí)芯片,每一次技術(shù)的飛躍都離不開(kāi)EDA工具的進(jìn)步。EDA不僅僅是設(shè)計(jì)
    的頭像 發(fā)表于 10-12 14:04 ?938次閱讀