99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計中影響信號質(zhì)量的5個方面

璟琰乀 ? 來源:Murata村田中文技術(shù)社區(qū) ? 作者:Murata村田中文技術(shù) ? 2020-12-22 16:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速PCB設(shè)計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設(shè)計環(huán)節(jié),還是在測試環(huán)節(jié),信號質(zhì)量都值得關(guān)注。在本文中,我們主要來了解下影響信號質(zhì)量的5大問題。

根據(jù)目前工作的結(jié)論,信號質(zhì)量常見的問題主要表現(xiàn)在五個方面:過沖,回沖,毛刺,邊沿,電平。

過沖

JryEra.png

過沖圖

過沖帶來的問題是容易造成器件損壞,過沖過大也容易對周圍的信號造成串?dāng)_。造成過沖大的原因是不匹配,消除的方法有始端串電阻或末端并阻抗(或電阻)。

毛刺

jQzuAb.png

毛刺圖

毛刺作用在高速器件上,容易造成誤觸發(fā)、控制信號控制錯誤或時鐘信號相位發(fā)生錯誤等問題,毛刺脈沖帶來的問題多發(fā)生在單板工作不穩(wěn)定或器件替代后出現(xiàn)問題。造成毛刺的原因很多,比如邏輯冒險,串?dāng)_、地線反彈等,其消除的方法也不盡相同。

0 3

邊沿

7zyQry.png

邊沿圖

邊沿速度緩慢發(fā)生在信號線上時,會造成數(shù)據(jù)采樣錯誤。其產(chǎn)生原因通常是輸出端容性負(fù)載過大(負(fù)載數(shù)量過多),輸出是三態(tài)時充(放)電電流小等原因。

0 4

回沖

ayA32q.png

回沖圖

回沖產(chǎn)生的原因是信號線不匹配或多負(fù)載等原因,消除的方法是加匹配電阻或調(diào)整總線的拓?fù)浣Y(jié)構(gòu)。

0 5

電平

aQJvq2.png

電平圖

輸入電平幅度不符合要求時,會造成器件輸出錯誤。導(dǎo)致電平異常的原因主要有:輸出過載,電平不匹配,三態(tài)總線、總線沖突等原因。

擴(kuò)展

工程師在進(jìn)行信號質(zhì)量測試時,應(yīng)該具備以下三方面的知識:

1)對測量工具(示波器)有清楚的了解,要了解示波器的性能,掌握示波器及其探頭的使用,清楚信號質(zhì)量異常的測試與示波器菜單設(shè)置間的配合關(guān)系。

2)對異常的信號形式有全面和清楚的認(rèn)識,對異常信號的異常指標(biāo)有了解。

3)對被測單板的原理電路有一定的認(rèn)識和了解,要求能夠?qū)π盘栠M(jìn)行分類,了解板上的關(guān)鍵器件、關(guān)鍵總線、關(guān)鍵信號的信號質(zhì)量要求和相關(guān)時序參數(shù)。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4369

    文章

    23496

    瀏覽量

    409943
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2854

    瀏覽量

    78317
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB設(shè)計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計的過程中,常常會遇到一挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同
    的頭像 發(fā)表于 06-16 11:54 ?1312次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>挑戰(zhàn)  Allegro Skill布線功能 自動創(chuàng)建match_group

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    高速先生則默默的看向本文的標(biāo)題:如何用電源去耦電容改善高速信號質(zhì)量? 沒錯,高速先生做過類似的案例。 如前所述,我們的Layout攻城獅經(jīng)
    發(fā)表于 05-19 14:28

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?188次閱讀
    <b class='flag-5'>PCB設(shè)計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>質(zhì)量</b>

    DDR模塊的PCB設(shè)計要點

    高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?1179次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    LVDS連接器PCB設(shè)計與制造

    。 LVDS連接器的PCB設(shè)計和制造是一復(fù)雜的過程,涉及高速信號處理、阻抗匹配和可制造性設(shè)計等多個方面。華秋DFM軟件以其強(qiáng)大的功能,為工
    發(fā)表于 02-18 18:18

    5步驟,教你判斷PCB質(zhì)量

    5步驟,教你判斷PCB質(zhì)量: 1.看PCB表面的平整度,PCB的表面應(yīng)該光滑平整,沒有凹凸瑕
    的頭像 發(fā)表于 01-03 16:46 ?623次閱讀

    PCB倒角對信號質(zhì)量的影響

    PCB設(shè)計和制造過程中,走線批量倒角是一重要的步驟,它有助于提高PCB的電氣性能和機(jī)械強(qiáng)度,同時也便于生產(chǎn)和裝配過程中的操作。我們需要注意PCB走線批量倒角的一些關(guān)鍵點:倒角的目的
    的頭像 發(fā)表于 12-30 18:28 ?2597次閱讀
    <b class='flag-5'>PCB</b>倒角對<b class='flag-5'>信號</b><b class='flag-5'>質(zhì)量</b>的影響

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計中什么是高速信號?PCB設(shè)計中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,
    的頭像 發(fā)表于 12-30 09:41 ?677次閱讀

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速PCB設(shè)計EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和
    的頭像 發(fā)表于 12-24 10:08 ?557次閱讀

    PCB設(shè)計中的Stub對信號傳輸?shù)挠绊?/a>

    PCB設(shè)計中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的Stub對<b class='flag-5'>信號</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設(shè)計中常見的DFM問題

    作為一PCB設(shè)計師,您需要考慮電氣、結(jié)構(gòu)以及功能的方方面面。除此之外,還得確保PCB在指定的時間內(nèi),以最低的成本且保質(zhì)保量地生產(chǎn)出來。為了滿足以上需求,必須考慮DFM(Designf
    的頭像 發(fā)表于 10-25 11:46 ?1531次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中常見的DFM問題

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受
    的頭像 發(fā)表于 10-18 14:06 ?1786次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?4次下載

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1112次閱讀