99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

凡億PCB ? 來源:凡億PCB ? 2025-06-16 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進(jìn)行高速PCB設(shè)計(jì)的過程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號的時(shí)序匹配問題。為了確保信號的同步到達(dá),設(shè)計(jì)者需要對特定的高速信號組進(jìn)行等長設(shè)計(jì)。手動(dòng)進(jìn)行這樣的操作可能會(huì)非常繁瑣且容易出錯(cuò)。凡億skill工具中包含了一個(gè)非常實(shí)用的功能,即“布線-創(chuàng)建match_group”。通過這個(gè)功能,設(shè)計(jì)者可以輕松地根據(jù)已經(jīng)創(chuàng)建好的“net group”或者“bus”來快速生成器件到器件之間的等長組。這樣一來,不僅提高了設(shè)計(jì)效率,還減少了因手動(dòng)操作導(dǎo)致的錯(cuò)誤,確保了高速信號傳輸?shù)木_性和可靠性。

自動(dòng)創(chuàng)建match_group的情況分為兩種,一種為信號創(chuàng)建為“net group”之后再去自動(dòng)創(chuàng)建match_group;另一種為信號創(chuàng)建“bus”之后自動(dòng)創(chuàng)建match_group。17.4及更高版本推薦使用前者。

1、net group后創(chuàng)建match group

1)以創(chuàng)建DDR數(shù)據(jù)線D0-D7一組為例,點(diǎn)擊Allegro Constraint Manager中的“Physical”選項(xiàng)欄中的“All Layers”選項(xiàng)展開所有網(wǎng)絡(luò)如下圖1-1所示。并在所有網(wǎng)絡(luò)中將數(shù)據(jù)線D0-D7的所有網(wǎng)絡(luò)選中,鼠標(biāo)右擊選擇“Greate”分欄中的“Net Group”選項(xiàng)如下圖1-2所示,在彈出的“Greate NetGroup”對話框內(nèi)設(shè)置對應(yīng)組名稱“DDR_D0-D7”,設(shè)置完成之后點(diǎn)擊”O(jiān)K”選項(xiàng)如下圖1-3所示。那么數(shù)據(jù)線D0-D7Net Group組創(chuàng)建完成。

bf014c50-4a61-11f0-b715-92fbcf53809c.png

bf1445f8-4a61-11f0-b715-92fbcf53809c.png

2)創(chuàng)建Net Group完成之后回到pcb設(shè)計(jì)界面執(zhí)行菜單命令“FanySkill-布線-創(chuàng)建Match Group”選項(xiàng)如下圖1-4所示激活功能命令,或者在“Command”框內(nèi)輸入快捷鍵命令“ACC”如下圖1-5所示也可激活命令。

bf2393b4-4a61-11f0-b715-92fbcf53809c.png

3)命令激活之后在彈出的“自動(dòng)創(chuàng)建Match Group對話框內(nèi),選擇需要?jiǎng)?chuàng)建等長的Net Group組;繼而在“From”、“To”中點(diǎn)擊選擇高速信號從哪個(gè)器件到哪個(gè)器件等長如下圖1-6所示。在“Match Group Name”中設(shè)置對應(yīng)等長組名稱;“誤差”中設(shè)置等長組誤差如下圖1-7所示。設(shè)置完成之后點(diǎn)擊“Greate”選項(xiàng)即可。

bf331ece-4a61-11f0-b715-92fbcf53809c.png

4)Match Group組創(chuàng)建完成之后回到Allegro Constraint Manager中可以檢查下是否創(chuàng)建成功,如下圖1-8所示可以看到已經(jīng)創(chuàng)建完成。

bf402498-4a61-11f0-b715-92fbcf53809c.png

2、bus后創(chuàng)建match group

1)執(zhí)行菜單命令“Edit-Properties”如下圖1-9所示,命令激活后“Find”面板只勾選“Net”如下圖1-10所示。然后鼠標(biāo)右擊選擇“Temp Group”選項(xiàng)如下圖1-11所示,將需要?jiǎng)?chuàng)建為BUS的網(wǎng)絡(luò)進(jìn)行選中如下圖1-12所示。

bfa6eba6-4a61-11f0-b715-92fbcf53809c.png

bfcdde96-4a61-11f0-b715-92fbcf53809c.png

2)網(wǎng)絡(luò)選中完成之后右擊選擇“Complete”選項(xiàng)完成即可如下圖1-13所示,完成命令結(jié)束之后立刻彈出“Edit Property”對話框如下圖1-14所示。在其對話框內(nèi)選擇“Bus_Name”選項(xiàng),右側(cè)“Value”設(shè)置名稱為“BUS1”即可,然后依次點(diǎn)擊“Apply”、“OK”選項(xiàng)如下圖1-15所示。

c08680fe-4a61-11f0-b715-92fbcf53809c.png

3)BUS設(shè)置完成之后可以去Allegro Constraint Manager中查看是否創(chuàng)建成功,如下圖1-16所示BUS創(chuàng)建完成。

c099c47a-4a61-11f0-b715-92fbcf53809c.png

4)BUS創(chuàng)建完成之后在pcb設(shè)計(jì)界面執(zhí)行菜單命令“FanySkill-布線-創(chuàng)建Match Group”選項(xiàng)如下圖1-17所示激活功能命令;命令激活之后在彈出的“自動(dòng)創(chuàng)建Match Group對話框內(nèi),選擇需要?jiǎng)?chuàng)建等長的BUS組;繼而在“From”、“To”中點(diǎn)擊選擇高速信號從哪個(gè)器件到哪個(gè)器件等長如下圖1-18所示。在“Match Group Name”中設(shè)置對應(yīng)等長組名稱;“誤差”中設(shè)置等長組誤差如下圖1-19所示。設(shè)置完成之后點(diǎn)擊“Greate”選項(xiàng)即可。

c1336288-4a61-11f0-b715-92fbcf53809c.png

c1483078-4a61-11f0-b715-92fbcf53809c.png

5)Match Group組創(chuàng)建完成之后回到Allegro Constraint Manager中可以檢查下是否創(chuàng)建成功,如下圖1-20所示可以看到已經(jīng)創(chuàng)建完成。

c15dca14-4a61-11f0-b715-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4362

    文章

    23460

    瀏覽量

    408435
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    472

    瀏覽量

    42648
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    717

    瀏覽量

    147230
  • 高速PCB
    +關(guān)注

    關(guān)注

    4

    文章

    102

    瀏覽量

    25340
  • skill
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    11551

原文標(biāo)題:凡億Allegro Skill布線功能-自動(dòng)創(chuàng)建match_group

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    凡億Allegro Skill字符功能-添加中文字符

    、產(chǎn)品型號、或者是PCB設(shè)計(jì)文件的版本號等信息。由于無法直接使用Allegro軟件內(nèi)“Add”菜單欄中的放置“Text”功能來實(shí)現(xiàn)這一需求,因此,我們不得不尋找其他的解決方案。凡億開發(fā)的FanySkill腳本提供了一個(gè)非常實(shí)用的
    的頭像 發(fā)表于 07-01 11:52 ?271次閱讀
    凡億<b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b>字符<b class='flag-5'>功能</b>-添加中文字符

    Allegro Skill布線功能之刪除Dangling介紹

    高速pcb布線完成之后,需要檢查pcb板上是否存在多余的走線、過孔以及孤島銅皮等情況,那么多余的走線以及過孔被稱為Dangling line/Dangling Vais。
    的頭像 發(fā)表于 06-25 10:03 ?710次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>之刪除Dangling介紹

    Allegro Skill布線功能--過孔助手

    變得相當(dāng)繁瑣,并且效率低下。為了提高工作效率,可以利用FanySkill中的“過孔助手”的功能。這個(gè)功能能夠幫助設(shè)計(jì)者高效地完成打孔任務(wù),極大地簡化了PCB設(shè)計(jì)過程中的這一環(huán)節(jié)。 1、執(zhí)行菜單命令“FanySkill-
    的頭像 發(fā)表于 06-22 16:03 ?487次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>--過孔助手

    凡億Allegro Skill布線功能-檢查跨分割

    能會(huì)導(dǎo)致設(shè)計(jì)中的缺陷和問題。為了克服這一挑戰(zhàn),可以利用凡億skill中的“檢查跨分割”命令。這個(gè)工具能夠幫助設(shè)計(jì)者快速而準(zhǔn)確地識別出高速信號參考平面的跨分割問題,從而避免了人工檢查時(shí)可能出現(xiàn)的疏漏。通過使用這種
    的頭像 發(fā)表于 06-19 11:50 ?570次閱讀
    凡億<b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>-檢查跨分割

    Allegro Skill布線功能之RF相鄰銅皮挖空介紹

    高速PCB設(shè)計(jì)中,對于射頻信號的走線,其相鄰層挖空的設(shè)計(jì)具有重要作用。射頻信號通常需要嚴(yán)格控制阻抗(如50Ω),當(dāng)射頻走線線寬增加以降低插入損耗時(shí),參考層距離的增加是必要的。通過挖空相鄰層,以至于
    的頭像 發(fā)表于 06-11 17:08 ?718次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>之RF相鄰銅皮挖空介紹

    Allegro Skill布線功能-焊盤隔層挖空

    高速PCB設(shè)計(jì)中,對于射頻信號的焊盤,其相鄰層挖空的設(shè)計(jì)具有重要作用。首先射頻信號的焊盤通常較大,容易形成分布電容,從而破壞微帶線或帶狀線的特性阻抗連續(xù)性。通過在焊盤正下方的相鄰層挖空處理,可以
    的頭像 發(fā)表于 06-06 11:47 ?979次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>-焊盤隔層挖空

    Allegro Skill布線功能之改變線寬介紹

    在進(jìn)行高速PCB設(shè)計(jì)的過程中,我們經(jīng)常會(huì)遇到一個(gè)問題,那就是當(dāng)PCB板的疊層結(jié)構(gòu)發(fā)生變化時(shí),為了保持信號的完整性,我們不得不對高速信號線的線寬進(jìn)行相應(yīng)的調(diào)整。那么這種調(diào)整是必要的,因?yàn)?/div>
    的頭像 發(fā)表于 06-04 17:21 ?651次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>之改變線寬介紹

    Allegro Skill布線功能-改變過孔網(wǎng)絡(luò)介紹與演示

    ? ?在PCB設(shè)計(jì)時(shí),有時(shí)候需要改變過孔網(wǎng)絡(luò),例如在一個(gè)位置不同層有不同網(wǎng)絡(luò)的銅皮,這時(shí)候在這個(gè)區(qū)域拷貝過孔,過孔就有可能不會(huì)成為需要的網(wǎng)絡(luò),就可以用到Fanyskill的改變過孔網(wǎng)絡(luò)功能,快速
    的頭像 發(fā)表于 05-28 16:01 ?558次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>-改變過孔網(wǎng)絡(luò)介紹與演示

    Allegro Skill布線功能-添加差分過孔禁布區(qū)

    高速PCB設(shè)計(jì)中,差分過孔之間設(shè)置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號線對差分信號的串?dāng)_,保持差分對的信號完整性。其次禁止布線區(qū)域有助于維持差分對的對稱性,確保信號傳輸
    發(fā)表于 05-28 15:19 ?246次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>-添加差分過孔禁布區(qū)

    Allegro Skill布線功能之切線、切銅、連接布線介紹

    FanySkill的“切線/截銅”功能PCB設(shè)計(jì)提供了高效的線路調(diào)整方案,可截?cái)嘧呔€或鋪銅和恢復(fù)走線連接。當(dāng)需要微調(diào)已完成布線的器件位置時(shí),傳統(tǒng)方法直接移動(dòng)會(huì)導(dǎo)致布線混亂,而使用該
    的頭像 發(fā)表于 05-26 11:45 ?686次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b><b class='flag-5'>布線</b><b class='flag-5'>功能</b>之切線、切銅、連接<b class='flag-5'>布線</b>介紹

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    Allegro Skill布局功能之按頁擺放器件介紹

    在電路設(shè)計(jì)中,原理圖中常以一個(gè)功能模塊的器件繪制在同一頁面上,因此,通常將器件在pcb按頁擺放在一起,更方便進(jìn)行模塊化布局。為此,F(xiàn)any skill添加了將pcb中的器件按照原理圖頁
    的頭像 發(fā)表于 04-23 17:10 ?580次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b>布局<b class='flag-5'>功能</b>之按頁擺放器件介紹

    Allegro Skill封裝功能之導(dǎo)出單個(gè)封裝介紹

    PCB設(shè)計(jì)中,若需提取特定封裝,傳統(tǒng)用Allegro自帶導(dǎo)出方法需通過"File→Export→Libraries"導(dǎo)出全部封裝庫文件。
    的頭像 發(fā)表于 04-16 17:33 ?912次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>Skill</b>封裝<b class='flag-5'>功能</b>之導(dǎo)出單個(gè)封裝介紹

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號完整性
    的頭像 發(fā)表于 10-18 14:06 ?1668次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    Cadence快板PCB培訓(xùn)

    Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB疊層設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅
    發(fā)表于 07-02 17:22 ?0次下載