PIO模式是一種通過(guò)CPU執(zhí)行I/O端口指令來(lái)進(jìn)行數(shù)據(jù)的讀寫的數(shù)據(jù)交換模式。是最早先的硬盤數(shù)據(jù)傳輸模式,數(shù)據(jù)傳輸速率低下,CPU占有率也很高,大量傳輸數(shù)據(jù)時(shí)會(huì)因?yàn)檎加眠^(guò)多的CPU資源而導(dǎo)致系統(tǒng)停頓,無(wú)法進(jìn)行其它的操作。PIO數(shù)據(jù)傳輸模式又分為PIO mode 0、PIO mode 1、PIO mode 2、PIO mode 3、PIO mode 4幾種模式,數(shù)據(jù)傳輸速率從3.3MB/s到16.6MB/s不等。受限于傳輸速率低下和極高的CPU占有率,這種數(shù)據(jù)傳輸模式很快就被淘汰。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22050瀏覽量
618415 -
cpu
+關(guān)注
關(guān)注
68文章
11080瀏覽量
217065
發(fā)布評(píng)論請(qǐng)先 登錄
【正點(diǎn)原子FPGA連載】第十二章 動(dòng)態(tài)數(shù)碼管顯示實(shí)驗(yàn)
分享正點(diǎn)原子FPGA開發(fā)板全套資料
正點(diǎn)原子開拓者FPGA開發(fā)板資料連載第二十一章 VGA圖片顯示實(shí)驗(yàn)
正點(diǎn)原子開拓者FPGA開發(fā)板資料連載第二十三章RGBTFT-LCD字符顯示
正點(diǎn)原子開拓者FPGA開發(fā)板資料連載第四十三章 以太網(wǎng)通信實(shí)驗(yàn)(2)
正點(diǎn)開拓者FPGA開發(fā)板使用問(wèn)題
FPGA verilog相關(guān)視頻:quartus中的qsys的講解

正點(diǎn)原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實(shí)驗(yàn)

正點(diǎn)原子開拓者FPGA Qsys視頻:uCOS II任務(wù)管理與時(shí)間管理(2)

正點(diǎn)原子開拓者FPGA Qsys視頻:自定義IP核之?dāng)?shù)碼管(2)

正點(diǎn)原子開拓者FPGA Qsys視頻:PIO按鍵控制LED

正點(diǎn)原子開拓者FPGA Qsys視頻:PIO按鍵控制LED

正點(diǎn)原子開拓者FPGA Qsys視頻:Hello World

評(píng)論