Verilog HDL語言不僅定義了語法,而且對每個語法結(jié)構(gòu)都定義了清晰的模擬、仿真語義。因此,用這種語言編寫的模型能夠使用Verilog仿真器進行驗證。語言從C編程語言中繼承了多種操作符和結(jié)構(gòu)。Verilog HDL提供了擴展的建模能力,其中許多擴展最初很難理解。但是,Verilog HDL語言的核心子集非常易于學(xué)習(xí)和使用,這對大多數(shù)建模應(yīng)用來說已經(jīng)足夠。當(dāng)然,完整的硬件描述語言足以對從最復(fù)雜的芯片到完整的電子系統(tǒng)進行描述。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22050瀏覽量
618511 -
仿真器
+關(guān)注
關(guān)注
14文章
1037瀏覽量
85413 -
Verilog
+關(guān)注
關(guān)注
29文章
1367瀏覽量
112282
發(fā)布評論請先 登錄
【正點原子FPGA連載】第十二章 動態(tài)數(shù)碼管顯示實驗
分享正點原子FPGA開發(fā)板全套資料
正點原子開拓者FPGA開發(fā)板資料連載第二十一章 VGA圖片顯示實驗
正點原子開拓者FPGA開發(fā)板資料連載第二十三章RGBTFT-LCD字符顯示
正點原子開拓者FPGA開發(fā)板資料連載第四十三章 以太網(wǎng)通信實驗(2)
正點開拓者FPGA開發(fā)板使用問題
正點原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實驗

正點原子開拓者FPGA視頻:Verilog基礎(chǔ)語法

正點原子開拓者FPGA Qsys視頻:uCOS II任務(wù)管理與時間管理(2)

正點原子開拓者FPGA Qsys視頻:自定義IP核之?dāng)?shù)碼管(2)

評論