99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何降低微處理器中PWM DAC的紋波

電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2018-09-28 08:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

降低PWM DAC紋波的方法通常有兩種:一種是降低低通濾波器的截止頻率,另一種是提高PWM信號的頻率。然而,前一種方法會加長上升時(shí)間,后一種方法會導(dǎo)致分辨率降低。本設(shè)計(jì)實(shí)例討論了在不使用上述兩種方法的情況下,如何降低PWM DAC的紋波。

我們大多數(shù)人都知道PWM DAC(數(shù)模轉(zhuǎn)換器)。它們很容易實(shí)現(xiàn),也很便宜,非常適合一些低性能的應(yīng)用。

實(shí)現(xiàn)它們的方法是濾除PWM信號中的高頻分量,只留下正比于占空比的低頻或直流分量。但是低通濾波器并不能完全濾除PWM頻率,因此低頻/直流信號中通常都會有一定程度的紋波。

減少PWM DAC紋波的方法一般有兩種。一種是降低低通濾波器的截止頻率,另一種是提高PWM信號的頻率。然而不可避免的是,更低的截止頻率會延長上升時(shí)間;如果是在給定時(shí)鐘頻率點(diǎn)通過減小計(jì)數(shù)器尺寸實(shí)現(xiàn)的,那么更快的PWM頻率會降低分辨率。

下面要討論的設(shè)計(jì)實(shí)例非常有趣,著重介紹了另外一種降低PWM DAC紋波的方法。

事實(shí)上,我們可以使用相位差為180°的兩個(gè)PWM信號來降低上述紋波。從直覺上,當(dāng)兩個(gè)相同頻率的正弦波的相位相差180°時(shí),它們會相互抵消,因此我們使用相位差為180°的兩個(gè)PWM信號也能將彼此的諧波分量抵消干凈,是這樣嗎?確實(shí)是這樣,但并不是PWM信號的所有諧波分量都能抵消,有些分量可以抵消,有些卻抵消不了。這與傅里葉級數(shù)有關(guān),比較復(fù)雜,這里就不羅列一大堆數(shù)學(xué)公式來進(jìn)行解釋了。

兩個(gè)PWM信號之間180°的相位差是如何實(shí)現(xiàn)的呢?我使用了TI的MSP320FR5969 LaunchPad,這種方法很常用。為了實(shí)現(xiàn)相位移動(dòng),需要兩個(gè)定時(shí)器。其中一個(gè)定時(shí)器必須包含兩個(gè)比較-捕獲-PWM(CCP)模塊,另一個(gè)只需要一個(gè)CCP模塊。

在包含兩個(gè)CCP模塊的定時(shí)器中,可以用一個(gè)CCP模塊來設(shè)置該定時(shí)器的PWM頻率和占空比,另一個(gè)CCP模塊產(chǎn)生中斷,用于啟動(dòng)另一個(gè)定時(shí)器,兩者的延時(shí)等于PWM周期的一半。另一個(gè)定時(shí)器中的CCP模塊用于設(shè)置相同的PWM頻率和占空比。你還必須對這個(gè)延時(shí)進(jìn)行“微調(diào)”,因?yàn)檐浖赑WM信號之間增加額外的時(shí)間。舉例來說,在我的代碼的102行,我將比較寄存器的值從(timer_period+1)/2改為了(timer_period+1)/2-27。

我做了一些小調(diào)查,想看看其它微控制器是否具有相同的硬件和能力來實(shí)現(xiàn)我所用的方法:許多Atmel控制器都有1個(gè)以上的定時(shí)器,每種控制器通常都有兩個(gè)CCP(比如ATmega 328),因此實(shí)現(xiàn)這種方法應(yīng)該是可能的。另外一個(gè)常見的例子是STM32F051R8(這是一些流行的ST電路板使用的微控制器),它有11個(gè)定時(shí)器,其中許多定時(shí)器都有1個(gè)以上的CCP。TI基于ARM的微控制器通常有獨(dú)立的PWM和定時(shí)器模塊(如TM4C123GH6PM),因此應(yīng)該更容易實(shí)現(xiàn)相移。使用其中一個(gè)定時(shí)器,兩個(gè)PWM模塊就可以以一半PWM周期的延時(shí)開啟。

如何降低微處理器中PWM DAC的紋波

圖1:單路和雙路PWM電路。

在相移DAC的Vout端,兩個(gè)PWM信號被累加在一起,結(jié)果有些諧波分量彼此抵消,最終實(shí)現(xiàn)了降低紋波的效果。

我們看看使用三種不同電阻值時(shí)的情況。每個(gè)PWM信號都是占空比為25%、頻率為100kHz。

圖2:上面的波形是傳統(tǒng)PWM,下面的波形是雙路相移PWM。從左到右每格的電壓遞減100mV、50mV、4mV。

從圖中的結(jié)果可以看出:首先,峰-峰紋波降低了;其次,傳統(tǒng)PWM DAC的紋波基頻等于 PWM信號的頻率(100kHz)。相移PWM DAC的紋波基頻等于PWM信號的二次諧波(200kHz),這意味著我們用相移DAC成功地刪除了PWM信號的一次諧波。

這種方法的一個(gè)優(yōu)點(diǎn)是不用增加上升時(shí)間也能降低紋波(或者相同的紋波只需一半的上升時(shí)間)。

另外一個(gè)潛在優(yōu)點(diǎn)是,將兩個(gè)PWM設(shè)置為相隔一個(gè)計(jì)數(shù)值可以獲得中間值,進(jìn)而實(shí)現(xiàn)DAC有效分辨率的翻倍。雖然這會導(dǎo)致少許的不對稱并增加紋波,但是影響很小可以忽略不計(jì)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PWM
    PWM
    +關(guān)注

    關(guān)注

    116

    文章

    5487

    瀏覽量

    219212
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2382

    瀏覽量

    84125
  • 定時(shí)器
    +關(guān)注

    關(guān)注

    23

    文章

    3298

    瀏覽量

    118770
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速ADC、DAC處理器之間是怎么通信的呢?

    一般低速的ADC、DAC通過串行通信接口,比如SPI與處理器/DSP通信,但高速ADC、DAC處理器之間是怎么通信的呢
    發(fā)表于 01-10 08:30

    內(nèi)存和微處理器的互聯(lián)演變

    設(shè)計(jì),內(nèi)存要求很簡單,由用于操作的SRAM和滿足非易失性存儲要求的EPROM組成。在20世紀(jì)80年代初,內(nèi)存和微處理器之間的關(guān)系變得顯而易見。摩托羅拉的MC68000系列和類似CPU等產(chǎn)品推動(dòng)了對高容量內(nèi)存的需求。與此同時(shí),連接到內(nèi)存的標(biāo)
    的頭像 發(fā)表于 12-24 13:45 ?693次閱讀

    光耦知識分享 | 探討光耦在微處理器及相關(guān)電路創(chuàng)新應(yīng)用與實(shí)踐

    設(shè)備、工業(yè)控制系統(tǒng)等。光耦在微處理器及相關(guān)電路的應(yīng)用主要是用于信號電平轉(zhuǎn)換、電氣隔離和故障保護(hù)。以下是光耦在微處理器的一些常見應(yīng)用場景:信號電平轉(zhuǎn)換:
    的頭像 發(fā)表于 11-05 09:00 ?560次閱讀
    光耦知識分享 | 探討光耦在<b class='flag-5'>微處理器</b>及相關(guān)電路<b class='flag-5'>中</b>創(chuàng)新應(yīng)用與實(shí)踐

    使用高級事件觸發(fā)調(diào)試高速嵌入式微處理器系統(tǒng)的實(shí)時(shí)問題

    電子發(fā)燒友網(wǎng)站提供《使用高級事件觸發(fā)調(diào)試高速嵌入式微處理器系統(tǒng)的實(shí)時(shí)問題.pdf》資料免費(fèi)下載
    發(fā)表于 10-28 10:36 ?0次下載
    使用高級事件觸發(fā)調(diào)試高速嵌入式<b class='flag-5'>微處理器</b>系統(tǒng)<b class='flag-5'>中</b>的實(shí)時(shí)問題

    微處理器的執(zhí)行單元是什么

    微處理器的執(zhí)行單元(Execution Unit,簡稱EU)是微處理器負(fù)責(zé)執(zhí)行指令的核心部分,它集成了多種功能單元,共同協(xié)作完成算術(shù)運(yùn)算、邏輯運(yùn)算以及指令的譯碼和執(zhí)行等任務(wù)。
    的頭像 發(fā)表于 10-05 15:19 ?1454次閱讀

    微處理器執(zhí)行指令的基本過程

    微處理器,作為現(xiàn)代計(jì)算機(jī)的核心部件,負(fù)責(zé)執(zhí)行存儲在內(nèi)存的指令,完成各種計(jì)算和控制任務(wù)。指令的執(zhí)行過程不僅體現(xiàn)了微處理器的設(shè)計(jì)思想和架構(gòu)特點(diǎn),還直接影響到計(jì)算機(jī)的性能和效率。
    的頭像 發(fā)表于 10-05 15:07 ?1963次閱讀

    微處理器寄存的作用

    微處理器的寄存是計(jì)算機(jī)體系結(jié)構(gòu)的核心組成部分,它們扮演著至關(guān)重要的角色。寄存是一種高速的存儲單元,用于暫時(shí)存儲數(shù)據(jù)、指令和地址等信息
    的頭像 發(fā)表于 10-05 15:07 ?1268次閱讀

    簡述微處理器的指令集架構(gòu)

    微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)的核心組成部分,它定義了計(jì)算機(jī)能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存、內(nèi)存訪問方式等,是連接
    的頭像 發(fā)表于 10-05 14:59 ?1149次閱讀

    微處理器的指令集有哪些

    微處理器的指令集是微處理器設(shè)計(jì)和功能實(shí)現(xiàn)的基礎(chǔ),它決定了微處理器能夠執(zhí)行哪些操作以及這些操作如何被組織和執(zhí)行。隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,微處理器的指令集也在不斷更新和擴(kuò)展。
    的頭像 發(fā)表于 10-05 14:58 ?876次閱讀

    微處理器與CPU的關(guān)系

    微處理器(Microprocessor)與CPU(Central Processing Unit,中央處理器)之間的關(guān)系緊密且復(fù)雜,它們既相互關(guān)聯(lián)又有所區(qū)別。
    的頭像 發(fā)表于 10-05 14:57 ?2803次閱讀

    簡述微處理器的發(fā)展歷史

    微處理器的發(fā)展歷史是一部充滿創(chuàng)新與突破的技術(shù)演進(jìn)史,它見證了計(jì)算機(jī)技術(shù)的飛速發(fā)展和人類社會的巨大變革。以下是對微處理器發(fā)展歷史的詳細(xì)回顧,內(nèi)容將涵蓋其關(guān)鍵節(jié)點(diǎn)、重要里程碑以及技術(shù)演進(jìn)趨勢。
    的頭像 發(fā)表于 08-22 14:22 ?5842次閱讀

    微處理器在人工智能方面的應(yīng)用

    微處理器在人工智能(AI)方面的應(yīng)用日益廣泛且深入,成為了推動(dòng)AI技術(shù)發(fā)展的重要力量。本文將從微處理器在AI的核心作用、具體應(yīng)用案例、技術(shù)挑戰(zhàn)與解決方案、以及未來發(fā)展趨勢等多個(gè)方面進(jìn)行探討,旨在全面展現(xiàn)
    的頭像 發(fā)表于 08-22 14:21 ?1572次閱讀

    微處理器如何控制計(jì)算機(jī)系統(tǒng)

    微處理器,作為計(jì)算機(jī)系統(tǒng)的核心部件,承擔(dān)著控制整個(gè)計(jì)算機(jī)系統(tǒng)運(yùn)行的重要任務(wù)。它不僅是計(jì)算機(jī)的運(yùn)算中心,還是控制中心,負(fù)責(zé)執(zhí)行程序指令、處理數(shù)據(jù)以及協(xié)調(diào)計(jì)算機(jī)各部件之間的工作。以下將詳細(xì)闡述微處理器如何控制計(jì)算機(jī)系統(tǒng),內(nèi)容大致分為
    的頭像 發(fā)表于 08-22 14:21 ?971次閱讀

    影響微處理器性能的因素

    影響微處理器性能的因素是多方面的,這些因素共同決定了微處理器處理數(shù)據(jù)、執(zhí)行指令以及協(xié)調(diào)系統(tǒng)各部件工作時(shí)的效率和能力。
    的頭像 發(fā)表于 08-22 12:31 ?2076次閱讀

    微處理器的指令集架構(gòu)介紹

    微處理器的指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和指令的集合,以及這些指令如何被組織、存儲
    的頭像 發(fā)表于 08-22 10:53 ?2424次閱讀