99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

閂鎖效應的工作原理

江蘇潤石 ? 來源:江蘇潤石 ? 2025-03-24 17:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

LU是 Latch Up的簡寫,即閂鎖效應,也叫可控硅效應,表征芯片被觸發(fā)低阻抗通路后、電源VDD到GND之間能承受的最大電流。非車規(guī)芯片的規(guī)格書中通常都不會提供這個參數(shù),而車規(guī)芯片的規(guī)格書中通常都會明確標注出來這個參數(shù)。這也是一個極為重要卻極容易被電子工程師忽略的參數(shù)。

閂鎖效應是CMOS工藝所特有的寄生效應,是由NMOS的有源區(qū)、P襯底、N阱、PMOS的有源區(qū)構(gòu)成的N-P-N-P結(jié)構(gòu)而產(chǎn)生的,當其中一個三極管正偏時,就會構(gòu)成正反饋形成閂鎖。ESD 和相關(guān)的電壓瞬變都可能會引起閂鎖效應,是半導體器件失效的主要原因之一。一旦觸發(fā)閂鎖效應,即會產(chǎn)生一個低阻抗通路,如圖1,當Q1或者Q2被異常觸發(fā)導通后,會使芯片的VDD和GND之間產(chǎn)生大電流,如果芯片的VDD端流入的電流超過芯片Latch up能承受的電流極限,就可能會燒毀芯片。

8e2aed20-063c-11f0-9310-92fbcf53809c.png

圖1 CMOS寄生BJT示意圖及等效電路(圖片來源于網(wǎng)絡)

芯片被觸發(fā)進入Latch up狀態(tài)后,只有重新上電才能脫離這個鎖定狀態(tài)。

芯片研發(fā)工程師在設(shè)計層面會采用多種手段來防御閂鎖的產(chǎn)生,但是難以根除。在應用層面,電子工程師就需要在應用電路層面做適當?shù)姆烙胧?/p>

1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過規(guī)定電壓。

2)芯片的電源輸入端加去耦電路,防止VDD端出現(xiàn)瞬間的高壓。

3)在VDD供電腳加限流電阻,保證觸發(fā)Latch up后的通路極限電流小于芯片承受的能力,保護芯片不被損壞。

4)當系統(tǒng)由幾個電源分別供電時,開關(guān)要按下列順序:開啟時,先開啟CMOS芯片的電源,再開啟輸入信號和負載的電源;關(guān)閉時,先關(guān)閉輸入信號和負載的電源,再關(guān)閉CMOS芯片的電源。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6025

    瀏覽量

    238950
  • 半導體
    +關(guān)注

    關(guān)注

    335

    文章

    28938

    瀏覽量

    238415
  • PMOS
    +關(guān)注

    關(guān)注

    4

    文章

    270

    瀏覽量

    30584
  • 閂鎖效應
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    9537

原文標題:【芯知識】LU-- 閂鎖效應

文章出處:【微信號:run-ic,微信公眾號:江蘇潤石】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    閂鎖效應的形成原理和測試流程

    在CMOS電路中,存在寄生的PNP和NPN晶體管,它們相互影響在VDD與GND間產(chǎn)生一低阻通路,形成大電流,燒壞芯片,這就是閂鎖效應,簡稱latch-up。
    的頭像 發(fā)表于 07-03 16:20 ?1343次閱讀
    <b class='flag-5'>閂鎖效應</b>的形成原理和測試流程

    淺談IGBT的閂鎖效應

    閂鎖(Lanch-up)效應,一般我們也可以稱之為擎住效應,是由于IGBT超安全工作區(qū)域而導致的電流不可控現(xiàn)象,當然,閂鎖效應更多的是決定于IGBT芯片本身的構(gòu)造。實際
    發(fā)表于 04-06 17:32 ?3347次閱讀
    淺談IGBT的<b class='flag-5'>閂鎖效應</b>

    閂鎖效應(Latch-up)原理及其抑制方法解析

    閂鎖效應:實際上是由于CMOS電路中基極和集電極相互連接的兩個BJT管子(下圖中,側(cè)面式NPN和垂直式PNP)的回路放大作用形成的
    的頭像 發(fā)表于 12-01 14:10 ?2.3w次閱讀
    <b class='flag-5'>閂鎖效應</b>(Latch-up)原理及其抑制方法解析

    如何正確選用SCR架構(gòu)TVS以避免閂鎖效應

    AMAZINGIC晶焱科技如何正確選用SCR架構(gòu)TVS以避免閂鎖效應
    的頭像 發(fā)表于 08-12 18:31 ?1855次閱讀
    如何正確選用SCR架構(gòu)TVS以避免<b class='flag-5'>閂鎖效應</b>

    什么是閂鎖效應?

    什么是閂鎖效應?閂鎖效應是CMOS工藝所特有的寄生效應,嚴重會導致電路的失效,甚至燒毀芯片。閂鎖效應是由NMOS的有源區(qū)、P襯底、N阱、PMOS的有源區(qū)構(gòu)成的n-p-n-p結(jié)構(gòu)產(chǎn)生的,
    發(fā)表于 08-01 11:04

    max232芯片 閂鎖效應

    我買的一塊HC6800開發(fā)板,下載程序幾次后MAX232芯片發(fā)燙不能下載程序。查的好像是閂鎖效應.有辦法解決嗎
    發(fā)表于 04-01 21:32

    閂鎖效應 的一些理解

    本來正在運行的電路,因受干擾或內(nèi)部出錯而僵住于某個狀態(tài)(類似于電腦的死當),都可算是閂鎖效應。對于恒壓源供電的電路,飽和閂鎖是不允許的,若電源當恒流源,則截止性閂鎖將造成災難,可控硅及λ二極管
    發(fā)表于 09-12 12:05

    霍爾效應傳感器是什么工作原理?

    霍爾效應傳感器的工作原理用于磁場測量的儀器級傳感器霍爾效應傳感器歷史
    發(fā)表于 03-18 06:17

    什么是閂鎖效應閂鎖效應的觸發(fā)方式有哪幾種?

    什么是閂鎖效應?閂鎖效應是如何產(chǎn)生的?閂鎖效應的觸發(fā)方式有哪幾種?
    發(fā)表于 06-17 08:10

    CMOS閂鎖效應

    閂鎖效應是指CMOS器件所固有的寄生雙極晶體管被觸發(fā)導通,在電源和地之間存在一個低阻通路,大電流,導致電路無法正常工作
    發(fā)表于 09-26 17:04 ?84次下載

    效應管工作原理視頻

    本文首先介紹了場效應管工作原理與N溝道結(jié)型場效應管的工作原理,其次介紹了場效應管的作用,最后介紹了場效應管的測量方法。
    的頭像 發(fā)表于 08-08 15:23 ?3.9w次閱讀

    CMOS電平的介紹和CMOS的閂鎖效應詳細概述

    閂鎖效應是指CMOS電路中固有的寄生可控硅結(jié)構(gòu)(雙極晶體管)被觸發(fā)導通,在電源和地之間存在一個低阻抗大電流通路,導致電路無法正常工作,甚至燒毀電路。
    發(fā)表于 01-06 17:40 ?11次下載
    CMOS電平的介紹和CMOS的<b class='flag-5'>閂鎖效應</b>詳細概述

    IGBT中的閂鎖效應到底是什么

    閂鎖(Lanch-up)效應,一般我們也可以稱之為擎住效應,是由于IGBT超安全工作區(qū)域而導致的電流不可控現(xiàn)象,當然,閂鎖效應更多的是決定于IGBT芯片本身的構(gòu)造。實際
    的頭像 發(fā)表于 02-09 17:05 ?1.8w次閱讀
    IGBT中的<b class='flag-5'>閂鎖效應</b>到底是什么

    單片機發(fā)生閂鎖效應的因素,如何防止發(fā)生單片機閂鎖效應?

    單片機閂鎖效應指的是單片機內(nèi)部金屬配線發(fā)生熔斷的現(xiàn)象,那么導致單片機閂鎖效應的因素是什么?單片機開發(fā)工程師表示,已知的導致單片機發(fā)生閂鎖效應的因素有很多個?,F(xiàn)總結(jié)如下:
    的頭像 發(fā)表于 07-10 11:21 ?2492次閱讀

    芯片失效機理之閂鎖效應

    ?閂鎖效應(Latch-up)是?CMOS工藝中一種寄生效應,通常發(fā)生在CMOS電路中,當輸入電流過大時,內(nèi)部電流急劇增加,可能導致電路失效甚至燒毀芯片,造成芯片不可逆的損傷。
    的頭像 發(fā)表于 12-27 10:11 ?3163次閱讀
    芯片失效機理之<b class='flag-5'>閂鎖效應</b>