99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CPU 的浮點(diǎn)運(yùn)算能力比 GPU 差,為什么不提高 CPU 的浮點(diǎn)運(yùn)算能力呢

Dbwd_Imgtec ? 來(lái)源:未知 ? 作者:李建兵 ? 2018-03-16 15:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

問(wèn):為什么 CPU 的浮點(diǎn)運(yùn)算能力比 GPU 差,為什么不提高 CPU 的浮點(diǎn)運(yùn)算能力?


「速度區(qū)別主要是來(lái)自于架構(gòu)上的區(qū)別」是一個(gè)表面化的解釋。對(duì),架構(gòu)是不同。但是這種不同是目前各個(gè)廠家選擇的現(xiàn)狀,還是由于本質(zhì)的原因決定的?CPU 能不能增加核?GPU 那張圖為什么不需要 cache?

首先,CPU 能不能像 GPU 那樣去掉 cache?不行。GPU 能去掉 cache 關(guān)鍵在于兩個(gè)因素:數(shù)據(jù)的特殊性(高度對(duì)齊,pipeline 處理,不符合局部化假設(shè),很少回寫數(shù)據(jù))、高速度的總線。對(duì)于后一個(gè)問(wèn)題,CPU 受制于落后的數(shù)據(jù)總線標(biāo)準(zhǔn),理論上這是可以改觀的。對(duì)于前一個(gè)問(wèn)題,從理論上就很難解決。因?yàn)?CPU 要提供通用性,就不能限制處理數(shù)據(jù)的種類。這也是 GPGPU 永遠(yuǎn)無(wú)法取代 CPU 的原因。

其次,CPU 能不能增加很多核?不行。首先 cache 占掉了面積。其次,CPU 為了維護(hù) cache 的一致性,要增加每個(gè)核的復(fù)雜度。還有,為了更好的利用 cache 和處理非對(duì)齊以及需要大量回寫的數(shù)據(jù),CPU 需要復(fù)雜的優(yōu)化(分支預(yù)測(cè)、out-of-order 執(zhí)行、以及部分模擬 GPU 的 vectorization 指令和長(zhǎng)流水線)。所以一個(gè) CPU 核的復(fù)雜度要比 GPU 高的多,進(jìn)而成本就更高(并不是說(shuō)蝕刻的成本高,而是復(fù)雜度降低了成片率,所以最終成本會(huì)高)。所以 CPU 不能像 GPU 那樣增加核。

至于控制能力,GPU 的現(xiàn)狀是差于 CPU,但是并不是本質(zhì)問(wèn)題。而像遞歸這樣的控制,并不適合高度對(duì)齊和 pipeline 處理的數(shù)據(jù),本質(zhì)上還是數(shù)據(jù)問(wèn)題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11083

    瀏覽量

    217187
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    4949

    瀏覽量

    131323

原文標(biāo)題:為什么 CPU 的浮點(diǎn)運(yùn)算能力比 GPU 差,為什么不提高 CPU 的浮點(diǎn)運(yùn)算能力?

文章出處:【微信號(hào):Imgtec,微信公眾號(hào):Imagination Tech】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【中科昊芯Core_DSC280025C開(kāi)發(fā)板試用體驗(yàn)】+1.開(kāi)箱之浮點(diǎn)計(jì)算對(duì)比

    模式下,確實(shí)要比FLASH下運(yùn)行快速,大概要快30%左右。另外一個(gè)是就算在FLASH模式下,好像也支持將代碼先加載到RAM下,然后運(yùn)行,可以提高程序運(yùn)行速度。 2.帶DFU的單片機(jī)浮點(diǎn)運(yùn)算性能,與
    發(fā)表于 06-29 10:01

    MemryX 推出浮點(diǎn)運(yùn)算 AI 芯片,引領(lǐng)精準(zhǔn)運(yùn)算新時(shí)代

    點(diǎn)擊藍(lán)字關(guān)注我們一、概述近年來(lái),隨著半導(dǎo)體制程的進(jìn)步,硬件計(jì)算能力和數(shù)據(jù)量都有了飛躍性的提升,使得計(jì)算機(jī)視覺(jué)(ComputerVision)領(lǐng)域迎來(lái)了全新的發(fā)展階段。過(guò)去,圖像處理大多依賴像素級(jí)別
    的頭像 發(fā)表于 04-21 16:33 ?598次閱讀
    MemryX 推出<b class='flag-5'>浮點(diǎn)</b><b class='flag-5'>運(yùn)算</b> AI 芯片,引領(lǐng)精準(zhǔn)<b class='flag-5'>運(yùn)算</b>新時(shí)代

    搭載32位RXv2 CPU內(nèi)核以及增強(qiáng)型DSP和FPU的RX230系列低功耗、高性能微控制器數(shù)據(jù)手冊(cè)

    RX230 系列器件充分利用了 32 位 RXv2 CPU 內(nèi)核、經(jīng)過(guò)改進(jìn)的數(shù)字信號(hào)處理器(DSP)/浮點(diǎn)單元(FPU)以及低功耗技術(shù)的最佳組合,從而實(shí)現(xiàn)了極高的電源效率。即使在低電流供電能力的環(huán)境
    的頭像 發(fā)表于 03-20 17:26 ?589次閱讀
    搭載32位RXv2 <b class='flag-5'>CPU</b>內(nèi)核以及增強(qiáng)型DSP和FPU的RX230系列低功耗、高性能微控制器數(shù)據(jù)手冊(cè)

    ?為什么GPU性能效率峰值性能更關(guān)鍵

    在評(píng)估GPU性能時(shí),通常首先考察三個(gè)指標(biāo):圖形工作負(fù)載的紋理率(GPixel/s)、浮點(diǎn)運(yùn)算次數(shù)(FLOPS)以及它們能處理計(jì)算和AI工作負(fù)載的每秒8-bittera運(yùn)算次數(shù)(TOPS
    的頭像 發(fā)表于 03-13 08:34 ?399次閱讀
    ?為什么<b class='flag-5'>GPU</b>性能效率<b class='flag-5'>比</b>峰值性能更關(guān)鍵

    設(shè)計(jì)了一個(gè)基于浮點(diǎn)數(shù)運(yùn)算的協(xié)處理器,使用C語(yǔ)言編程時(shí)沒(méi)法輸入float型數(shù)據(jù),請(qǐng)問(wèn)有哪些部分需要修改?

    我設(shè)計(jì)了一個(gè)基于浮點(diǎn)數(shù)運(yùn)算的協(xié)處理器,使用C語(yǔ)言編程時(shí)沒(méi)法輸入float型數(shù)據(jù),請(qǐng)問(wèn)有哪些部分需要修改?SDK,EXU_decoder浮點(diǎn)寄存器都需要修改嗎,謝謝
    發(fā)表于 03-07 16:03

    2024年GPU出貨量增長(zhǎng)顯著,超越CPU

    6%的同比增長(zhǎng),總量超過(guò)2.51億顆,這一數(shù)據(jù)不僅彰顯了GPU市場(chǎng)的繁榮,也反映了當(dāng)前市場(chǎng)對(duì)于圖形處理能力的巨大需求。 尤為值得一提的是,與同樣作為計(jì)算機(jī)核心部件的CPU相比,GPU
    的頭像 發(fā)表于 01-17 14:12 ?535次閱讀

    西門子TIA Portal如何比較兩個(gè)浮點(diǎn)數(shù)相等

    概述: 由于浮點(diǎn)數(shù)的定義規(guī)則,導(dǎo)致浮點(diǎn)數(shù)不能通過(guò)二進(jìn)制精確表示,所以在浮點(diǎn)數(shù)計(jì)算過(guò)程中,會(huì)出現(xiàn)兩個(gè)值一樣的浮點(diǎn)數(shù)進(jìn)行比較相等計(jì)算時(shí)結(jié)果并不相等的情況。下面先設(shè)計(jì)一個(gè)實(shí)例說(shuō)明該問(wèn)題,并給
    的頭像 發(fā)表于 01-06 10:07 ?769次閱讀
    西門子TIA Portal如何比較兩個(gè)<b class='flag-5'>浮點(diǎn)</b>數(shù)相等

    【RA-Eco-RA4E2-64PIN-V1.0開(kāi)發(fā)板試用】RA4E2的DSP浮點(diǎn)性能的軟件浮點(diǎn)測(cè)試和硬件浮點(diǎn)測(cè)試對(duì)比

    , atan,等等基本操作。 當(dāng)然為了測(cè)試出硬件浮點(diǎn)運(yùn)算性能,這里很有必要在測(cè)試一下軟件浮點(diǎn)運(yùn)算能力,方便做個(gè)測(cè)試對(duì)比,怎么做軟件
    發(fā)表于 12-30 17:55

    FPGA中的浮點(diǎn)四則運(yùn)算是什么

    由于定點(diǎn)的四則運(yùn)算比較簡(jiǎn)單,如加減法只要注意符號(hào)擴(kuò)展,小數(shù)點(diǎn)對(duì)齊等問(wèn)題即可。在本文中,運(yùn)用在前一節(jié)中描述的自定義浮點(diǎn)格式FPGA中數(shù)的表示方法(下),完成浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過(guò)程 1.自
    的頭像 發(fā)表于 11-16 12:51 ?946次閱讀
    FPGA中的<b class='flag-5'>浮點(diǎn)</b>四則<b class='flag-5'>運(yùn)算</b>是什么

    FPGA中浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過(guò)程

    由于定點(diǎn)的四則運(yùn)算比較簡(jiǎn)單,如加減法只要注意符號(hào)擴(kuò)展,小數(shù)點(diǎn)對(duì)齊等問(wèn)題即可。在本文中,運(yùn)用在前一節(jié)中描述的自定義浮點(diǎn)格式FPGA中數(shù)的表示方法(下),完成浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過(guò)程 1.自
    的頭像 發(fā)表于 11-16 11:19 ?1442次閱讀
    FPGA中<b class='flag-5'>浮點(diǎn)</b>四則<b class='flag-5'>運(yùn)算</b>的實(shí)現(xiàn)過(guò)程

    【RA-Eco-RA2E1-48PIN-V1.0開(kāi)發(fā)板試用】在M23內(nèi)核上使用qfplib浮點(diǎn)運(yùn)算庫(kù)進(jìn)行浮點(diǎn)運(yùn)算

    運(yùn)算。難道由于硬件不支持FPU, 常用的M0/M0+/M23/M3內(nèi)核就無(wú)緣浮點(diǎn)運(yùn)算?答案是顯然不是的。 我們可以移植使用開(kāi)源的qfplib庫(kù)來(lái)實(shí)現(xiàn)
    發(fā)表于 11-05 22:07

    【AG32開(kāi)發(fā)板免費(fèi)試用】+數(shù)據(jù)采集存儲(chǔ)系統(tǒng)(2)-串口輸出+浮點(diǎn)運(yùn)算驗(yàn)證

    本次學(xué)習(xí)下串口配置和輸出。 并驗(yàn)證芯片的浮點(diǎn)運(yùn)算能力。 下面直接上干貨哦。 VE 配置 SYSCLK 100 HSECLK 8 GPIO4_1 PIN_31 # LED4 GPIO4_2
    發(fā)表于 10-31 21:22

    《算力芯片 高性能 CPU/GPU/NPU 微架構(gòu)分析》第1-4章閱讀心得——算力之巔:從基準(zhǔn)測(cè)試到CPU微架構(gòu)的深度探索

    叫好。SIMD就像是一位指揮家,用一個(gè)指令指揮整個(gè)樂(lè)團(tuán)同時(shí)演奏,大大提高了計(jì)算效率。計(jì)算單元設(shè)計(jì)是CPU性能提升的另一重要方向。ALU(算術(shù)邏輯單元)作為CPU的核心,負(fù)責(zé)執(zhí)行整數(shù)運(yùn)算
    發(fā)表于 10-19 01:21

    雙核cpu和單核cpu的區(qū)別

    雙核CPU與單核CPU在多個(gè)方面存在顯著差異,這些差異主要體現(xiàn)在處理能力、性能、運(yùn)行效率、功耗以及適用場(chǎng)景等方面。 一、概念與結(jié)構(gòu) 雙核CPU :指在一個(gè)處理器上集成兩個(gè)
    的頭像 發(fā)表于 09-24 16:17 ?7174次閱讀

    請(qǐng)問(wèn)AURIX TC3xx tricore架構(gòu)下浮點(diǎn)運(yùn)算和將浮點(diǎn)數(shù)小數(shù)點(diǎn)去掉變成整數(shù)來(lái)計(jì)算哪種方式更加節(jié)省算力?

    ? tricore架構(gòu)下CPU有專門的FPU來(lái)處理浮點(diǎn)數(shù)運(yùn)算,是否意味著用12.89參與運(yùn)算,在調(diào)用FPU來(lái)計(jì)算的情況下,計(jì)算時(shí)間不會(huì)比12890參與計(jì)算的時(shí)間長(zhǎng),甚至可能
    發(fā)表于 08-26 06:54