該文檔聚焦于 DCDC 芯片無(wú)輸出的問(wèn)題,分享調(diào)試經(jīng)驗(yàn),幫助工程師解決實(shí)際電路調(diào)試中的難題,主要內(nèi)容包括:
*附件:【調(diào)試經(jīng)驗(yàn)分享】DCDC芯片沒(méi)有輸出怎么辦?.pdf
- 檢查輸入引腳電壓 :芯片輸入電壓需在正常范圍,過(guò)低無(wú)法工作,過(guò)高會(huì)損壞芯片。使用示波器測(cè)量輸入電容端或芯片輸入引腳電壓波形,確保電壓平穩(wěn)且在推薦工作區(qū)間。
- 檢查 EN 腳(或類(lèi)似引腳) :EN 腳電壓要高于啟動(dòng)閾值芯片才能正常工作,且不能超管腳耐壓??赏獠抗╇娀蛏侠礁唠娖绞鼓?,內(nèi)部集成穩(wěn)壓管,通過(guò)合適阻值電阻上拉防止過(guò)壓損壞。不同輸入電壓情況,上拉方式有差異,高輸入電壓時(shí)常用分壓電阻分壓。
- 部分?jǐn)?shù)字芯片需軟件使能 :某些數(shù)字芯片默認(rèn)無(wú)輸出,如特定應(yīng)用場(chǎng)景下,需通過(guò)軟件修改芯片寄存器來(lái)使能。
- 檢查 VCC 腳 :VCC 腳用于給芯片內(nèi)部供電,不同芯片 VCC 電壓范圍不同,可查規(guī)格書(shū)。若輸入和 EN 腳電壓正常但 VCC 電壓異常,先檢查芯片焊接,若焊接無(wú)問(wèn)題則檢查貨源。
- 檢查輸出是否短路 :若輸出短路,先檢查空板,再拆掉芯片判斷。芯片摘掉不短路,可能芯片損壞;芯片摘掉仍短路,需檢查輸出電容或后級(jí)負(fù)載等其他器件。
- 測(cè)量 BOOT 腳波形分析工作狀態(tài) :若芯片開(kāi)關(guān)循環(huán)動(dòng)作,大概率觸發(fā)某種保護(hù),查看規(guī)格書(shū)核對(duì)保護(hù)觸發(fā)情況。若芯片長(zhǎng)時(shí)間不動(dòng)作,抓取啟動(dòng)波形,無(wú)開(kāi)關(guān)動(dòng)作則建議換芯片重試。
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
DCDC
+關(guān)注
關(guān)注
29文章
879瀏覽量
73034
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
【實(shí)驗(yàn)】DCDC芯片離奇“暴斃”!熱插拔背后的致命陷阱
在日常工作中,電子工程師們是不是常被一些莫名奇妙的故障搞得焦頭爛額?今天,就給大家分享一段筆者親身經(jīng)歷的“電子破案記”,關(guān)乎一個(gè)在正常供電下,卻因熱插拔瞬間“暴斃”的DCDC芯片,一起來(lái)看看背后

FPGA設(shè)計(jì)調(diào)試流程
調(diào)試,即Debug,有一定開(kāi)發(fā)經(jīng)驗(yàn)的人一定會(huì)明確這是設(shè)計(jì)中最復(fù)雜最磨人的部分。對(duì)于一個(gè)龐大復(fù)雜的FPGA工程而言,出現(xiàn)問(wèn)題的概率極大,這時(shí)如果沒(méi)有一個(gè)清晰的Debug思路,調(diào)試過(guò)程只能是像無(wú)

DCDC降壓芯片和線(xiàn)性穩(wěn)壓器的區(qū)別
期性地打開(kāi)和關(guān)閉,以控制電流的流動(dòng)。當(dāng)開(kāi)關(guān)閉合時(shí),輸入電壓直接施加在電感上,電感開(kāi)始儲(chǔ)存能量;當(dāng)開(kāi)關(guān)斷開(kāi)時(shí),電感釋放儲(chǔ)存的電能,繼續(xù)為負(fù)載供電,并通過(guò)輸出電容平滑輸出電壓。DCDC芯片
發(fā)表于 02-14 11:40
調(diào)試ADS1258過(guò)程中,當(dāng)START輸入高電平的時(shí)候, /DRDY信號(hào)一直為高,無(wú)低電平輸出,為什么?
在調(diào)試ADS1258過(guò)程中,配置都是正確的了,但是當(dāng)START輸入高電平的時(shí)候, /DRDY信號(hào)一直為高,無(wú)低電平輸出,這問(wèn)題怎么分析,沒(méi)什么頭緒,芯片配置正常后,應(yīng)該啟動(dòng)START
發(fā)表于 12-27 06:42
使用afe7070芯片配置后只有本振信號(hào)輸出,無(wú)DAC數(shù)據(jù)輸出,為什么?
使用afe7070芯片配置后只有本振信號(hào)輸出,無(wú)DAC數(shù)據(jù)輸出。
(使用afe7070的評(píng)估軟件生成的寄存器值,并通過(guò)spi讀回了內(nèi)部的寄存器值,設(shè)置afe7070工作模式為sign
發(fā)表于 12-23 06:45
電源管理芯片(DCDC、LDO、IGBT、MOSFET、功率接口、PMIC、電壓模塊)選型手冊(cè)介紹
電源管理芯片主要有:降壓DCDC轉(zhuǎn)換器、升壓DCDC轉(zhuǎn)換器升降壓DCDC轉(zhuǎn)換器高壓 LDO、低壓LDO、高性能LDOIGBT/MOSFET柵級(jí)驅(qū)動(dòng)器、PWM
發(fā)表于 11-30 12:49
?0次下載
電源環(huán)路快速調(diào)試理論與經(jīng)驗(yàn)
電源環(huán)路快速調(diào)試理論與經(jīng)驗(yàn) 在工程實(shí)際應(yīng)用中,下圖所示有源補(bǔ)償網(wǎng)絡(luò)最常見(jiàn): 有源補(bǔ)償網(wǎng)絡(luò)(一)的簡(jiǎn)圖如下所示: 以上均屬于有源超前-滯后補(bǔ)償網(wǎng)絡(luò),其傳遞函數(shù)、零點(diǎn)和極點(diǎn)的推導(dǎo)公式詳見(jiàn)徐德鴻教授所著

使用TAS5630B做PBTL輸出,調(diào)試無(wú)輸出怎么解決?
一個(gè)功放板,使用TAS5630B做PBTL輸出,目前調(diào)試無(wú)輸出。SD,OTW引腳均輸出高電平,沒(méi)有報(bào)錯(cuò)。但是空載情況下測(cè)試outA,B,
發(fā)表于 10-25 07:36
FPGA無(wú)芯片怎么進(jìn)行HDMI信號(hào)輸入
FPGA 在無(wú)外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉(zhuǎn)換成TMDS電平)。在無(wú)PHY芯片情況下怎么進(jìn)行HDMI

使用TAS2505-Q1作為音頻Codec芯片,BCLK和WCLK無(wú)頻率輸出是什么原因?
我現(xiàn)在使用TAS2505-Q1作為音頻Codec芯片,在調(diào)試設(shè)備驅(qū)動(dòng)時(shí),現(xiàn)在MCLK輸入是外部晶振給的,晶振頻率是12.288MHZ,在設(shè)備啟動(dòng)后,播放音頻文件時(shí),BCLK和WCLK無(wú)頻率輸
發(fā)表于 10-15 07:56
DCDC電源輸出噪聲大的原因
DCDC電源輸出噪聲大是一個(gè)復(fù)雜且多維度的問(wèn)題,它涉及到電源設(shè)計(jì)的多個(gè)方面以及外部環(huán)境的干擾。以下是對(duì)DCDC電源輸出噪聲大原因的詳細(xì)分析。
DCDC芯片的工作原理和主要特性
DCDC芯片,即直流-直流轉(zhuǎn)換器(DC-to-DC Converter)芯片,是一種電源轉(zhuǎn)換芯片,它可以將直流電壓轉(zhuǎn)換為另一種直流電壓 。這種芯片
DCDC模塊并聯(lián)使用方法
DCDC模塊并聯(lián)使用是一種在電子設(shè)備中常見(jiàn)的技術(shù)手段,特別是在需要提高系統(tǒng)輸出功率或?qū)崿F(xiàn)冗余備份的場(chǎng)合。以下將詳細(xì)闡述DCDC模塊并聯(lián)使用的方法,包括前期準(zhǔn)備、并聯(lián)設(shè)計(jì)、保護(hù)措施及實(shí)際應(yīng)用中的注意事項(xiàng)。
XTR115無(wú)輸出電流怎么解決?
輸入就是單片機(jī)DAC輸出的電壓、3V。Iret接到了AGND,輸出用電流表測(cè)(加電阻),無(wú)電流輸出。
電源是板子上的24V,24V下面有DCDC
發(fā)表于 08-16 09:57
雙向DCDC的一些問(wèn)題
做了一個(gè)雙向DCDC,采用EG3112做柵極驅(qū)動(dòng)芯片,調(diào)試的時(shí)候用信號(hào)發(fā)生器給芯片的HIN引腳(2號(hào)引腳)輸入了一個(gè)10KHz、高電平3.3V低電平0V的方波,理論上是BUCK的效果但
發(fā)表于 07-26 21:47
評(píng)論