電子發(fā)燒友網(wǎng)報道(文/吳子鵬)以前談論AI創(chuàng)新,更多會聚焦在核心處理器和算法上。不過,隨著AI功能的復雜度提升,傳統(tǒng)形式的IC設計已經(jīng)很難覆蓋全部的功能,系統(tǒng)級創(chuàng)新成為創(chuàng)新的新動能。在2024新思科技開發(fā)者大會上,新思科技主要闡述的便是如何通過EDA工具、IP和一系列軟硬件解決方案從芯片到系統(tǒng)賦能創(chuàng)新,和廣大開發(fā)者一起共創(chuàng)萬物智能的未來。
新思科技總裁兼首席執(zhí)行官蓋思新(Sassine Ghazi)表示:“三十多年來,我們不斷超越自己,致力于加速科技創(chuàng)新,以更好地賦能芯片公司、系統(tǒng)級公司乃至整個產(chǎn)業(yè)生態(tài)的發(fā)展?!睘榇?,新思科技推出了“從芯片到系統(tǒng)設計解決方案”的創(chuàng)新設計范式,通過全球領先的AI驅動型EDA全面解決方案Synopsys.ai和電子數(shù)字孿生技術、廣泛且經(jīng)驗證的IP產(chǎn)品組合、以及3DIC系統(tǒng)設計解決方案,全面助力AI、智能汽車、智能制造等前沿科技領域應對挑戰(zhàn),大幅提升他們的研發(fā)能力和生產(chǎn)力。
利用這些先進的工具,新思科技可以幫助開發(fā)者更好地實現(xiàn)AI方案創(chuàng)新。我們在開篇提到了系統(tǒng)級創(chuàng)新,事實上當前復雜的AI SoC就是一個大的系統(tǒng)。新思科技擁有完整的解決方案,幫助完成復雜SoC的設計。比如,新思科技提供一系列異構集成綜合技術來應對多芯粒系統(tǒng)的設計挑戰(zhàn),包括早期架構探索、Chiplet(芯粒)互聯(lián)、硅IP、系統(tǒng)簽核和測試診斷等方案。
在這些方案里,新思科技3DIC Compiler是業(yè)內僅有的統(tǒng)一、2.5和3D多裸晶芯片封裝協(xié)同設計與分析平臺,3DIC Compiler建立在新思科技Fusion Design Platform的通用的、統(tǒng)一數(shù)據(jù)模型的基礎架構之上,并結合了眾多變革性的多芯粒設計功能,以提供一個從架構到簽核的完整的平臺。
相信隨著科技的發(fā)展,新思科技會將更多創(chuàng)新技術融入EDA工具中,也會賦能更廣泛的智能化應用。正如新思科技全球資深副總裁、新思中國董事長兼總裁葛群先生所言,新思科技將加速技術創(chuàng)新步伐,與千行百業(yè)“在一起”,與開發(fā)者“在一起”,打造從芯片到系統(tǒng)的超融合創(chuàng)新平臺,為全球科技發(fā)展提供源源不斷的動力。
UCIe是一個綜合規(guī)范,定義了一個完整的die-to-die互連堆棧,支持多種協(xié)議,包括PCIe、CXL和廠商定義的流式協(xié)議。它采用各種數(shù)據(jù)包(flit)格式作為傳輸機制,并允許使用原始格式,在這種情況下可以繞過芯片間(Die-to-Die, D2D)適配器的CRC/重試功能。UCIe確保了兼容設備的互操作性,這是實現(xiàn)多die系統(tǒng)市場的強制性要求。
為了更好地幫助開發(fā)者利用好UCIe協(xié)議,新思科技正式發(fā)布全球領先的40G UCIe IP。新思科技40G UCIe IP的完整解決方案包括了物理層、控制器和驗證IP,是新思科技全面、可擴展的多芯片系統(tǒng)設計解決方案的關鍵組成部分,可實現(xiàn)從早期架構探索到制造的快速異構集成。新思科技40G UCIe IP支持有機基板和高密度先進封裝技術,使開發(fā)者能夠靈活地探索適合其需求的封裝選項。
新思科技40G UCIe IP帶來非常多的創(chuàng)新功能。比如,新思科技40G UCIe IP提供了測試和芯片生命周期管理 (SLM) 功能,可以幫助開發(fā)者顯著提升多芯粒系統(tǒng)的可靠性;新思科技40G UCIe IP提供單參考時鐘功能,簡化了時鐘架構并優(yōu)化了功耗;新思科技40G UCIe IP支持業(yè)界廣泛的芯片上互連結構,包括 AXI、CHI 芯片到芯片、streaming、PCI Express 和 CXL,保障了開發(fā)者設計的靈活性。
蓋思新在介紹新思科技40G UCIe IP時提到,新思科技40G UCIe IP面向AI、數(shù)據(jù)中心等領域提供全球領先的高帶寬,并且能夠在整個芯片生命周期內提高可測試性和可靠性,助力芯片產(chǎn)業(yè)提升生產(chǎn)力,持續(xù)加速Multi-Die等前沿科技的發(fā)展。
新思科技總裁兼首席執(zhí)行官蓋思新(Sassine Ghazi)表示:“三十多年來,我們不斷超越自己,致力于加速科技創(chuàng)新,以更好地賦能芯片公司、系統(tǒng)級公司乃至整個產(chǎn)業(yè)生態(tài)的發(fā)展?!睘榇?,新思科技推出了“從芯片到系統(tǒng)設計解決方案”的創(chuàng)新設計范式,通過全球領先的AI驅動型EDA全面解決方案Synopsys.ai和電子數(shù)字孿生技術、廣泛且經(jīng)驗證的IP產(chǎn)品組合、以及3DIC系統(tǒng)設計解決方案,全面助力AI、智能汽車、智能制造等前沿科技領域應對挑戰(zhàn),大幅提升他們的研發(fā)能力和生產(chǎn)力。
EDA和AI的雙向奔赴
新思科技在通過EDA工具和相關方案賦能AI產(chǎn)業(yè)的發(fā)展,同時新思科技的EDA工具也是AI技術蓬勃發(fā)展的受益者。以蓋思新提到的Synopsys.ai為例,Synopsys.ai是一個全棧式的AI驅動型EDA解決方案,在整個EDA堆棧中充分利用生成式人工智能(GenAI)力量,進一步提高先進芯片設計達成結果的效率。Synopsys.ai通過對話智能來提供協(xié)作、生成和自主功能。在大語言模型(LLM)的支持下,Synopsys.ai的GenAI功能可以部署在任何本地環(huán)境或云環(huán)境中。在Synopsys.ai套件中集成GenAI將為芯片開發(fā)者提供協(xié)作功能,以及專業(yè)化的工具指導;用于RTL設計、驗證及其他輔助資料創(chuàng)建的生成功能;用自然語言方式創(chuàng)建工作流程的自主功能。利用這些先進的工具,新思科技可以幫助開發(fā)者更好地實現(xiàn)AI方案創(chuàng)新。我們在開篇提到了系統(tǒng)級創(chuàng)新,事實上當前復雜的AI SoC就是一個大的系統(tǒng)。新思科技擁有完整的解決方案,幫助完成復雜SoC的設計。比如,新思科技提供一系列異構集成綜合技術來應對多芯粒系統(tǒng)的設計挑戰(zhàn),包括早期架構探索、Chiplet(芯粒)互聯(lián)、硅IP、系統(tǒng)簽核和測試診斷等方案。
在這些方案里,新思科技3DIC Compiler是業(yè)內僅有的統(tǒng)一、2.5和3D多裸晶芯片封裝協(xié)同設計與分析平臺,3DIC Compiler建立在新思科技Fusion Design Platform的通用的、統(tǒng)一數(shù)據(jù)模型的基礎架構之上,并結合了眾多變革性的多芯粒設計功能,以提供一個從架構到簽核的完整的平臺。
相信隨著科技的發(fā)展,新思科技會將更多創(chuàng)新技術融入EDA工具中,也會賦能更廣泛的智能化應用。正如新思科技全球資深副總裁、新思中國董事長兼總裁葛群先生所言,新思科技將加速技術創(chuàng)新步伐,與千行百業(yè)“在一起”,與開發(fā)者“在一起”,打造從芯片到系統(tǒng)的超融合創(chuàng)新平臺,為全球科技發(fā)展提供源源不斷的動力。
全球領先的40G UCIe IP
當AI芯片成為一個復雜的系統(tǒng)之后,芯片內部的互聯(lián)就變得非常關鍵。尤其是在Chiplet逐漸成為設計復雜SoC的有效手段之后,互聯(lián)的敏捷設計和效率就變得更加重要。在構建多芯粒系統(tǒng)時,UCIe(Unified Chiplet Interconnect Express)被寄予厚望。UCIe是一個綜合規(guī)范,定義了一個完整的die-to-die互連堆棧,支持多種協(xié)議,包括PCIe、CXL和廠商定義的流式協(xié)議。它采用各種數(shù)據(jù)包(flit)格式作為傳輸機制,并允許使用原始格式,在這種情況下可以繞過芯片間(Die-to-Die, D2D)適配器的CRC/重試功能。UCIe確保了兼容設備的互操作性,這是實現(xiàn)多die系統(tǒng)市場的強制性要求。
為了更好地幫助開發(fā)者利用好UCIe協(xié)議,新思科技正式發(fā)布全球領先的40G UCIe IP。新思科技40G UCIe IP的完整解決方案包括了物理層、控制器和驗證IP,是新思科技全面、可擴展的多芯片系統(tǒng)設計解決方案的關鍵組成部分,可實現(xiàn)從早期架構探索到制造的快速異構集成。新思科技40G UCIe IP支持有機基板和高密度先進封裝技術,使開發(fā)者能夠靈活地探索適合其需求的封裝選項。
新思科技40G UCIe IP帶來非常多的創(chuàng)新功能。比如,新思科技40G UCIe IP提供了測試和芯片生命周期管理 (SLM) 功能,可以幫助開發(fā)者顯著提升多芯粒系統(tǒng)的可靠性;新思科技40G UCIe IP提供單參考時鐘功能,簡化了時鐘架構并優(yōu)化了功耗;新思科技40G UCIe IP支持業(yè)界廣泛的芯片上互連結構,包括 AXI、CHI 芯片到芯片、streaming、PCI Express 和 CXL,保障了開發(fā)者設計的靈活性。
蓋思新在介紹新思科技40G UCIe IP時提到,新思科技40G UCIe IP面向AI、數(shù)據(jù)中心等領域提供全球領先的高帶寬,并且能夠在整個芯片生命周期內提高可測試性和可靠性,助力芯片產(chǎn)業(yè)提升生產(chǎn)力,持續(xù)加速Multi-Die等前沿科技的發(fā)展。
結語
在人工智能時代,應用對算力需求的速度要快于芯片的發(fā)展速度,在2024新思科技開發(fā)者大會和一些公開報告上都提到了這一點。當傳統(tǒng)意義上的芯片算力跟不上AI應用的需求時,多芯粒系統(tǒng)成為突破性能的關鍵,新思科技能夠提供完整的、領先的解決方案,幫助開發(fā)者應對復雜SoC的設計,讓AI硬件系統(tǒng)性能提升換擋提速。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
IC設計
+關注
關注
38文章
1360瀏覽量
105816 -
新思科技
+關注
關注
5文章
870瀏覽量
51563
發(fā)布評論請先 登錄
相關推薦
熱點推薦
新思科技CEO蓋思新致函:Ansys正式加入新思科技,共同激發(fā)從芯片到系統(tǒng)工程創(chuàng)新
硅片設計、IP核、仿真和分析領域的業(yè)界先鋒匯聚一堂,打造從芯片到系統(tǒng)工程解決方案領域的行業(yè)領導者。我們將攜手,最大限度地提升開發(fā)者的能力,使他們能夠快速創(chuàng)新
2025年聯(lián)想創(chuàng)新科技大會即將開幕
正式定檔!2025年聯(lián)想創(chuàng)新科技大會(Tech World),將于5月7日在上海世博中心精彩開幕。大會以“Smarter AI for all 讓AI成為創(chuàng)新生產(chǎn)力”為主題,將聚焦混合
新思科技邀您相約DVCon China 2025
在人工智能不斷深度滲透到各應用領域的當下,芯片設計驗證領域的前沿探索從未停歇。作為從芯片到系統(tǒng)設計解決方案的全球領導者,新思科技受邀出席全球
砥礪創(chuàng)新 芯耀未來——武漢芯源半導體榮膺21ic電子網(wǎng)2024年度“創(chuàng)新驅動獎”
2024年,芯途璀璨,創(chuàng)新不止。武漢芯源半導體有限公司(以下簡稱“武漢芯源半導體”)在21ic電子網(wǎng)主辦的2024年度榮耀獎項評選中,憑借卓越的技術創(chuàng)新實力與行業(yè)貢獻,榮膺“年度創(chuàng)新驅
發(fā)表于 03-13 14:21
Banana Pi 與瑞薩電子攜手共同推動開源創(chuàng)新:BPI-AI2N
與嵌入式系統(tǒng)的優(yōu)勢,該聯(lián)合解決方案旨在打造更開放、更靈活的軟硬件平臺。
“此次合作將提升瑞薩在開源社區(qū)的知名度?;?RZ/V2N 的突破性 BPI-AI2N SOM 有望對多個行業(yè)產(chǎn)生重大影響,為工程師
發(fā)表于 03-12 09:43
USB轉UART芯片大全:從經(jīng)典到創(chuàng)新,總有一款適合你!
USB轉UART芯片大全:從經(jīng)典到創(chuàng)新,總有一款適合你!
貝思科爾推出創(chuàng)新工具,限時免費試用
深圳市貝思科爾軟件技術有限公司(貝思科爾)一直以來都致力于為電子行業(yè)提供創(chuàng)新實用的解決方案。近日,貝思科爾重磅推出了三款全新工具:Schem
美洽榮登2024中國生成式AI 創(chuàng)新企業(yè)系列榜單-智能客服創(chuàng)新企業(yè)榜
創(chuàng)新企業(yè)系列榜單” 從ChatGPT的火爆到Sora的發(fā)布,大模型正以驚人的速度迭代升級,這股浪潮不僅刷新了技術邊界,更顛覆了各行各業(yè)的傳統(tǒng)認知。 在中國,越來越多的企業(yè)正在融合AI

節(jié)能回饋式負載技術創(chuàng)新與發(fā)展
負載技術的創(chuàng)新和發(fā)展為電力系統(tǒng)的節(jié)能和環(huán)保提供了新的可能性,它的創(chuàng)新性體現(xiàn)在其設計理念、技術和應用領域上。然而,我們還需要進一步的研究和探索,以解決其在實際應用中面臨的挑戰(zhàn),進一步提高
發(fā)表于 10-17 09:46
《AI for Science:人工智能驅動科學創(chuàng)新》第6章人AI與能源科學讀后感
驅動科學創(chuàng)新》的第6章為我提供了寶貴的知識和見解,讓我對人工智能在能源科學中的應用有了更深入的認識。通過閱讀這一章,我更加堅信人工智能在未來能源科學領域中的重要地位和作用。同時,我也意識到在推動人工智能與能源科學融合的過程中,需
發(fā)表于 10-14 09:27
AI for Science:人工智能驅動科學創(chuàng)新》第4章-AI與生命科學讀后感
很幸運社區(qū)給我一個閱讀此書的機會,感謝平臺。
《AI for Science:人工智能驅動科學創(chuàng)新》第4章關于AI與生命科學的部分,為我們揭示了人工智能技術在生命科學領域中的廣泛應用和
發(fā)表于 10-14 09:21
《AI for Science:人工智能驅動科學創(chuàng)新》第二章AI for Science的技術支撐學習心得
和數(shù)量直接影響到模型的準確性和可靠性。因此,數(shù)據(jù)獲取、處理、分析和質量控制在AI for Science中至關重要。此外,數(shù)據(jù)驅動的研究范式也促使科學家從傳統(tǒng)的假設驅動轉向更加靈活和開放的研究方法
發(fā)表于 10-14 09:16
《AI for Science:人工智能驅動科學創(chuàng)新》第一章人工智能驅動的科學創(chuàng)新學習心得
。
5. 展望未來
最后,第一章讓我對人工智能驅動的科學創(chuàng)新未來充滿了期待。隨著技術的不斷進步和應用場景的拓展,AI將在更多領域發(fā)揮關鍵作用,從基礎科學到應用科學,從理論研究
發(fā)表于 10-14 09:12
從芯片到系統(tǒng)賦能創(chuàng)新:2024新思科技開發(fā)者大會共創(chuàng)萬物智能未來
9月10日,芯片行業(yè)年度嘉年華“2024新思科技開發(fā)者大會”在上海成功舉辦,匯聚全球科技領袖,與全場芯片開發(fā)者們一起探討如何加速從芯片到更廣泛科技領域的創(chuàng)新,共創(chuàng)萬物智能時代。 新
發(fā)表于 09-11 10:45
?470次閱讀

名單公布!【書籍評測活動NO.44】AI for Science:人工智能驅動科學創(chuàng)新
!
《AI for Science:人工智能驅動科學創(chuàng)新》 這本書便將為讀者徐徐展開AI for Science的美麗圖景,與大家一起去了解:
人工智能究竟幫科學家做了什么?
人工智能將如何改變我們所生
發(fā)表于 09-09 13:54
評論