99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在做仿真時有沒有辦法更好得模擬跨時鐘域的情況?

FPGA開發(fā)之路 ? 來源:FPGA開發(fā)之路 ? 2024-01-24 10:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

首先需要指出本文題目所指的仿真指的是功能仿真,即不帶時序信息的仿真。

每個FPGA developer都會做功能仿真驗證RTL代碼功能的正確性。我們知道在功能仿真中是沒有考慮延遲的,組合邏輯是零延遲,寄存器也是在時鐘跳變沿瞬時完成采樣。

對于同步電路來說,功能仿真完成后,再加上靜態(tài)時序分析,我們基本能確保設(shè)計的電路能正確工作(有一些情況例外,比如綜合的結(jié)果和仿真的結(jié)果不同)。但是對于異步電路,功能仿真的零延遲特性沒法很好模擬跨時鐘域時的情況,在靜態(tài)時序分析時我們一般也是false path,不做后仿真(時序仿真)則很難確保跨時鐘域電路設(shè)計的正確性。

那么我們在做仿真時有沒有辦法更好得模擬跨時鐘域的情況?

先看看跨時鐘域有什么特性?一是亞穩(wěn)態(tài)導(dǎo)致采樣到的信號出現(xiàn)隨機(jī)值,二是跨時鐘域不是瞬時結(jié)束的,而是會持續(xù)一段時間。

依據(jù)此特性,我們在功能仿真時可以手動給跨時鐘域信號加延遲。延遲的大小可以是random的一個值來更好得模擬隨機(jī)采樣值,而且最好是能在真實延遲的大概范圍。

舉個例子。

假設(shè)我們是跨時鐘域采樣一個bit的信號,輸入信號不停在0和1之間跳變。如下圖所示,data1_q是輸入單bit信號的寄存器輸出,data1_q_delay則是對data1_q添加延遲后的信號。data2_q是在目的時鐘域clk2對data1_q的采樣,data2_q_delay則是在目的時鐘域?qū)ata1_q_delay的采樣。

370ae564-b9ed-11ee-8b88-92fbcf53809c.jpg

從圖中可以看到,data2_q在跨時鐘域時只有一個cycle采到錯誤的值,data2_q_delay則較好的模擬出了采樣值的隨機(jī)性,而且會持續(xù)多個cycle出現(xiàn)“隨機(jī)”值。




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5435

    瀏覽量

    124590
  • 靜態(tài)時序分析
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    9689
  • 時鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    468

    瀏覽量

    29239

原文標(biāo)題:跨時鐘域如何仿真?

文章出處:【微信號:FPGA開發(fā)之路,微信公眾號:FPGA開發(fā)之路】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    IGBT驅(qū)動波形負(fù)壓關(guān)斷時有上升尖峰,請問有沒有辦法可以抑制?

    逆變器,用的一個橋臂IGBT模塊,IGBT驅(qū)動波形下管負(fù)壓關(guān)斷時有上升尖峰,請問有沒有辦法可以抑制?圖中黃色是下管驅(qū)動波形,藍(lán)色是上管驅(qū)動波形。
    發(fā)表于 04-03 11:20

    gpio0有沒有辦法切換復(fù)位以防止獲取時鐘輸出?

    我發(fā)現(xiàn)在原型設(shè)計情況下,gpio0 輸出 26Mhz 時鐘這一事實可能會導(dǎo)致相當(dāng)多的噪聲問題。電纜等由于 gpio0 必須被拉高或拉低才能控制引導(dǎo)模式,因此它必須連接到編程器,通常通過電纜。有沒有辦法
    發(fā)表于 07-08 06:45

    ads1256有沒有辦法在不換ad的情況下采集10路信號?

    在使用ads1256,但是發(fā)現(xiàn)需要采集10路信號,有沒有辦法在不換ad的情況下采集10路信號
    發(fā)表于 01-22 07:36

    S32G3有沒有辦法從.map文件確定SRAM使用情況?

    我有 NXP S32G3 板。我有 .map 文件。有沒有辦法從 .map 文件確定 SRAM 使用情況。 非常感謝幫助。
    發(fā)表于 04-08 06:00

    quartus仿真雙口RAM 實現(xiàn)時鐘通信

    雙口RAM如何實現(xiàn)時鐘通信???怎么在quartus ii仿真???
    發(fā)表于 05-02 21:51

    有沒有辦法模擬FET的大信號時域

    親愛的All有沒有辦法在ADS 2011.10中使用實時有源負(fù)載牽引技術(shù)模擬FET的大信號時域?如果這是可能的話,如果有例子,它將是值得的。先謝謝你 以上來自于谷歌翻譯 以下為原文Dear All
    發(fā)表于 10-09 09:52

    TCL有沒有辦法沒有重新運行模擬情況下獲得HDL對象的值?

    get_value將在當(dāng)前時間獲取HDL對象的值。我想要一個命令來獲取更早的值。一種方法是通過重新運行模擬來使用get_value進(jìn)行日志記錄。有沒有辦法沒有重新運行模擬
    發(fā)表于 05-18 08:51

    有沒有辦法找出觸摸按鈕時的X和Y坐標(biāo)呢?

    謝謝你的幫忙。在按下視圖類的按鈕時有沒有辦法找出觸摸的X,Y坐標(biāo)?謝謝你。
    發(fā)表于 12-26 06:36

    有沒有辦法在不清潔ZMK的情況下更換新電池?

    我正在研究 IMX8MP evk,我想實現(xiàn)篡改保護(hù),當(dāng)篡改發(fā)生時,ZMK 將被清除。在我看來SNVS是工作在power-always-on,所以我們需要放置一個cell battery。 我的問題是當(dāng)電池沒電時,ZMK 會被清洗嗎?我有沒有辦法在不清潔 ZMK 的
    發(fā)表于 03-24 08:27

    AT+HTTPCLIENT有沒有辦法打斷命令?

    版本: v2.2.0.0 ESP32-WROVER_AT_Bin_V2.2.0.0 問題描述: 1) AT+HTTPCLIENT命令看上去沒有辦法中止 有沒有辦法打斷這樣的命令? 2
    發(fā)表于 04-24 08:09

    如何利用FPGA設(shè)計一個時鐘的同步策略?

    基于FPGA的數(shù)字系統(tǒng)設(shè)計中大都推薦采用同步時序的設(shè)計,也就是單時鐘系統(tǒng)。但是實際的工程中,純粹單時鐘系統(tǒng)設(shè)計的情況很少,特別是設(shè)計模塊與外圍芯片的通信中,
    的頭像 發(fā)表于 09-01 08:29 ?5770次閱讀
    如何利用FPGA設(shè)計一個<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的同步策略?

    時鐘電路設(shè)計總結(jié)

    時鐘操作包括同步時鐘操作和異步
    的頭像 發(fā)表于 05-18 09:18 ?1026次閱讀
    <b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>電路設(shè)計總結(jié)

    FPGA時鐘處理方法(一)

    時鐘是FPGA設(shè)計中最容易出錯的設(shè)計模塊,而且一旦時鐘出現(xiàn)問題,定位排查會非常困難,因為
    的頭像 發(fā)表于 05-25 15:06 ?2527次閱讀
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法(一)

    FPGA時鐘處理方法(二)

    上一篇文章已經(jīng)講過了單bit時鐘的處理方法,這次解說一下多bit的時鐘方法。
    的頭像 發(fā)表于 05-25 15:07 ?1335次閱讀
    FPGA<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法(二)

    有沒有辦法像debug RTL代碼一樣將UVM中變量拉到波形上看呢?

    我們常用的debug UVM的方法是通過打印log實現(xiàn)。有沒有辦法像 debug RTL代碼一樣將 UVM 中變量拉到波形上看呢?答案是有的,下面讓我們看看是怎么做到的。
    的頭像 發(fā)表于 06-29 15:14 ?2309次閱讀
    <b class='flag-5'>有沒有辦法</b>像debug RTL代碼一樣將UVM中變量拉到波形上看呢?