99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence 推出新的系統(tǒng)原型驗(yàn)證流程,將支持范圍擴(kuò)展到 3Dblox 2.0 標(biāo)準(zhǔn)

Cadence楷登 ? 來源:未知 ? 2023-10-08 15:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

內(nèi)容提要

Cadence Integrity 3D-IC 平臺現(xiàn)已全面支持最新版 3Dblox 2.0 標(biāo)準(zhǔn),涵蓋 TSMC 的 3DFabric 產(chǎn)品

Integrity 3D-IC 平臺以獨(dú)特的方式將系統(tǒng)規(guī)劃、實(shí)現(xiàn)和系統(tǒng)層級分析整合成為一個解決方案,實(shí)現(xiàn)無縫的原型驗(yàn)證

共同客戶可為其 AI、移動、5G、超大規(guī)模計算和物聯(lián)網(wǎng) 3D-IC 設(shè)計進(jìn)行系統(tǒng)原型建模,加快多芯粒設(shè)計周轉(zhuǎn)時間

中國上海,2023 年 10 月 8 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布推出新的系統(tǒng)原型驗(yàn)證流程,該流程基于 CadenceIntegrity3D-IC 平臺,并支持 3Dblox 2.0 標(biāo)準(zhǔn)。Integrity 3D-IC 平臺完全兼容 3Dblox 2.0 標(biāo)準(zhǔn)語言擴(kuò)展,流程針對所有臺積電(TSMC)最新的 3DFabric產(chǎn)品進(jìn)行了優(yōu)化,包括Integrated Fan-Out(InFO)、Chip-on-Wafer-on-Substrate(CoWoS)System-on-Integrated-Chips(TSMC-SoIC)技術(shù)。通過 Cadence 與 TSMC 的最新合作,客戶可為其 AI、移動、5G、超大規(guī)模計算和物聯(lián)網(wǎng) 3D-IC 設(shè)計進(jìn)行系統(tǒng)原型建模,加快設(shè)計周轉(zhuǎn)時間。

原型驗(yàn)證需要對各種 3DFabric 技術(shù)采用兩種不同類型的可行性檢查方法:用于熱分析和 EM-IR 分析的粗粒度可行性,以及用于 die-to-die 連接的細(xì)粒度可行性。粗粒度可行性通過與 Integrity 3D-IC Platform 的系統(tǒng)級工具集成實(shí)現(xiàn),包括 Voltus IC 電源完整性解決方案 和 Celsius 熱求解器,可為 TSMC 所有最新 3DFabric 配置提供無縫的原型驗(yàn)證。細(xì)粒度可行性通過硅布線解決方案以及合作開發(fā)用于 3DFabric 技術(shù)的新一代自動布線工具來實(shí)現(xiàn),其中包括支持 TSMC InFO 和 CoWoS 產(chǎn)品的原型驗(yàn)證功能,該功能通過 Integrity 3D-IC 實(shí)現(xiàn),可有效提升性能。

Integrity 3D-IC 平臺經(jīng)認(rèn)證可用于 TSMC 的 3DFabric 和 3Dblox 2.0 規(guī)范。它將系統(tǒng)規(guī)劃、實(shí)現(xiàn)和系統(tǒng)級分析整合到一個平臺中,由于 Cadence 3D 設(shè)計和系統(tǒng)分析工具之間共享基礎(chǔ)框架,客戶可以更高效地執(zhí)行可行性檢查。此外,Cadence AllegroX 封裝解決方案還通過先進(jìn)的 InFO 專用設(shè)計規(guī)則檢查(DRC)得到了增強(qiáng)。

支持 3Dblox 2.0 標(biāo)準(zhǔn)的流程提供芯片鏡像功能,使工程師能夠重復(fù)使用芯粒模塊數(shù)據(jù),提高生產(chǎn)力和性能。此外,這些流程還通過 Cadence Pegasus驗(yàn)證系統(tǒng)提供芯粒之間的 DRC,幫助設(shè)計人員自動創(chuàng)建用于 DRC 的芯粒間 CAD 層。

“隨著多種封裝選項(xiàng)可用于實(shí)現(xiàn)多晶粒芯片設(shè)計,早期原型驗(yàn)證和可行性研究的重要性日益凸顯,”TSMC 設(shè)計基礎(chǔ)架構(gòu)管理事業(yè)部負(fù)責(zé)人 Dan Kochpatcharin 表示,“通過我們與 Cadence 的持續(xù)合作,以及新增支持 3Dblox 2.0 標(biāo)準(zhǔn)的最新原型驗(yàn)證功能,雙方的客戶能夠利用 TSMC 全面的 3DFabric 技術(shù)和 Cadence 流程,顯著提高 3D-IC 設(shè)計的生產(chǎn)力,加快產(chǎn)品上市。”

“Cadence Integrity 3D-IC 平臺是一個統(tǒng)一的解決方案,為客戶提供了一種有效的途徑,利用新的 3Dblox 2.0 原型驗(yàn)證功能,借助 TSMC 的 3DFabric 技術(shù)打造領(lǐng)先的 3D-IC 設(shè)計,”Cadence 資深副總裁兼數(shù)字與簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 博士表示,“得益于我們與 TSMC 的緊密合作,采用 Cadence 的新流程與 3Dblox 2.0 標(biāo)準(zhǔn),客戶能夠加快新一代多芯粒設(shè)計的創(chuàng)新步伐?!?/span>

Cadence Integrity 3D-IC 平臺包括 Allegro X 封裝技術(shù),是 Cadence 更廣泛的 3D-IC 產(chǎn)品的一部分。該產(chǎn)品支持 Cadence 智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,旨在幫助客戶實(shí)現(xiàn)系統(tǒng)級封裝(SiP)卓越設(shè)計。

有關(guān) Integrity 3D-IC 平臺

更多信息,請訪問

www.cadence.com/go/integrity3dblox2

(您可復(fù)制至瀏覽器或點(diǎn)擊閱讀原文打開)

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計概念成為現(xiàn)實(shí)。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設(shè)備、航空、消費(fèi)電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪問公司網(wǎng)站www.cadence.com。

2023 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。所有其他標(biāo)識均為其各自所有者的資產(chǎn)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    975

    瀏覽量

    144462

原文標(biāo)題:Cadence 推出新的系統(tǒng)原型驗(yàn)證流程,將支持范圍擴(kuò)展到 3Dblox 2.0 標(biāo)準(zhǔn)

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Cadence推出Cerebrus AI Studio

    為了滿足高復(fù)雜度半導(dǎo)體芯片設(shè)計中面臨的時間節(jié)點(diǎn)緊迫、設(shè)計目標(biāo)極具挑戰(zhàn)性以及設(shè)計專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首個支持
    的頭像 發(fā)表于 07-07 16:12 ?260次閱讀

    超大規(guī)模芯片驗(yàn)證:基于AMD VP1902的S8-100原型驗(yàn)證系統(tǒng)實(shí)測性能翻倍

    引言隨著AI、HPC及超大規(guī)模芯片設(shè)計需求呈指數(shù)級增長原型驗(yàn)證平臺已成為芯片設(shè)計流程驗(yàn)證復(fù)雜架構(gòu)、縮短迭代周期的核心工具。然而,傳統(tǒng)原型
    的頭像 發(fā)表于 06-06 13:13 ?539次閱讀
    超大規(guī)模芯片<b class='flag-5'>驗(yàn)證</b>:基于AMD VP1902的S8-100<b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>系統(tǒng)</b>實(shí)測性能翻倍

    Cadence Conformal AI Studio助力前端驗(yàn)證設(shè)計

    Cadence 推出最新的前端驗(yàn)證設(shè)計方案 Conformal AI Studio,專為解決日益復(fù)雜的前端設(shè)計挑戰(zhàn)而打造,旨在提升設(shè)計人員的工作效率,進(jìn)而優(yōu)化全流程功耗、效能和面積(P
    的頭像 發(fā)表于 06-04 11:16 ?754次閱讀

    Princetel 推出新的手動電纜卷筒在線配置器

    和定制模塊化電纜卷筒(手動和電動)。該公司近期宣布為其手動電纜卷筒產(chǎn)品線推出新的在線配置器 。這種用戶友好型工具使設(shè)計工程師能夠創(chuàng)建手動電纜卷筒的定制配置,大大簡化了設(shè)計流程,節(jié)省了寶貴的工程時間
    發(fā)表于 04-18 15:41

    新思科技推出全新HAPS-200原型驗(yàn)證系統(tǒng)和ZeBu仿真系統(tǒng)

    新思科技近日宣布,全面升級其高性能硬件輔助驗(yàn)證(HAV)產(chǎn)品組合,推出全新一代HAPS-200原型驗(yàn)證系統(tǒng)和ZeBu仿真
    的頭像 發(fā)表于 04-03 14:22 ?966次閱讀
    新思科技<b class='flag-5'>推出</b>全新HAPS-200<b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>系統(tǒng)</b>和ZeBu仿真<b class='flag-5'>系統(tǒng)</b>

    新思科技推出基于AMD芯片的新一代原型驗(yàn)證系統(tǒng)

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應(yīng)系統(tǒng)級芯片(SoC)的HAPS?原型驗(yàn)證系統(tǒng),以此進(jìn)
    的頭像 發(fā)表于 02-19 17:12 ?690次閱讀

    SEGGER SystemView支持多核行為的觀察和驗(yàn)證

    2025年2月,SEGGER宣布其實(shí)時軟件驗(yàn)證和可視化工具SystemView增加了多核支持,將其功能擴(kuò)展到單個芯片上具有多個CPU內(nèi)核的系統(tǒng)。
    的頭像 發(fā)表于 02-07 11:24 ?661次閱讀
    SEGGER SystemView<b class='flag-5'>支持</b>多核行為的觀察和<b class='flag-5'>驗(yàn)證</b>

    Cadence推出Palladium Z3與Protium X3系統(tǒng)

    楷登電子(Cadence)公司近日宣布,正式推出新一代Cadence? Palladium? Z3 Emulation和Protium? X3
    的頭像 發(fā)表于 01-07 13:48 ?1082次閱讀

    Cadence推出新一代驗(yàn)證系統(tǒng)

    楷登電子(Cadence)上半年震撼發(fā)布了新一代Cadence? Palladium? Z3 Emulation和Protium? X3 FPGA
    的頭像 發(fā)表于 12-30 10:37 ?657次閱讀

    Nordic推出最新物聯(lián)網(wǎng)原型驗(yàn)證平臺Thingy:91 X

    近日,全球低功耗無線連接解決方案的領(lǐng)軍企業(yè)Nordic Semiconductor正式推出了其最新的物聯(lián)網(wǎng)原型驗(yàn)證平臺——Thingy:91 X。該平臺專為LTE-M、NB-IoT、Wi-Fi
    的頭像 發(fā)表于 12-11 10:13 ?1550次閱讀

    芯華章發(fā)布新一代FPGA原型驗(yàn)證系統(tǒng)HuaPro P3

    近日,芯華章正式推出了其新一代高性能FPGA原型驗(yàn)證系統(tǒng)——HuaPro P3。這款系統(tǒng)集成了最
    的頭像 發(fā)表于 12-11 09:52 ?618次閱讀

    芯華章推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)

    華章科技,也在不斷提升硬件驗(yàn)證的對應(yīng)方案和產(chǎn)品能力。 HuaPro P3作為芯華章第三代FPGA驗(yàn)證系統(tǒng)產(chǎn)品,采用最新一代可編程SoC芯片,結(jié)合自研的HPE Compiler工具鏈,可
    發(fā)表于 12-10 10:49 ?606次閱讀
    芯華章<b class='flag-5'>推出新</b>一代高性能FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>系統(tǒng)</b>

    國產(chǎn)EDA公司芯華章科技推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)

    作為國產(chǎn)EDA公司的芯華章科技,也在不斷提升硬件驗(yàn)證的對應(yīng)方案和產(chǎn)品能力。 HuaPro P3作為芯華章第三代FPGA驗(yàn)證系統(tǒng)產(chǎn)品,采用最新一代可編程SoC芯片,結(jié)合自研的HPE Co
    發(fā)表于 12-10 09:17 ?715次閱讀
    國產(chǎn)EDA公司芯華章科技<b class='flag-5'>推出新</b>一代高性能FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗(yàn)證</b><b class='flag-5'>系統(tǒng)</b>

    使用外部基準(zhǔn)電壓源VOUT擴(kuò)展到1.2 V以下

    電子發(fā)燒友網(wǎng)站提供《使用外部基準(zhǔn)電壓源VOUT擴(kuò)展到1.2 V以下.pdf》資料免費(fèi)下載
    發(fā)表于 10-11 09:19 ?0次下載
    使用外部基準(zhǔn)電壓源<b class='flag-5'>將</b>VOUT<b class='flag-5'>擴(kuò)展到</b>1.2 V以下

    通過應(yīng)用頻率TPS92210的調(diào)光范圍擴(kuò)展到通用AC范圍

    電子發(fā)燒友網(wǎng)站提供《通過應(yīng)用頻率TPS92210的調(diào)光范圍擴(kuò)展到通用AC范圍.pdf》資料免費(fèi)下載
    發(fā)表于 10-09 09:38 ?0次下載
    通過應(yīng)用頻率<b class='flag-5'>將</b>TPS92210的調(diào)光<b class='flag-5'>范圍</b><b class='flag-5'>擴(kuò)展到</b>通用AC<b class='flag-5'>范圍</b>