使用Cadence Allegro進(jìn)行PCB設(shè)計(jì)時(shí),經(jīng)常用到Subdrawing功能進(jìn)行走線和孔的復(fù)用,Subdrawing的孔和線避免不了與原用的線和孔進(jìn)行重疊。
線重疊比較容易解決,但孔重疊就比較麻煩。
小易今天就碰到了這個(gè)麻煩,小易的規(guī)則是這樣設(shè)置的,首先把Same Net Spacing的檢查打開,如下圖所示;
接著把Same Net Spacing的所有間距設(shè)置為0,如下圖所示;
這樣,同網(wǎng)絡(luò)的VIA相交時(shí),就會(huì)有DRC產(chǎn)生,如下左圖所示;但如果兩個(gè)VIA相交的更狠些,直到兩個(gè)Hole相交后,如下右圖所示,發(fā)現(xiàn)DRC就沒有了,這個(gè)就很奇怪了。
究其原因,Allegro在15.2版本之前,沒有做槽孔的功能,當(dāng)時(shí)槽孔的做法就是把N個(gè)通孔通過Hole交叉疊加的方式來做出來的,如上右圖,板廠會(huì)將兩個(gè)Hole交叉的地方做成一個(gè)槽孔,這在Allegro的認(rèn)知中,就認(rèn)為這種做法是做成一個(gè)槽孔,所以就不會(huì)有DRC產(chǎn)生了。
Cadencen Allegro發(fā)展到現(xiàn)在的2022版,已經(jīng)不需要通過疊孔的方式來做槽孔了,如下圖所示,專門有做槽孔的選項(xiàng)。鉆孔重疊在PCB設(shè)計(jì)
中就不能允許存在了。但Cadence Allegro軟件本身又無法查出這種Hole相交的疊孔,也不知道Cadence公司為什么不更新這個(gè)檢測功能,有同仁知道的可以在文章后面幫忙發(fā)出來,在這里先謝了。
不過鉆孔重疊對DFM來說,卻是非常簡單的一個(gè)事,下面就用華秋DFM軟件來說明下檢查的方法。
第一步,不用出GERBER資料,直接硬干,打開PCB文件,就是這么強(qiáng)大;華秋DFM可以直接打開PCB文件,不需要每次都要繁瑣的反復(fù)出GERBER文件或ODB++文件;
第二步,打開PCB文件后,直接點(diǎn)擊“一鍵DFM分析”按鈕,如下圖所示;
第三步,PCB的分析結(jié)果出現(xiàn)在右側(cè),如下圖所示,孔到孔的間距出現(xiàn)紅色,間距0mil;
第四步,點(diǎn)擊右側(cè)紅色“查看”按鈕,就出現(xiàn)了一個(gè)檢查孔到孔的對話,點(diǎn)擊右側(cè)分析結(jié)果,會(huì)自動(dòng)跳到相應(yīng)的孔重疊的地方,如下圖所示;
第五步,根據(jù)檢查的結(jié)果,在PCB里進(jìn)行更改,刪除多余的重疊孔。
-
Cadence
+關(guān)注
關(guān)注
67文章
975瀏覽量
144463 -
PCB設(shè)計(jì)
+關(guān)注
關(guān)注
396文章
4803瀏覽量
90569 -
DRC
+關(guān)注
關(guān)注
2文章
155瀏覽量
37141
發(fā)布評論請先 登錄
請問,在LAYOUT中可以鉆孔,但是轉(zhuǎn)到ROUTER之后,卻不能鉆孔
cadence 原理圖檢查工具
CAD軟件中如何刪除重疊線?
C6748中UDP通信例程出現(xiàn)內(nèi)存重疊問題
cadence allegro自動(dòng)生成鉆孔

基于Cadence軟件DRACULA工具的LVS檢查

基于Cadence軟件DRACULA工具的DRC檢查

如何在Cadence Allegro軟件中制作槽孔焊盤

評論