99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

在FPGA中實現(xiàn)MCU內(nèi)核的快速運行

FPGA設計論壇 ? 來源:未知 ? 2023-08-14 10:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToQ0OASMQzAAAEQ5Qq7p0602.png

點擊上方藍字關注我們

有時,微控制器本身可以完全吸收設計的所有功能要求。對于絕大多數(shù)嵌入式系統(tǒng)設計而言,編程良好,高度集成的嵌入式處理器是工程師可以使用的成本效益,功效,速度快的解決方案。
當原始性能至關重要時,捕獲的邏輯專用硬件可實現(xiàn)性能。例如,定序器可以比軟件中實現(xiàn)的相同邏輯快一個數(shù)量級。由于分立邏輯器件占用大量空間和功率,因此添加FPGA是一種可行的替代方案。在許多情況下,F(xiàn)PGA和微控制器的組合是一個很好的解決方案。當微控制器在FPGA的邏輯中實現(xiàn)時,可以實現(xiàn)更密集的解決方案。作為硬編碼的宏,或者在每個新設計中被替換和布線的軟宏,整個微控制器吸收到FPGA的房子不僅可以產(chǎn)生的密度,而且可以產(chǎn)生的靈活性,特別是如果你足夠勇敢地修改以提高性能。本文著眼于在現(xiàn)有FPGA中快速運行的微核。這些可以從各種來源獲得,包括開放和封閉,和IP許可。
比原始版本更好
可以使用傳統(tǒng)架構和專有架構,每種架構都有優(yōu)勢。傳統(tǒng)內(nèi)核與傳統(tǒng)微處理器兼容,并提供熟悉的體系結構。您公司生產(chǎn)的產(chǎn)品可以使用已經(jīng)過測試和驗證的代碼。當需要下一代產(chǎn)品甚至是新的改進模型時,組織良好且可靠的代碼庫的可重用性可以節(jié)省大量時間。
幾種流行的內(nèi)核已經(jīng)以原始邏輯形式實現(xiàn)了各種各樣的FPGA系列包括諸如Microchip PIC,Intel 8051,Atmel AVR,Motorola 6502,Intel 8080和Zilog Z80微控制器等處理器。一個不那么明顯的優(yōu)點是能夠改進初始化建筑。如果時間和資源允許,可以克服缺點,因為您可以修改設計。例如,非常流行的8051架構初采用有序架構,每條指令需要12個時鐘周期。的傳統(tǒng)實現(xiàn)可以反映初始功能,或者可以實現(xiàn)更現(xiàn)代的風格,減少每條指令的時鐘周期數(shù)。
改進的8051 IP內(nèi)核也可用于跨平臺開發(fā)。 R8051XC2-BF?可用于ASIC或Xilinx和Altera FPGA;它通過添加第二個數(shù)據(jù)指針(初始設計的缺點)和JTAG調(diào)試接口(圖1)改進了初始設計。

wKgaomToQ0OAaqtJAAC_Tz2clUg444.jpg

圖1:傳統(tǒng)的商業(yè)可用實現(xiàn)通常會改進初始的離散設計。這個8051內(nèi)核每個指令運行一個時鐘,并添加JTAG和第二個數(shù)據(jù)指針。
ARM內(nèi)核雖然許多設計可以使用8位內(nèi)核,但現(xiàn)代功能可能需要更高的總線寬度來簡化處理。如果您正在操作24位寬的圖形數(shù)據(jù),則單個32位傳輸比三個8位傳輸更有效。
的32位架構也許是ARM?Cortex?,令人驚訝的是,它已成為FPGA實現(xiàn)的流行且受到良好支持的架構。從面積和功耗角度來看,ARM Cortex非常高效??蓴U展的架構得到眾多工具和開發(fā)套件的很好支持,以及外圍設備,內(nèi)存管理,數(shù)學和DSP功能的開源代碼。
ARM內(nèi)核的一個很好的特性是它們不屬于一個FPGA制造商,可以在不同制造商的設備上實現(xiàn)。這意味著隨著設計的發(fā)展或需求的變化,您不會被鎖定在一個供應商中。另一個好處是,架構可以從更簡單,功能更少的Cortex M0擴展到非常高端的多核A8和A9風格。此外,還具有經(jīng)過賽道驗證的驅(qū)動程序和堆棧,可用于高端外設,如USB,以太網(wǎng),Wi-Fi,ZigBee,藍牙等。
Xilinx系列產(chǎn)品是嵌入式微核的大支持者,而ARM架構也不例外。像XC5VLX50-1FFG676C這樣的器件是XilinxVirtex?5系列的一部分,它是一個非常大,密集,高端的FPGA的例子,它可以在芯片上安裝一個快速而密集的系統(tǒng)。 550 MHz器件具有440個I/O和超過46,000個邏輯模塊,不僅支持ARM內(nèi)核功能,還支持高達72位寬的存儲器寬度,流水線操作,F(xiàn)IFO,具有高達16.4 Mbits內(nèi)部塊存儲器的雙端口存儲器和DSP功能。
Microsemi是另一家提供ARM內(nèi)核支持的FPGA制造商,ProASIC3系列是一款的目標技術,具有令人印象深刻的低端到高端邏輯,I/O,RAM和門數(shù)15,000到3,000,000。一個很好的例子是A3PE3000-FGG484具有341個I/O和516 Kbits的內(nèi)部RAM。
Altera具有可比較的部件,如EP3SL50F780C4N,它同樣支持ARM處理器,并為DDR,DDR2,DDR3,SDRAM提供內(nèi)存支持更多,多24個模塊化I/O bank,448 I/O(系列中多744個)。作為Stratix?III系列的成員,Altera可以訪問Altera Mega-Function合作伙伴計劃(AMPP),以獲取可用的外設,內(nèi)核和支持。 Altera還通過其Altera MegaCore功能支持多種知識產(chǎn)權(圖2)。

wKgaomToQ0OALEolAACII1N-x-M754.jpg

圖2:高端32位ARM架構是許多FPGA的流行。該Altera版本增加了多核調(diào)試和跟蹤功能,簡化了單個FPGA內(nèi)多個實例化處理器內(nèi)核的設計。
專有內(nèi)核
除了行業(yè)標準的微控制器內(nèi)核外,F(xiàn)PGA制造商還提供專有內(nèi)核,這些內(nèi)核具有非常高的邏輯效率,可擴展至8至32位的性能水平。這些供應商的關鍵不是在不需要的功能和外圍設備上浪費邏輯;經(jīng)??s減,實現(xiàn)了裸機處理單元,以提供基本的可編程性和FPGA內(nèi)部大型邏輯池的接口。這不僅可以讓內(nèi)核快速運行,而且還可以保持它們足夠小,以便在SoC內(nèi)部創(chuàng)建自己的雙核,四核甚至八核處理器。
Xilinx指定Blaze這樣的內(nèi)核,可以同時使用PicoBlaze和MicroBlaze口味。 PicoBlaze是一種8位RISC架構,具有高達240 MHz的性能。它主要設計用于VHDL設計流程,并作為VHDL源文件提供。一旦在13個不同的Xilinx系列中實現(xiàn),它就不需要外部元件,完全在主機部分內(nèi)部運行。
支持的系列包括Kinetex-7,Artix-7,Virtex(4,5,6,7,II-Pro) )和Spartan?(3和6)。從資源和復雜性的角度來看,PicoBlaze是Spartan(雙關語)。它具有一個16 x字節(jié)寬的通用數(shù)據(jù)寄存器,1K可編程片上程序存儲器(在FPGA配置期間自動加載),一個帶有CARRY和ZERO指示器標志的字節(jié)寬運算邏輯單元(ALU),64字節(jié)內(nèi)部暫存器RAM,256個輸入和256個輸出端口,便于擴展和增強。另一方面,它具有可預測的性能,每條指令總是兩個時鐘周期,高達240 MHz(或Virtex-4中的100 MIPS) FPGA)和88 MHz(或Spartan-3 FPGA中的44 MIPS)。 PicoBlaze對Xilinx用戶提供,并附帶匯編程序和VHDL源代碼。
高端是Xilinx MicroBlaze。這是一個32位RISC Harvard架構軟核處理器內(nèi)核,具有32個通用32位寄存器,ALU,針對嵌入式應用優(yōu)化的豐富指令集,三級MMU/MPU支持等。
靈活性該(圖3)允許您選擇性能優(yōu)化的五級流水線,使用Kinetix-7系列(例如XC7K70T-1FBG676C)或3級流水線區(qū)域優(yōu)化版本可實現(xiàn)高達317 DMIPS在Xintex-7或Virtex-6和7系列器件(如XC6VLX130T-1FFG784C)上仍然可以達到令人尊敬的264 DMIPS。

wKgaomToQ0OAf1FbAABmELdAcoc079.jpg

圖3:用于Xilinx FPGA的專有32位MicroBlaze內(nèi)核有條件編譯指令允許你添加你需要的塊,并消除你不保存邏輯和提高密度的塊。
Altera還提供了一個名為NIOS的專有內(nèi)核,現(xiàn)在是第二代NIOS II版本(圖4) 。作為業(yè)界使用廣泛的軟處理器,它具有功率靈敏度和安全關鍵(DO-254)兼容性的實時性能。

wKgaomToQ0OAZdgAAAAxstAFKpc054.jpg

圖4:Altera的第二代NIOS II內(nèi)核被譽為FPGA中使用廣泛且支持的IP內(nèi)核,并帶來了許多開發(fā)和調(diào)試功能。
六級流水線NIOS內(nèi)核可以實現(xiàn)少至600個邏輯單元和特征向量中斷控制,緊密內(nèi)存和DSP耦合,以及添加自定義指令(多256個)的能力。它可以使用內(nèi)存管理單元(MMU),并在開源和商業(yè)支持的版本中支持嵌入式Linux。
可行的替代方案
您的設計細節(jié)將決定您是應該選擇硬宏還是軟宏。硬宏占用FPGA內(nèi)部的特定位置和資源,但硬編碼宏的特性更好,可以實現(xiàn)更好的性能。
軟宏也可以實現(xiàn)良好的性能,特別是如果你足夠勇敢修改,改進,或平行他們。一如既往,良好的設計實踐將產(chǎn)生結果??傊斝枰M可能高的密度和/或性能時,選擇FPGA內(nèi)部的軟處理器而不是傳統(tǒng)的微控制器及其所有支持電路可能在靈活性,效率,性能,功耗和空間方面,這是一個更好的解決方案。

wKgaomToQ0OAIKwsAAAJM7aZU1A628.png ? ?

wKgaomToQ0SARm5MAABUdafP6GM285.jpg

掃碼加微信邀請您加入FPGA學習交流群

wKgaomToQ0SAd2TIAABiq3a-ogY282.jpgwKgaomToQ0SAHZ9BAAACXWrmhKE099.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:在FPGA中實現(xiàn)MCU內(nèi)核的快速運行

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1646

    文章

    22054

    瀏覽量

    618810

原文標題:在FPGA中實現(xiàn)MCU內(nèi)核的快速運行

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    帶有PPS 控制器的快速充電協(xié)議,MCU內(nèi)核,高調(diào)適性的JD6621協(xié)議芯片,使用簡便

    mcu
    深圳市百盛新紀元半導體有限公司
    發(fā)布于 :2025年06月06日 13:06:47

    AGM AG32VH(MCU+FPGA+PSRAM) 系列應用指南

    AG32 產(chǎn)品系列,嵌入大容量 PSRAM(HyperRAM)作為 應用緩存的產(chǎn)品系列。 AG32 處理器內(nèi)核的基礎上,利用片上 FPGA 的部分邏輯資源,
    發(fā)表于 05-29 15:44

    Linux系統(tǒng)通過預留物理內(nèi)存實現(xiàn)ARM與FPGA高效通信的方法

    管理子系統(tǒng)管理。因此,需要預留一部分物理內(nèi)存,使其不被內(nèi)核管理。接下來將為大家詳細介紹 Linux 系統(tǒng)通過預留物理內(nèi)存實現(xiàn) ARM 與 FPG
    的頭像 發(fā)表于 04-16 13:42 ?690次閱讀
    Linux系統(tǒng)<b class='flag-5'>中</b>通過預留物理內(nèi)存<b class='flag-5'>實現(xiàn)</b>ARM與<b class='flag-5'>FPGA</b>高效通信的方法

    如何禁用i.MX RT1170 MCU的M4內(nèi)核?

    如何禁用 i.MX RT1170 MCU 的 M4 內(nèi)核? 您能否提供具體的可行方法? 或者是否可以將內(nèi)核的工作時鐘頻率降低到 0 ?
    發(fā)表于 04-09 07:28

    使用Linux UIO框架實現(xiàn)ARM和FPGA的高效通信

    ARM 和 FPGA 之間通信的通信過程,通信開始或者完成時,需要實時通知對方,如果 ARM 使用類似 while (1) 循環(huán)進行反復查看標志位,會造成 CPU 空轉(zhuǎn),影響工作效率。如果
    的頭像 發(fā)表于 02-25 09:49 ?1759次閱讀
    使用Linux UIO框架<b class='flag-5'>實現(xiàn)</b>ARM和<b class='flag-5'>FPGA</b>的高效通信

    MCUFPGA的區(qū)別分析

    1. 引言 隨著技術的發(fā)展,電子系統(tǒng)變得越來越復雜,對處理能力的需求也不斷增長。MCUFPGA作為兩種不同的處理技術,各自有著獨特的優(yōu)勢和局限性。 2. 基本概念 MCU(微控制器
    的頭像 發(fā)表于 11-11 14:58 ?2575次閱讀

    淺析FPGA的重要用途

    FPGA 允許單個芯片中實現(xiàn)大量數(shù)字邏輯,其運行速度相對較高,并且只需很少或不需要在 CPU 內(nèi)核
    的頭像 發(fā)表于 11-05 15:49 ?2093次閱讀
    淺析<b class='flag-5'>FPGA</b>的重要用途

    MCUFPGA的區(qū)別和聯(lián)動

    微控制器單元(MCU)和現(xiàn)場可編程門陣列(FPGA)是兩種廣泛應用于電子設計領域的集成電路。它們各自具有獨特的特點和應用場景,同時也可以某些項目中實現(xiàn)聯(lián)動,以發(fā)揮各自的優(yōu)勢。
    的頭像 發(fā)表于 11-01 13:51 ?2165次閱讀

    MCU物聯(lián)網(wǎng)的應用前景

    與網(wǎng)絡的智能化交互。物聯(lián)網(wǎng)的核心在于數(shù)據(jù)的收集、傳輸、處理和應用,而MCU在這一過程扮演著至關重要的角色。 2. MCU物聯(lián)網(wǎng)的作用
    的頭像 發(fā)表于 11-01 13:39 ?985次閱讀

    RISC-V內(nèi)核是如何與FPGA內(nèi)核進行資源共享的?

    我們知道RISC-V內(nèi)核支持的精簡指令集,FPGA又是要求性能相對比較高的模塊,這兩者同一個產(chǎn)品可否共存?若能,兩者的資源又是通過哪些接口進行傳輸共享的呢?
    發(fā)表于 10-27 17:05

    FPGA圖像處理領域的優(yōu)勢有哪些?

    單元和可編程互聯(lián)線,可以實現(xiàn)高度并行的數(shù)據(jù)處理。圖像處理任務,如圖像預處理、特征提取和圖像識別等,需要大量的計算任務。FPGA可以通過并行處理技術,將這些任務同時執(zhí)行,從而大大提高
    發(fā)表于 10-09 14:36

    如何在FPGA實現(xiàn)按鍵消抖

    FPGA(現(xiàn)場可編程門陣列)實現(xiàn)按鍵消抖是一個重要的設計環(huán)節(jié),特別是處理用戶輸入時,由于物理按鍵的機械特性和電氣特性,按鍵在按下和釋放
    的頭像 發(fā)表于 08-19 18:15 ?3570次閱讀

    FPGA人工智能的應用有哪些?

    和安全的云計算和網(wǎng)絡服務。 三、具體應用場景 圖像分類:圖像分類任務,FPGA可以承擔前置處理、圖像卷積、全連接等任務。通過FPGA的并行計算能力,可以大幅提高算法
    發(fā)表于 07-29 17:05

    FPGAMCU的應用場景

    可編程性 與MCU只能通過軟件進行編程不同,FPGA允許用戶硬件級別上進行編程和重新配置。這種靈活性使FPGA
    發(fā)表于 07-29 15:45

    FPGA集群上實現(xiàn)高級并行編程

    今天我們看的這篇論文介紹了FPGA集群上實現(xiàn)高級并行編程的研究,其主要目標是為非FPGA專家提供一個成熟且易于使用的環(huán)境,以便在多個并行運行
    的頭像 發(fā)表于 07-24 14:54 ?1905次閱讀