曾經(jīng)有一段時間,相干多處理器系統(tǒng)是一種具有復雜專有架構(gòu)的利基技術(shù)。隨著對性能需求的不斷增長,具有多個處理器和相干加速器的相干系統(tǒng)現(xiàn)在正在從基礎(chǔ)設(shè)施網(wǎng)絡和服務器到存儲和汽車等應用和細分市場中迅速采用。ARM AMBA 5 CHI 提供急需的??用于相干設(shè)計的標準架構(gòu)。
SoC 領(lǐng)導者已采用 Synopsys VIP for CHI 和其他 AMBA 協(xié)議,以成功收斂驗證并流片相干子系統(tǒng)和互連。由于與ARM積極合作開發(fā)和證明CHI的VIP,我們已經(jīng)看到了CHI VIP和TestSuite的迅速采用。
ARM將 CHI Issue B 作為 ARM AMBA 5 系列協(xié)議的一部分,增強了下一代相干設(shè)計的標準架構(gòu)。
ARM AMBA 5 CHI 問題 B 提供以下新功能:
原子操作
緩存存儲以改善數(shù)據(jù)局部性
新的取消分配和緩存維護事務
數(shù)據(jù)檢查和中毒以識別數(shù)據(jù)損壞
直接數(shù)據(jù)傳輸以減少延遲
CHI Issue B VIP 使客戶和合作伙伴能夠驗證最新的連貫系統(tǒng)設(shè)計,并具有新的增強功能,以提高性能。以下是VIP高級驗證功能的摘要:
延遲和吞吐量分析的性能指標
可配置的互連模型
標準 UVM 架構(gòu),提供 AMBA 系統(tǒng)環(huán)境、CHI 系統(tǒng)環(huán)境以及獨立的 RN 和 SN UVM 試劑
全面的源代碼測試套件
參考驗證平臺
適用于 CHI 和 AMBA 的系統(tǒng)監(jiān)視器,可對協(xié)議、數(shù)據(jù)完整性和緩存一致性執(zhí)行系統(tǒng)級檢查
與威爾第協(xié)議分析器和性能分析器的本機集成?
內(nèi)置覆蓋范圍和驗證計劃,可加快驗證覆蓋范圍的關(guān)閉速度
審核編輯:郭婷
-
處理器
+關(guān)注
關(guān)注
68文章
19899瀏覽量
235433 -
ARM
+關(guān)注
關(guān)注
134文章
9353瀏覽量
377790 -
服務器
+關(guān)注
關(guān)注
13文章
9797瀏覽量
88044
發(fā)布評論請先 登錄
ARM系列之CHI協(xié)議介紹(一)
AMBA CHI協(xié)議介紹
AMBA 5 CHI架構(gòu)規(guī)范
SoC Designer Plus AMBA CHI協(xié)議包的用戶指南
Cadence驗證IP為ARM AMBA 4協(xié)議大幅縮短驗證周轉(zhuǎn)時間
Mentor Graphics在其企業(yè)驗證平臺中新增ARM AMBA 5 AHB驗證IP
UltraSoC推出業(yè)界首款用于ARM AMBA 5 CHI Issue B一致性架構(gòu)的調(diào)試和分析解決方案
ARM體系的特點與ARM的技術(shù)的簡介及AMBA總線的分析

Synopsys為Arm AMBA CXS的VIP提供EDA驗證解決方案
4-AMBA VIP 編程接口

快速了解最新的AMBA AXI5協(xié)議功能
緩存一致性驗證 – AMBA CHI中的新功能
AMBA向多芯片和CHI C2C進發(fā)

Arm和新思科技繼續(xù)就AMBA協(xié)議系列的最新擴展密切合作

評論