99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為了滿足FPGA的電源要求

李巍 ? 來源:huhuiyun ? 作者:huhuiyun ? 2023-02-17 09:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

-已經(jīng)請您介紹了FPGA電源要求,接下來請您介紹一下將該DC/DC轉(zhuǎn)換器系列定義為“FPGA用”的原因。首先,該系列中有些什么樣的DC/DC轉(zhuǎn)換器IC呢?

目前有8種機(jī)型,是覆蓋FPGA電源的電壓與電流的產(chǎn)品陣容。單個(gè)介紹比較困難,請看產(chǎn)品陣容表。

poYBAGPtjPGAacH3AAGX5zlsAqg905.gif

poYBAGPtjPOAVF8HAACr0GImnEE442.gif

大致分為功率晶體管內(nèi)置型與外置控制器型,全部為同步整流型單通道DC/DC轉(zhuǎn)換器IC。輸入電壓考慮到5V系統(tǒng)電壓與12V總線輸入電壓,耐壓為7V與15.2V,控制器為28V。功率晶體管內(nèi)置型的輸出電流為1A~6A,控制器的輸出電流通過外置MOSFET可設(shè)置的范圍較廣。設(shè)想的輸出電壓為1.8V~1V左右,因此最低輸出電壓為0.8V,控制器為0.75V。即使作為通用電源使用也搭載了一般的電源良好(Power Good)、軟啟動及各種保護(hù)功能。

-前面請您總結(jié)的有關(guān)FPGA的電源要求事項(xiàng)是:1) 電源電壓為多種;2) 電源時(shí)序;3) 低電壓大電流;4) 電壓精度要求嚴(yán)格(包括紋波、負(fù)載瞬態(tài)引起的變動,PCB板布線電阻引起的電壓降等);5) 低噪聲。您提到這些是電源方面的課題,那么該DC/DC轉(zhuǎn)換器系列是怎么處理這些課題的呢?

首先,1)電源電壓為多種,使1個(gè)DC/DC轉(zhuǎn)換器支持各電源,可進(jìn)行最適合的條件設(shè)置。關(guān)于2)電源時(shí)序,可通過軟啟動和外部控制進(jìn)行處理。最關(guān)鍵的要點(diǎn)在于3)低電壓大電流和4)電壓精度的處理。5)低噪聲也與此相關(guān)。

-從您的介紹和表來看,最低電壓為0.8V/0.75V,已經(jīng)很低了,輸出電流為1A~6A,控制器可達(dá)到更高,但好像近年來通用DC/DC轉(zhuǎn)換器也是相同的規(guī)格。

關(guān)鍵是4)電壓精度。DC的電壓精度由內(nèi)部的參考電壓精度來決定,保證最大值為±1%(控制器為±1.5%),這屬于最高精度級別了。也就是說,如果這是輸出電壓精度的全部的話,前面舉例的1V±3%很輕松就可以達(dá)到。但是,作為電壓精度還要加上括號中(紋波、負(fù)載瞬態(tài)引起的變動,以及PCB板布線電阻引起的電壓降等)的誤差。

-那么,針對些誤差也有相應(yīng)的處理吧?

對影響電壓精度的要因——紋波和負(fù)載瞬態(tài)的處理與對電壓降的處理是分開的。首先,對紋波與負(fù)載瞬態(tài)進(jìn)行說明。紋波,提高對來自輸出的反饋電壓的響應(yīng)速度,對參考電壓如果將開關(guān)盡可能控制在狹小范圍內(nèi),可減小誤差。關(guān)于負(fù)載瞬態(tài),負(fù)載急劇變動時(shí),如果盡可能快速響應(yīng)并使變動的電壓恢復(fù)為設(shè)置值,則輸出變動變小,并可在短時(shí)間內(nèi)恢復(fù)。為此,該DC/DC轉(zhuǎn)換器系列采用了電流模式、遲滯模式、H3Reg?模式等高速控制模式。

-電流模式與遲滯模式是眾所周知的基本控制方法,H3Reg是什么樣的模式呢?

H3Reg是ROHM獨(dú)有的高速瞬態(tài)響應(yīng)控制。下面的框圖表示BD95601MUV-LB的H3Reg控制環(huán)路。H3Reg是定位為“固定導(dǎo)通時(shí)間控制的改進(jìn)版”的控制方法,使用電壓比較器快速比較基準(zhǔn)電壓(參考電壓)與反饋電壓,并快速切換輸出開關(guān)。這不必依賴開關(guān)頻率即可實(shí)現(xiàn)快速響應(yīng)。

pYYBAGPtjPaADhM6AABUCjgXo8Y958.gif

正常工作時(shí)的波形如下。

poYBAGPtjPiATGxOAAA0eLH7zdI602.gif

如果FB反饋電壓(為便于比較被分壓的輸出電壓)比REF基準(zhǔn)電壓(參考)低,則通過比較器立即導(dǎo)通HG(高邊輸出功率晶體管),在右邊公式算出的時(shí)間內(nèi)對輸出供應(yīng)電流,從而使Vout上升并關(guān)閉HG。接著LG(低邊輸出功率晶體管)在FB=REF成立之前導(dǎo)通,Vout下降。

pYYBAGPtjPmAJI99AAAz78YmmOw405.gif

負(fù)載電流(Io)瞬態(tài)增加時(shí)輸出電壓顯著降低,可能會出現(xiàn)即使過了上述公式中的ton時(shí)間還未完全上升到設(shè)置電壓的情況。當(dāng)檢測到這種情況時(shí),像左邊的波形那樣,H3Reg延長ton時(shí)間以促進(jìn)Vout的恢復(fù),也就是提高瞬態(tài)響應(yīng)速度。之后如果Vout恢復(fù),則恢復(fù)正常工作。

其他還有很多更細(xì)致的內(nèi)容,但以該H3Reg為代表的高速瞬態(tài)響應(yīng)控制,是滿足FPGA的低電壓大電流條件下高輸出電壓精度等電源要求的關(guān)鍵要點(diǎn)。

-對電壓精度的另一個(gè)課題–PCB板布線引起的電壓降是怎么處理的呢?

有兩種方法,一種是反饋FPGA電源引腳電壓的遠(yuǎn)程感測方法,另一種是盡可能地將DC/DC轉(zhuǎn)換器的輸出端安裝在FPGA的電源引腳端的稱為“POL(Point of Load)”的方法。

-明白了,該DC/DC轉(zhuǎn)換器系列的基本性能當(dāng)然不用說,高速瞬態(tài)響應(yīng)性能非常優(yōu)異,因此可以滿足FPGA的電源要求。但是,在實(shí)際的設(shè)計(jì)過程中,為了充分發(fā)揮IC的性能,應(yīng)該需要元器件選型及PCB板布局等方面的技術(shù)訣竅和經(jīng)驗(yàn)積累。

這是非常重要的一點(diǎn)。這次采訪中,我重點(diǎn)講了IC的功能及性能方面的要點(diǎn)。但實(shí)際上是通過電源電路來應(yīng)對FPGA的要求的,而這涉及到組成元器件的選型及布局等很多必須注意的內(nèi)容。對此,ROHM在提供使用了該DC/DC轉(zhuǎn)換器系列的參考設(shè)計(jì)的同時(shí),也提供個(gè)別的設(shè)計(jì)支持。以下是參考設(shè)計(jì)示例。

poYBAGPtjPuAZfv_AAKBBrlNxYo058.gif

-有了這樣的參考設(shè)計(jì)與支持,我想設(shè)計(jì)師會比較有信心。

如其名稱所呈現(xiàn)的,F(xiàn)PGA是可編程器件,構(gòu)成與工作各不相同,對電源的要求也不同。從這個(gè)意義上講設(shè)計(jì)支持也是必須的。

-最后還有什么需要補(bǔ)充的嗎?

實(shí)際上,還沒提到電源的固有項(xiàng)目–效率。決不是說FPGA不需要高效率,F(xiàn)PGA是需要較大功率的設(shè)備,因此電源的最大效率還是備受期待的。該DC/DC轉(zhuǎn)換器系列,基本上通過同步整流式可實(shí)現(xiàn)90%左右的最大效率,輕負(fù)載時(shí)具有以Deep-SLLM? (Simple Light Load Mode)為代表的輕負(fù)載效率保持模式,在效率方面也可滿足FPGA的要求。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18357

    瀏覽量

    256091
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    617882
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9036

    瀏覽量

    151644
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    根據(jù)不同的醫(yī)療設(shè)備要求選擇合適的醫(yī)療電源濾波器參數(shù)

    在選擇醫(yī)療設(shè)備電源濾波器時(shí),需全面了解設(shè)備工作原理、電源要求及使用環(huán)境等。濾波器性能、安全性及電磁兼容性等關(guān)鍵參數(shù)需匹配設(shè)備電源。選擇優(yōu)質(zhì)濾波器,滿
    的頭像 發(fā)表于 06-05 16:16 ?179次閱讀
    根據(jù)不同的醫(yī)療設(shè)備<b class='flag-5'>要求</b>選擇合適的醫(yī)療<b class='flag-5'>電源</b>濾波器參數(shù)

    利用ADI μModule穩(wěn)壓器優(yōu)化FPGA電源設(shè)計(jì)

    。另一方面,那些尚未熟悉電源設(shè)計(jì)的人可能會問,與分立式電源相比,模塊式電源在用作 FPGA 電源時(shí)有哪些優(yōu)勢?本文將為那些設(shè)計(jì)
    的頭像 發(fā)表于 05-23 10:22 ?542次閱讀
    利用ADI μModule穩(wěn)壓器優(yōu)化<b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>設(shè)計(jì)

    ups電源—UPS電源安裝,輸入電壓有什么要求?

    在安裝UPS電源時(shí),需要特別注意輸入電源電壓的穩(wěn)定性和適配性,以確保UPS電源能夠正常工作并有效保護(hù)負(fù)載設(shè)備免受電力問題的影響。那么UPS電源安裝對輸入
    的頭像 發(fā)表于 03-14 18:02 ?567次閱讀
    ups<b class='flag-5'>電源</b>—UPS<b class='flag-5'>電源</b>安裝,輸入電壓有什么<b class='flag-5'>要求</b>?

    電源產(chǎn)品能效認(rèn)證指南:如何滿足中國CQC與歐盟ErP要求

    適用范圍:≤250W外部電源(含USB PD適配器)。 能效要求:10%負(fù)載效率≥78%,空載功耗≤0.15W(2025年實(shí)施)。
    的頭像 發(fā)表于 02-13 14:26 ?616次閱讀
    <b class='flag-5'>電源</b>產(chǎn)品能效認(rèn)證指南:如何<b class='flag-5'>滿足</b>中國CQC與歐盟ErP<b class='flag-5'>要求</b>?

    驅(qū)動板的電源要求有哪些

    驅(qū)動板的電源要求主要包括以下幾個(gè)方面,有感興趣的小伙伴可以進(jìn)來了解一下哦!
    的頭像 發(fā)表于 02-13 09:33 ?567次閱讀

    怎么得到滿足OPA445供電要求的電壓?

    各位工程師們好,我想用OPA445放大輸出(-35V~+35V),有5V電源,該怎么得到滿足OPA445供電要求的電壓,有沒有相關(guān)IC可以推薦呢?
    發(fā)表于 12-05 08:11

    使用LMH6657做微弱信號的放大,帶寬是否滿足要求?

    使用LMH6657做微弱信號的放大需要放大100倍信號帶寬在1M在datasheet中看到增益10時(shí)3dB帶寬在10M多的樣子若直接放大100 倍帶寬是否滿足要求?若直接按照270M/100=2.7M 是滿足1M帶寬的要求還是
    發(fā)表于 09-24 06:57

    具有集成電源的低輻射信號隔離器可滿足CISPR 32要求

    電子發(fā)燒友網(wǎng)站提供《具有集成電源的低輻射信號隔離器可滿足CISPR 32要求.pdf》資料免費(fèi)下載
    發(fā)表于 09-07 11:28 ?0次下載
    具有集成<b class='flag-5'>電源</b>的低輻射信號隔離器可<b class='flag-5'>滿足</b>CISPR 32<b class='flag-5'>要求</b>

    使用電子保險(xiǎn)絲滿足USB 2.0和USB 3.1電源端口的IEC62368-3要求

    電子發(fā)燒友網(wǎng)站提供《使用電子保險(xiǎn)絲滿足USB 2.0和USB 3.1電源端口的IEC62368-3要求.pdf》資料免費(fèi)下載
    發(fā)表于 09-07 09:27 ?0次下載
    使用電子保險(xiǎn)絲<b class='flag-5'>滿足</b>USB 2.0和USB 3.1<b class='flag-5'>電源</b>端口的IEC62368-3<b class='flag-5'>要求</b>

    旨在滿足復(fù)雜物聯(lián)網(wǎng)要求的無線MCU

    電子發(fā)燒友網(wǎng)站提供《旨在滿足復(fù)雜物聯(lián)網(wǎng)要求的無線MCU.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 09:26 ?0次下載
    旨在<b class='flag-5'>滿足</b>復(fù)雜物聯(lián)網(wǎng)<b class='flag-5'>要求</b>的無線MCU

    先進(jìn)FPGA電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121)

    電子發(fā)燒友網(wǎng)站提供《先進(jìn)FPGA電源設(shè)計(jì)注意事項(xiàng)(電源設(shè)計(jì)器121).pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:27 ?0次下載
    先進(jìn)<b class='flag-5'>FPGA</b>的<b class='flag-5'>電源</b>設(shè)計(jì)注意事項(xiàng)(<b class='flag-5'>電源</b>設(shè)計(jì)器121)

    FPGA電源時(shí)序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時(shí)序控制.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:25 ?0次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>時(shí)序控制

    ASP4644在FPGA SERDES供電中的應(yīng)用

    設(shè)計(jì)。 FPGA和SERDES因其高速性和靈活性,在數(shù)據(jù)通信領(lǐng)域得到廣泛應(yīng)用。FPGA和SERDES對電源要求極為嚴(yán)格,需要低紋波、高穩(wěn)定性的電源
    發(fā)表于 08-16 14:55

    電源模塊的測試方法及要求

    電源模塊測試是確保電源模塊在各種條件下正常工作的重要手段。 1. 測試目的 電源模塊測試的主要目的是確保電源模塊在各種條件下能夠正常工作,滿足
    的頭像 發(fā)表于 08-01 09:27 ?2538次閱讀

    談一談FPGA設(shè)計(jì)中的功率計(jì)算

    隨著工藝技術(shù)的越來越前沿化, FPGA器件擁有更多的邏輯、存儲器和特殊功能,如存儲器接口、 DSP塊和多種高速SERDES信道,這些發(fā)展不斷地對系統(tǒng)功率要求提出挑戰(zhàn)。 功率計(jì)算的關(guān)鍵是兩方面:靜態(tài)
    發(fā)表于 07-31 22:37