99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

使用Vitis加速RFSoC解決方案

張瑩 ? 來源:qq97594051 ? 作者:h1654155957.9520 ? 2023-01-05 09:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Xilinx的Zynq ? UltraScale+ ? RFSoC系列器件是真正具有開創(chuàng)性的一類設備,它將射頻數(shù)據(jù)轉換器與信號設備中的高性能處理系統(tǒng)和可編程邏輯融合在一起。值得注意的是,射頻數(shù)據(jù)轉換器包括模數(shù)轉換器 (ADC) 和數(shù)模轉換器 (DAC) 以及生成和處理射頻信號所需的所有元件。因此,RF 數(shù)據(jù)轉換器提供數(shù)字上變頻器和下變頻器、混頻器和數(shù)控振蕩器。射頻片上系統(tǒng) (RFSoC) 還具有軟決策、低密度奇偶校驗前向糾錯塊,支持最新的前向糾錯 (FEC) 編碼方案,有助于最大限度地提高信道容量。

這種單芯片解決方案為系統(tǒng)開發(fā)人員提供了多項優(yōu)勢,包括緊密集成的解決方案,可顯著減小電路板的尺寸和復雜性,并降低整體功耗。Zynq UltraScale+ RFSoC 還為開發(fā)人員提供直接采樣解決方案。得益于 RF 數(shù)據(jù)轉換器中使用的 ADC 和 DAC,直接采樣成為可能。它們提供高采樣頻率(第三代設備中為 10GSPS)和寬模擬輸入帶寬(第三代設備中為 6GHz)。使用直接采樣方法消除了對提供向上或向下轉換的模擬前端的需要。這提供了顯著的系統(tǒng)級優(yōu)勢,因為這些模擬前端不可編程或容易適應支持許可或地理限制,

Zynq UltraScale+ RFSoC 還包含一個 64 位四核 Arm ? Cortex-A53 應用處理單元和一個 32 位雙核 Arm Cortex-R5 實時處理單元(圖 1)。

poYBAGO07imAD83YAAC9to6elos199.png

圖 1:Zynq UltraScale+ RFSoC 框圖概述了解決方案結構。(來源賽靈思

實時控制和安全應用以及高性能應用可以在 Zynq UltraScale+ RFSoC 處理系統(tǒng) (PS) 中實現(xiàn)。為支持接口,Zynq UltraScale+ RFSoC PS 還支持多種行業(yè)標準接口,例如 GigE、SATA、USB3、PCIe、CAN、I 2 C、SPI 等。同時,可編程邏輯與 GTY 串行器/解串器 (SERDES) 相結合,提供了支持所有通用公共無線電接口 (CPRI) 線路速率和高達 100GE 的能力。

RFSoC 解決方案的開發(fā)將努力利用可編程邏輯,以便從其并行結構提供的吞吐量、確定性和響應性中獲益。當然,使用 Zynq UltraScale+ RFSoC 實施的解決方案會很復雜。軟件無線電、雷達和測試設備就是很好的例子。純粹在寄存器傳輸級 (RTL) 開發(fā)和實施這些算法可能非常耗時,并且會影響上市時間。

實現(xiàn)最佳上市時間同時仍允許開發(fā)人員利用可編程邏輯的并行特性的一種方法是使用 Xilinx 的 Vitis ?統(tǒng)一軟件平臺。Vitis 使用戶能夠?qū)⑺惴◤奶幚硐到y(tǒng)加速到可編程邏輯。當與 Xilinx 異構片上系統(tǒng)設備或加速卡一起使用時,由于高級綜合和 OpenCL ? ,這種加速成為可能。

使用 Vitis 和 OpenCL 加速

Vitis 使用戶能夠利用 OpenCL 框架在可編程邏輯中實現(xiàn)加速內(nèi)核。這些加速內(nèi)核是使用比傳統(tǒng) RTL 更高級的語言定義的。

OpenCL 是一個行業(yè)標準框架,支持異構系統(tǒng)上的并行計算。OpenCL 背后的核心原則之一是無需更改代碼即可啟用跨平臺功能。這允許相同的代碼可以跨 CPUGPU、FPGADSP 等移植,性能擴展取決于平臺的功能。

OpenCL 使用主機和內(nèi)核模型(圖 2)。每個系統(tǒng)都有一個主機(通常是基于 x86 的)和幾個提供加速的內(nèi)核,通常是基于 GPU、DSP 或 FPGA 的。為支持 OpenCL 流程,主機應用程序通常使用 C/C++ 開發(fā)并使用 OpenCL API。這些 OpenCL API 允許主機管理加載、配置和執(zhí)行內(nèi)核的整個應用程序生命周期。在支持跨平臺移植的同時,內(nèi)核使用OpenCL C語言開發(fā),基于C語言,但在支持跨平臺移植方面存在局限性。

該模型允許使用 GCC 或 G++ 等標準編譯器編譯主機程序,而內(nèi)核編譯器是特定于供應商的。

poYBAGO07iyABzrvAAAss5rf2Tk707.png

圖 2:該圖顯示了 Open CL 結構如何使主機程序能夠使用標準編譯器,而內(nèi)核使用特定于供應商的編譯器。(來源:賽靈思)

使用 Xilinx 異構片上系統(tǒng)設備時,Arm 應用程序處理單元是主機,而可編程邏輯實例化內(nèi)核。Vitis 為開發(fā)人員提供了在針對 Xilinx 異構 SoC 或加速卡時生成、調(diào)試和分析主機和內(nèi)核元素所需的一切。

Vitis 平臺

為了能夠利用 Vitis OpenCL 功能,需要一個基礎平臺。該基礎平臺定義了底層硬件的硬件和軟件配置。硬件平臺使用 Vivado ? Design Suite 創(chuàng)建,提供可用時鐘、高級可擴展接口處理系統(tǒng)/可編程邏輯 (AXI PS/PL) 接口,并中斷 Vitis 編譯器。使用這些接口,Vitis 編譯器可以將加速內(nèi)核連接到處理系統(tǒng)內(nèi)存映射中。這允許使用直接內(nèi)存訪問 (DMA) 和內(nèi)核控制進行高效的數(shù)據(jù)傳輸。該平臺的軟件元素由 PetaLinux 提供,并提供支持賽靈思運行時 (XRT) 的嵌入式 Linux 操作系統(tǒng)圖 3)。

pYYBAGO1F4mAbbM-AAB38UlRrqY770.png

圖 3:該圖說明了 Vitis 平臺開發(fā)流程。(來源:作者)

當然,在 Vivado 中開發(fā)的基礎平臺也可以包含設計元素和 Vitis 可用的掛鉤。在 Zynq UltraScale+ RFSoC 的情況下,基礎設計可以包括必要的基礎設施,以使用 GTY 收發(fā)器將 RF 數(shù)據(jù)轉換器連接到外部接口或在處理器內(nèi)存空間之間傳輸數(shù)據(jù)。

葡萄加速

一旦加速平臺可用,開發(fā)人員就可以開始使用 Vitis 開發(fā)他們的解決方案。使用 Vitis,他們可以實現(xiàn) RF 數(shù)據(jù)轉換器和附加 IP 的控制和配置。然后,開發(fā)人員還可以使用 C/C++ 和 OpenCL C 實施所需的 RF 數(shù)據(jù)處理算法,以加速解決瓶頸并提高整體系統(tǒng)性能。

為了幫助開發(fā)算法,Vitis 提供了幾個開源加速就緒庫(圖 4)。這些庫包括對數(shù)學、線性代數(shù)、DSP、數(shù)據(jù)壓縮,當然還有 AI 的支持。

poYBAGO1F4uAMeFqAABUHsrA9gw115.png

圖 4:Vitis 開發(fā)環(huán)境提供開源加速就緒庫來幫助設計解決方案。(來源:作者)

實現(xiàn)軟件算法后,開發(fā)人員可以使用 Vitis 提供的軟件和硬件仿真流程來優(yōu)化算法,以便在生成最終引導映像之前在可編程邏輯中實現(xiàn)(圖 5)。

pYYBAGO1F4-AcIizAAA8EAJVBzc453.jpg

圖 5:Vitis 應用開發(fā)流程在創(chuàng)建最終引導映像之前使用可編程邏輯中的軟件和硬件仿真優(yōu)化算法。(來源:作者)

為了利用可編程邏輯的并行特性,開發(fā)人員可能希望在內(nèi)核中流水線化或展開循環(huán)、組織內(nèi)存和 AXI 接口結構。這些優(yōu)化是使用源代碼中的編譯指示實現(xiàn)的??梢允褂?Vitis Analyzer 和 Vitis HLS 分析視圖來識別優(yōu)化內(nèi)核代碼的潛在區(qū)域(圖 6)。

poYBAGO1F5GAbJnOAAAupFa0t88412.png

圖 6: Vitis Analyzer 平臺視圖可幫助開發(fā)人員確定優(yōu)化內(nèi)核代碼的潛在區(qū)域。(來源:作者)

優(yōu)化完成后,開發(fā)人員可以構建最終的引導文件并部署系統(tǒng)以進行下一階段的測試和驗證。

包起來

RFSoC 與 Vitis 的 OpenCL 功能相結合,為開發(fā)人員提供了突破性的緊密耦合解決方案。該解決方案可以通過利用高級語言、庫和框架來提供最具響應性和確定性的解決方案。這種開發(fā)方法支持采用更高級別的系統(tǒng)驅(qū)動方法來實施解決方案,從而縮短上市時間。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9353

    瀏覽量

    377589
  • Xilinx
    +關注

    關注

    73

    文章

    2185

    瀏覽量

    125366
  • RFSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    2917
  • Vitis
    +關注

    關注

    0

    文章

    150

    瀏覽量

    7947
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    ALINX AMD RFSoC射頻開發(fā)板選型指南

    ALINX 作為 FPGA 開發(fā)板領域領先供應商,RFSoC 系列開發(fā)板精準定位于雷達通信、5G 基站、衛(wèi)星通信、測試測量等對性能要求嚴苛的高端射頻應用。
    的頭像 發(fā)表于 07-11 10:03 ?302次閱讀
    ALINX AMD <b class='flag-5'>RFSoC</b>射頻開發(fā)板選型指南

    華為AI UBB解決方案加速網(wǎng)絡邁向高階智能

    解決方案,包括AI FAN、AI OTN、AI WAN和ADN四大部分,端到端覆蓋家庭網(wǎng)絡、承載網(wǎng)絡和UBB智能管控系統(tǒng)。AI UBB解決方案通過端到端設備內(nèi)生智能和全面能力提升,為AI應用提供極致體驗,實現(xiàn)高品質(zhì)入算和高效算力互聯(lián),
    的頭像 發(fā)表于 06-23 15:56 ?417次閱讀

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的
    的頭像 發(fā)表于 06-20 10:06 ?998次閱讀
    使用AMD <b class='flag-5'>Vitis</b> Unified IDE創(chuàng)建HLS組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設計中使用此 HLS IP,并使用嵌入式 Vitis
    的頭像 發(fā)表于 06-13 09:50 ?668次閱讀
    如何使用AMD <b class='flag-5'>Vitis</b> HLS創(chuàng)建HLS IP

    瑞蘇盈科雙Andromeda XRU50 RFSoC模塊架構:構建先進實時頻譜監(jiān)測解決方案

    推出的基于雙AndromedaXRU50RFSoC模塊架構的實時頻譜監(jiān)測解決方案,以“雙芯協(xié)同”為核心,實現(xiàn)了從信號采集到分析的全鏈路技術突破,為復雜電磁環(huán)境下的
    的頭像 發(fā)表于 05-22 11:03 ?442次閱讀
    瑞蘇盈科雙Andromeda XRU50 <b class='flag-5'>RFSoC</b>模塊架構:構建先進實時頻譜監(jiān)測<b class='flag-5'>解決方案</b>

    ZU+RFSoC之RFDC API介紹和使用

    RF Data Converters驅(qū)動API是AMD Xilinx為RFSoC提供的一套軟件接口,用于控制Data Converters(RF-ADC和RF-DAC)的硬件功能。它作為用戶應用程序
    的頭像 發(fā)表于 04-16 10:05 ?1166次閱讀
    ZU+<b class='flag-5'>RFSoC</b>之RFDC API介紹和使用

    小型加速器中子源監(jiān)測系統(tǒng)解決方案

    檢測中的無損探傷,亦或是科研中的材料分析,小型加速器中子源都能提供高效、可靠的解決方案。為了確保中子束流的穩(wěn)定性、安全性和精準性,對中子特性和加速器束流參數(shù)的精確測量至關重要。
    的頭像 發(fā)表于 03-13 11:19 ?655次閱讀
    小型<b class='flag-5'>加速</b>器中子源監(jiān)測系統(tǒng)<b class='flag-5'>解決方案</b>

    是德科技亮相DesignCon 2025,展示AI創(chuàng)新加速解決方案

    在即將舉辦的DesignCon 2025大會上,是德科技將精彩亮相,并帶來一系列旨在加速智能網(wǎng)絡發(fā)展的創(chuàng)新解決方案。此次展示不僅彰顯了是德科技在高科技測試測量領域的深厚底蘊,更體現(xiàn)了其對于人工智能
    的頭像 發(fā)表于 01-24 10:52 ?690次閱讀

    是德科技將在DesignCon 2025展示智能網(wǎng)絡加速解決方案

    是德科技(NYSE: KEYS)近日宣布,將在即將舉行的DesignCon 2025大會上,展示一系列旨在加速智能網(wǎng)絡發(fā)展的創(chuàng)新解決方案。 據(jù)悉,此次展示的亮點之一是一系列針對電/光傳輸和數(shù)
    的頭像 發(fā)表于 01-20 15:09 ?647次閱讀

    Altera推出解決方案合作伙伴加速計劃

    近日,全球FPGA創(chuàng)新領導者Altera宣布推出Altera解決方案合作伙伴加速計劃,助力企業(yè)在Altera及其合作伙伴生態(tài)系統(tǒng)的支持下,加速創(chuàng)新、加快產(chǎn)品上市并高效拓展業(yè)務。面對由AI驅(qū)動的市場變革帶來的復雜設計挑戰(zhàn),該計劃提
    的頭像 發(fā)表于 01-16 14:30 ?531次閱讀

    使用AMD Vitis進行嵌入式設計開發(fā)用戶指南

    Zynq MPSoC 和 AMD Alveo 數(shù)據(jù)中心加速器卡)為目標的異構嵌入式應用。 Vitis 工具包括: C++ 編譯器、庫和本征函數(shù),適用于 AI 引擎和可編程邏輯( PL ) 適用于 Arm
    的頭像 發(fā)表于 01-08 09:33 ?1449次閱讀
    使用AMD <b class='flag-5'>Vitis</b>進行嵌入式設計開發(fā)用戶指南

    AMD Vitis Unified Software Platform 2024.2發(fā)布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發(fā)表于 11-27 15:47 ?748次閱讀

    解決方案】智慧用電解決方案

    解決方案】智慧用電解決方案
    的頭像 發(fā)表于 11-11 01:00 ?402次閱讀
    【<b class='flag-5'>解決方案</b>】智慧用電<b class='flag-5'>解決方案</b>

    推薦一款極具性價比的RFSoC開發(fā)平臺

    在當今飛速發(fā)展的通信技術領域,Xilinx RFSoC(Radio Frequency System on Chip)系列以其卓越的集成能力和強大的靈活性,成為行業(yè)內(nèi)的佼佼者。RFSoC將先進的模擬
    的頭像 發(fā)表于 10-25 10:28 ?2425次閱讀
    推薦一款極具性價比的<b class='flag-5'>RFSoC</b>開發(fā)平臺

    適用于數(shù)據(jù)中心應用中的硬件加速器的直流/直流轉換器解決方案

    電子發(fā)燒友網(wǎng)站提供《適用于數(shù)據(jù)中心應用中的硬件加速器的直流/直流轉換器解決方案.pdf》資料免費下載
    發(fā)表于 08-26 09:38 ?0次下載
    適用于數(shù)據(jù)中心應用中的硬件<b class='flag-5'>加速</b>器的直流/直流轉換器<b class='flag-5'>解決方案</b>