99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

可編程邏輯器件隨著半導(dǎo)體集成電路的4個階段

TLOc_gh_3394704 ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-08-17 09:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

發(fā)展歷史

編程邏輯器件伴隨著半導(dǎo)體集成電路的發(fā)展而不斷發(fā)展,其發(fā)展可以劃分為以下4個階段:

1.第一階段

20世紀(jì)70年代,可編程器件只有簡單的可編程只讀存儲器(PROM)、紫外線可擦除只讀存儲器(EPROM)和電可擦除只讀存儲器(EEPROM)3種,由于結(jié)構(gòu)的限制,它們只能完成簡單的數(shù)字邏輯功能。

2.第二階段

20世紀(jì)80年代,出現(xiàn)了結(jié)構(gòu)上稍微復(fù)雜的可編程陣列邏輯(PAL)和通用陣列邏輯(GAL)器件,正式被稱為PLD,它們能夠完成各種邏輯運(yùn)算功能。典型的PLD由“與”、“非”陣列組成,用“與或”表達(dá)式來實(shí)現(xiàn)任意組合邏輯,所以PLD能以乘積和形式完成大量的邏輯組合。PAL器件只能實(shí)現(xiàn)可編程,在編程以后無法修改;如需要修改,則需要更換新的PAL器件。但GAL器件不需要進(jìn)行更換,只要在原器件上再次編程即可。

3.第三階段

20世紀(jì)90年代,眾多可編程邏輯器件廠商推出了與標(biāo)準(zhǔn)門陣列類似的FPGA和類似于PAL結(jié)構(gòu)的擴(kuò)展性CPLD提高了邏輯運(yùn)算的速度,具有體系結(jié)構(gòu)和邏輯單元靈活、集成度高和適用著圍寬等特點(diǎn),兼容了PLD和通用門陣列的優(yōu)點(diǎn),能夠?qū)崿F(xiàn)超太規(guī)模的電路,編程方式也很靈活,成為產(chǎn)品原型設(shè)計(jì)和中小規(guī)模(一般小于10000)產(chǎn)品生產(chǎn)的首選。

4.第四階段

21世紀(jì)初,現(xiàn)場可編程門陣列和CPU相融合,并且集成到了單個的FPGA器件中。典型的,Xilinx推岀了兩種基于FPGA的嵌人式解決方案:

(1)FPGA器件內(nèi)嵌了時(shí)鐘頻率高達(dá)500MHz的PowerPC硬核微處理器和1GHZ的ARM Cortex-A9雙核硬核嵌入式處理器。

(2)提供了低成本的嵌入式軟核處理器,如:MicroBlaze、PicoBlaze。

通過這些嵌人式解決方案,實(shí)現(xiàn)了軟件需求和硬件設(shè)計(jì)的完美結(jié)合,使FPGA的應(yīng)用范圍從數(shù)字邏輯擴(kuò)展到了嵌人式系統(tǒng)領(lǐng)域。

可編程邏輯器件工藝

1.熔絲連接工藝

最早允許對器件進(jìn)行編程的技術(shù)是熔絲連接技術(shù)。在釆用這種技術(shù)的器件中,所有邏輯靠熔絲連接。熔絲器件只可編程一次,一旦編程,永久不能改變。

熔絲的編程原理如圖2.1所示。進(jìn)行編程時(shí),需要將熔絲燒斷;編程完成后,相應(yīng)的熔絲被燒斷,如圖2.2所示。

05d7e2ea-fd3d-11eb-9bcf-12bb97331649.png

2.反熔絲連接工藝

反熔絲技術(shù)和熔絲技術(shù)相反,在未編程時(shí),熔絲沒有連接;編程后,熔絲將和邏輯單元連接。反熔絲開始是連接兩個金屬的微型非晶硅柱,未編程時(shí),呈高阻狀態(tài);編程結(jié)束后,形成連接。反熔絲器件只可編程一次,一旦編程,永久不能改變。

反熔絲的編程原理如圖2.3所示。進(jìn)行編程時(shí),需要將熔絲連接;編程完成后,相應(yīng)的熔絲被連接,如圖2.4所示。

05f8a58e-fd3d-11eb-9bcf-12bb97331649.png

3.SRAM工藝

SRAM的結(jié)構(gòu)如圖2.5所示。基于靜態(tài)存儲器SRAM的可編程器件,值被保存在SRAM中時(shí),只要系統(tǒng)正常供電,信息就不會丟失,否則信息將丟失。SRAM存儲數(shù)據(jù)需要消耗大量的硅面積,且斷電后數(shù)據(jù)丟失,但是這種器件可以反復(fù)地編程和修改。

絕大多數(shù)的FPGA都采用這種工藝,這就是FPGA外部都需要有一個PROM芯片來保存設(shè)計(jì)代碼的原因。

061973ae-fd3d-11eb-9bcf-12bb97331649.png

4.掩膜工藝

ROM是非易失性的器件,系統(tǒng)斷電后,將信息保留在存儲單元中。掩膜器件可以讀出信息,但是不能寫入信息。ROM單元保存了行粕列數(shù)據(jù),形成一個陣列,每一列有負(fù)載電阻使其保持邏輯1,每個行列的交叉有一個關(guān)聯(lián)晶體管和一個掩膜連接,如圖2.6所示。

0659d052-fd3d-11eb-9bcf-12bb97331649.png

注:這種技術(shù)代價(jià)比較高,基本上很少使用。

下面對其工作原理進(jìn)行推導(dǎo),以幫助讀者理解上圖所實(shí)現(xiàn)的功能。

0669fa90-fd3d-11eb-9bcf-12bb97331649.png

0680a024-fd3d-11eb-9bcf-12bb97331649.png

PROM工藝

PROM是非易失性器件,系統(tǒng)斷電后,信息被保留在存儲單元中。PROM器件可以編程一次,以后只能讀數(shù)據(jù)而不能寫入新的數(shù)據(jù)。PROM單元保存了行和列數(shù)據(jù),形成一個陣列,每一列有負(fù)載電阻使其保持邏輯1,每個行列的交叉有一個關(guān)聯(lián)晶體管和一個掩模連接,如下圖所示。

069aa316-fd3d-11eb-9bcf-12bb97331649.png

如果可以多次編程,就稱為EPROM和EEPROM技術(shù)。

6.FLASH工藝

釆用FLASH技術(shù)的芯片的擦除速度比采用PROM技術(shù)的芯片要快得多。FLASH技術(shù)可采用多種結(jié)構(gòu),與EPROM單元類似,具有一個浮置柵晶體管單元和EEPROM器件的薄氧化層特性。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22039

    瀏覽量

    618145
  • FlaSh
    +關(guān)注

    關(guān)注

    10

    文章

    1678

    瀏覽量

    151740
  • EEPROM
    +關(guān)注

    關(guān)注

    9

    文章

    1086

    瀏覽量

    83720
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    44747
  • 只讀存儲器
    +關(guān)注

    關(guān)注

    1

    文章

    42

    瀏覽量

    10659

原文標(biāo)題:【簡談】可編程邏輯器件發(fā)展歷史及工藝分類

文章出處:【微信號:gh_339470469b7d,微信公眾號:FPGA與數(shù)據(jù)通信】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    現(xiàn)代集成電路半導(dǎo)體器件

    目錄 第1章?半導(dǎo)體中的電子和空穴第2章?電子和空穴的運(yùn)動與復(fù)合 第3章?器件制造技術(shù) 第4章?PN結(jié)和金屬半導(dǎo)體結(jié) 第5章?MOS電容 第6章?MOSFET晶體管 第7章?IC中的M
    發(fā)表于 07-12 16:18

    全球半導(dǎo)體進(jìn)出口(1-3月):日本設(shè)備出口增長14.1%,韓國集成電路出口增加1.6%

    近年來,隨著數(shù)字化和智能化趨勢的不斷加速,全球集成電路市場需求逐步增長,中國作為全球最大的半導(dǎo)體消費(fèi)市場之一,集成電路的進(jìn)出口貿(mào)易規(guī)模一直都處于高位。在如今復(fù)雜的國際環(huán)境下,全球
    的頭像 發(fā)表于 05-08 17:34 ?253次閱讀

    H5U系列可編程邏輯控制器指令手冊

    INOVANCE匯川-H5U系列可編程邏輯控制器指令手冊-中文
    發(fā)表于 04-30 16:38 ?0次下載

    電機(jī)驅(qū)動與控制專用集成電路及應(yīng)用

    的功率驅(qū)動部分。前級控制電路容易實(shí)現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路也已集成化,稱之為功率
    發(fā)表于 04-24 21:30

    詳解半導(dǎo)體集成電路的失效機(jī)理

    半導(dǎo)體集成電路失效機(jī)理中除了與封裝有關(guān)的失效機(jī)理以外,還有與應(yīng)用有關(guān)的失效機(jī)理。
    的頭像 發(fā)表于 03-25 15:41 ?687次閱讀
    詳解<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>集成電路</b>的失效機(jī)理

    集成電路技術(shù)的優(yōu)勢與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨著一系列挑戰(zhàn),本文分述
    的頭像 發(fā)表于 03-03 09:21 ?518次閱讀
    硅<b class='flag-5'>集成電路</b>技術(shù)的優(yōu)勢與挑戰(zhàn)

    CPLD 與 ASIC 的比較

    在數(shù)字電子領(lǐng)域,CPLD和ASIC是兩種廣泛使用的集成電路技術(shù)。它們各自有著獨(dú)特的優(yōu)勢和局限性,適用于不同的應(yīng)用場景。 1. 定義與基本原理 1.1 CPLD(復(fù)雜可編程邏輯器件) CPLD是一種
    的頭像 發(fā)表于 01-23 10:04 ?712次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復(fù)雜可編程邏輯器件)是一種介于簡單PLD(可編程邏輯器件)和FPGA(現(xiàn)場可編程門陣列)之間的可編程邏輯器件。它們通常用于實(shí)現(xiàn)中等復(fù)雜度的數(shù)字
    的頭像 發(fā)表于 01-23 10:03 ?575次閱讀

    CPLD 優(yōu)勢與劣勢分析

    CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是一種介于簡單可編程邏輯器件(如PAL、GAL)和FPGA(現(xiàn)場可編程門陣列)之間的可編程邏輯
    的頭像 發(fā)表于 01-23 09:54 ?1139次閱讀

    可編程交流負(fù)載標(biāo)準(zhǔn)

    的準(zhǔn)確性直接取決于設(shè)備的穩(wěn)定性和可靠性。 在實(shí)際應(yīng)用中,可編程交流負(fù)載標(biāo)準(zhǔn)可以用于多種場合。例如,在電力電子設(shè)備的研發(fā)階段,可以通過可編程交流負(fù)載來模擬不同的負(fù)載條件,以測試設(shè)備的性能和穩(wěn)定性。在電力系統(tǒng)
    發(fā)表于 01-15 13:53

    ASIC集成電路與FPGA的區(qū)別

    ASIC(專用集成電路)與FPGA(現(xiàn)場可編程門陣列)是兩種不同的集成電路技術(shù),它們在多個方面存在顯著的區(qū)別。以下是兩者的主要差異: 一、設(shè)計(jì)與制造 ASIC 是為特定應(yīng)用定制設(shè)計(jì)的集成電路
    的頭像 發(fā)表于 11-20 15:02 ?1196次閱讀

    德州儀器可編程邏輯器件解決方案

    我們常說邏輯器件是每個電子產(chǎn)品設(shè)計(jì)的“粘合劑”,但在為系統(tǒng)選擇元件時(shí),它們通常是您最后考慮的部分。確實(shí)有很多經(jīng)過驗(yàn)證的標(biāo)準(zhǔn)邏輯器件可供選擇。但是,
    的頭像 發(fā)表于 11-05 14:27 ?604次閱讀
    德州儀器<b class='flag-5'>可編程邏輯器件</b>解決方案

    德州儀器推出全新可編程邏輯產(chǎn)品系列

    德州儀器(TI)近日宣布推出其最新的可編程邏輯器件(PLD)系列,為工程師們帶來了從概念到原型設(shè)計(jì)的全新解決方案。這一創(chuàng)新產(chǎn)品系列基于TI出色的邏輯產(chǎn)品系列,旨在簡化各類應(yīng)用的邏輯設(shè)計(jì)流程,讓工程師們能夠更高效地完成工作任務(wù)。
    的頭像 發(fā)表于 10-28 17:38 ?847次閱讀

    德州儀器 (TI) 全新可編程邏輯產(chǎn)品系列助力工程師在數(shù)分鐘內(nèi)完成從概念到原型設(shè)計(jì)的整個過程

    全新可編程邏輯器件和無代碼設(shè)計(jì)工具可降低工程設(shè)計(jì)復(fù)雜性和成本、減少布板空間并縮短時(shí)間。 ? ? 德州儀器全新可編程邏輯產(chǎn)品系列允許工程師在單個芯片上集成多達(dá) 40
    發(fā)表于 10-22 11:51 ?571次閱讀
    德州儀器 (TI) 全新<b class='flag-5'>可編程</b><b class='flag-5'>邏輯</b>產(chǎn)品系列助力工程師在數(shù)分鐘內(nèi)完成從概念到原型設(shè)計(jì)的整個過程

    半導(dǎo)體集成電路中的應(yīng)用

    本文旨在剖析這個半導(dǎo)體領(lǐng)域的核心要素,從最基本的晶體結(jié)構(gòu)開始,逐步深入到半導(dǎo)體集成電路中的應(yīng)用。
    的頭像 發(fā)表于 10-18 14:24 ?1763次閱讀