99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板抗干擾電路設(shè)計中的問題與措施

GLeX_murata_eet ? 來源:快點PCB ? 作者:快點PCB ? 2021-04-25 17:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。

PCB板中干擾的存在

在實際研究中發(fā)現(xiàn),PCB板的設(shè)計主要有四方面的干擾存在:電源噪聲、傳輸線干擾、耦合和電磁干擾(EMI)。

1電源噪聲

高頻電路中,電源所帶有的噪聲對高頻信號影響尤為明顯。因此,首先要求電源是低噪聲的。在這里,干凈的地和干凈的電源同樣重要。

535f6de2-a4b6-11eb-aece-12bb97331649.jpg

電源特性

2傳輸線

在PCB中只可能出現(xiàn)兩種傳輸線:帶狀線和微波線,傳輸線最大的問題就是反射,反射會引發(fā)出很多問題,例如負載信號將是原信號與回波信號的疊加,增加信號分析的難度;反射會引起回波損耗(回損),其對信號產(chǎn)生的影響與加性噪聲干擾產(chǎn)生的影響同樣嚴重。

3耦合

干擾源產(chǎn)生的干擾信號是通過一定的耦合通道對電控系統(tǒng)發(fā)生電磁干擾作用的。

干擾的耦合方式無非是通過導線、空間、公共線等作用在電控系統(tǒng)上。分析下來主要有以下幾種:直接耦合、公共阻抗耦合、電容耦合、電磁感應(yīng)耦合、輻射耦合等。

536b5cb0-a4b6-11eb-aece-12bb97331649.jpg

公共阻抗耦合

4電磁干擾(EMI)

電磁干擾EMI有傳導干擾和輻射干擾兩種。傳導干擾是指通過導電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。

輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡(luò)。

在高速PCB及系統(tǒng)設(shè)計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發(fā)射電磁波并影響其他系統(tǒng)或本系統(tǒng)內(nèi)其他子系統(tǒng)的正常工作。

PCB及電路抗干擾措施

印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,接下來,我們僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。

1電源線設(shè)計

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強抗噪聲能力。

2地線設(shè)計地線設(shè)計的原則

(1)數(shù)字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應(yīng)使它們盡量分開。低頻電路的地應(yīng)盡量采用單點并聯(lián)接地,實際布線有困難時可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點串聯(lián)接地,地線應(yīng)短而租,高頻元件周圍盡量用柵格狀大面積地箔。

(2)接地線應(yīng)盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm以上。

(3)接地線構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團環(huán)路大多能提高抗噪聲能力。

3退藕電容配置

PCB設(shè)計的常規(guī)做法之一是在印制板的各個關(guān)鍵部位配置適當?shù)耐伺弘娙?。退藕電容的一般配置原則是:

(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個集成電路芯片都應(yīng)布置一個0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1 ~ 10pF的鉭電容。

(3)對于抗噪能力弱、關(guān)斷時電源變化大的器件,如 RAMROM存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

4PCB設(shè)計中消除電磁干擾的方法

(1)減小環(huán)路:每個環(huán)路都相當于一個天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號在任意的兩點上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。

(2)濾波:在電源線上和在信號線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。

567f5d7a-a4b6-11eb-aece-12bb97331649.jpg

濾波器的類型

(3)屏蔽。

(4)盡量降低高頻器件的速度。

(5)增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1474

    瀏覽量

    53504
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6708

    文章

    2543

    瀏覽量

    214867
  • 抗干擾
    +關(guān)注

    關(guān)注

    5

    文章

    326

    瀏覽量

    35210
  • 電源噪聲
    +關(guān)注

    關(guān)注

    3

    文章

    159

    瀏覽量

    17829

原文標題:電路板抗干擾如何設(shè)計?

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    時源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板PCB抗干擾設(shè)計等多個方面。 降低開關(guān)電源自身
    的頭像 發(fā)表于 05-20 16:50 ?210次閱讀
    時源芯微 開關(guān)電源電磁<b class='flag-5'>干擾</b>的控制技術(shù)

    PCB分層爆的成因和預(yù)防措施

    在電子設(shè)備,高性能印刷電路板PCB)就如同精密的 “千層蛋糕”,然而,當出現(xiàn)層間黏合失效,也就是 “分層爆” 問題時,輕則導致信號失真,重則使整板報廢。接下來,SGS帶您深入了解
    的頭像 發(fā)表于 05-17 13:53 ?1097次閱讀

    干貨|抗干擾天線的性能怎么測試?

    前幾個章節(jié)我們介紹了衛(wèi)星導航抗干擾天線的選型、抗干擾天線能不能同時做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?807次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測試?

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場景。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強的網(wǎng)線類型 屏蔽網(wǎng)線(STP/SFTP) 鋁箔屏蔽(FTP
    的頭像 發(fā)表于 04-10 09:42 ?1096次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    濾波電感在電源抗干擾的應(yīng)用

    摘要:從磁性材料的角度指出了共模與差模抗干擾濾波器電感材料的選擇原則。指出必須根據(jù)干擾信號的類型(共模 或差模)選取對應(yīng)的磁性材料,并按照所需抑制頻段研制該材料的磁性能,使之適合該抑制頻段需要
    發(fā)表于 03-20 16:10

    PCB】四層電路板PCB設(shè)計

    端放置,這樣做町以減小由數(shù)字 開關(guān)引起的di/dt出效應(yīng)。 3 PCB電路電路抗干擾措施 抗干擾
    發(fā)表于 03-12 13:31

    如何進行電路板抗干擾設(shè)計

    在當今電子設(shè)備高度集成化與復(fù)雜化的時代,電路板作為各類電子元件的承載平臺,其抗干擾能力直接關(guān)系到整個電子系統(tǒng)的穩(wěn)定性與可靠性。一個小小的干擾信號,都可能導致電子設(shè)備出現(xiàn)故障、數(shù)據(jù)丟失甚至完全失效
    的頭像 發(fā)表于 02-05 15:11 ?571次閱讀

    開關(guān)電源PCB的EMI抑制與抗干擾設(shè)計

    開關(guān)電源PCB的EMI抑制與抗干擾設(shè)計 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的
    的頭像 發(fā)表于 01-17 10:35 ?3621次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b><b class='flag-5'>板</b>的EMI抑制與<b class='flag-5'>抗干擾</b>設(shè)計

    是德萬用表的抗干擾措施

    測量結(jié)果的準確性,甚至導致儀器損壞。因此,了解和掌握是德科技萬用表所采用的抗干擾措施至關(guān)重要。本文將深入探討是德科技萬用表在抗干擾方面的技術(shù)手段,并結(jié)合實際應(yīng)用案例進行分析。 一、是德萬用表面臨的
    的頭像 發(fā)表于 12-05 10:07 ?733次閱讀
    是德萬用表的<b class='flag-5'>抗干擾</b><b class='flag-5'>措施</b>

    如何有效提升晶振的抗干擾能力可以采取以下措施

    在實際應(yīng)用,晶振作為頻率控制元件,其穩(wěn)定性和準確性至關(guān)重要。然而,晶振容易受到電磁干擾、射頻干擾以及電源噪聲等外部因素的影響,導致其頻率穩(wěn)定性下降。為了確保晶振的頻率穩(wěn)定性,必須采取有效的
    的頭像 發(fā)表于 11-11 14:48 ?1048次閱讀
    如何有效提升晶振的<b class='flag-5'>抗干擾</b>能力可以采取以下<b class='flag-5'>措施</b>

    TAS5711怎樣調(diào)整LRC解決抗干擾問題?

    問題,如:TAS5711PCB布局排版主意那些事項,PVCC電源干擾到PLL補償以及I2S輸入,怎樣調(diào)整LRC解決抗干擾問題,現(xiàn)象描述:當聲音斷斷續(xù)續(xù)時,撥下供電插頭關(guān)閉主負載LED燈
    發(fā)表于 10-31 07:41

    如何提高PCB電路板抗干擾的能力

    印制電路板PCB)是電子產(chǎn)品電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來越高,其設(shè)計好壞對
    的頭像 發(fā)表于 10-07 14:32 ?609次閱讀

    晶振的抗干擾設(shè)計:確保系統(tǒng)時鐘的穩(wěn)定性

    主要分為兩個方面:電路板布局(layout)的優(yōu)化和上頻率器件的隔離處理。 電路板布局的優(yōu)化 在電路板設(shè)計,合理的布局是提高晶振
    的頭像 發(fā)表于 09-10 16:51 ?1534次閱讀

    電路怎樣消除高頻干擾

    在電子電路設(shè)計,高頻干擾是一個常見的問題,它可能導致電路性能下降、數(shù)據(jù)傳輸錯誤甚至設(shè)備損壞。因此,消除或減少高頻干擾
    的頭像 發(fā)表于 08-22 11:05 ?4479次閱讀

    可控硅觸發(fā)電路抗干擾措施有哪些

    引言 可控硅觸發(fā)電路是電力電子技術(shù)的一種重要電路,廣泛應(yīng)用于電力系統(tǒng)、工業(yè)控制、家用電器等領(lǐng)域。然而,由于可控硅觸發(fā)電路抗干擾能力較差,
    的頭像 發(fā)表于 07-31 09:46 ?1716次閱讀