探索異構(gòu)平臺(tái)的設(shè)計(jì)方法和概念
賽靈思 Versal ACAP 硬件、IP 和平臺(tái)開發(fā)方法論是旨在幫助精簡(jiǎn) Versal 器件設(shè)計(jì)進(jìn)程的一整套最佳實(shí)踐。Versal ACAP從設(shè)計(jì)之初即采用正確方法并盡早關(guān)注設(shè)計(jì)目標(biāo)(包括 IP 選擇和配置、塊連接、RTL、時(shí)鐘、I/O 接口和 PCB 管腳分配)至關(guān)重要。在每個(gè)設(shè)計(jì)階段中正確定義和驗(yàn)證設(shè)計(jì)有助于減少后續(xù)實(shí)現(xiàn)階段的時(shí)序收斂、性能收斂和功耗問(wèn)題。
鑒于設(shè)計(jì)的規(guī)模與復(fù)雜性,因此必須通過(guò)執(zhí)行特定步驟與設(shè)計(jì)任務(wù)才能確保設(shè)計(jì)每個(gè)階段都能成功完成。本指南基于最佳時(shí)間對(duì)操作步驟進(jìn)行了規(guī)范,幫助開發(fā)者以盡可能最快且最高效的方式實(shí)現(xiàn)期望的設(shè)計(jì)目標(biāo)。
使用 Vivado Design Suite 創(chuàng)建設(shè)計(jì)
Versal ACAP支持包括Vivado IP intergrator、Vitis HLS、RTL等方式創(chuàng)建設(shè)計(jì)。
Vivado IP integrator 支持使用 SmartConnect IP 和 NoC 將多個(gè) IP 連接在一起以創(chuàng)建塊設(shè)計(jì) (.bd) 或 IP 子系統(tǒng)。通過(guò)使用 IP integrator,即可將 IP 拖放到設(shè)計(jì)畫布上,以單一線路連接 AXI 接口,設(shè)置端口和接口端口布局以將 IP 子 系統(tǒng)連接到頂層設(shè)計(jì)。這些 IP 塊設(shè)計(jì)還可作為源設(shè)計(jì)加以封裝 并在其它設(shè)計(jì)中復(fù)用。
本指南中詳細(xì)介紹了開發(fā)者通過(guò)以上方式創(chuàng)建設(shè)計(jì)的基本流程和注意事項(xiàng)。
如何完美適配 Vitis 環(huán)境?
平臺(tái)是設(shè)計(jì)的起點(diǎn),Vitis 統(tǒng)一軟件平臺(tái)憑借“打破軟硬件語(yǔ)言壁壘,提升開發(fā)效率”的優(yōu)勢(shì),廣受開發(fā)者青睞。本指南對(duì)如何適配 Vitis 環(huán)境提供了詳細(xì)的指導(dǎo)。
獲取基礎(chǔ)平臺(tái)源代碼
同時(shí),如果開發(fā)者希望從頭開始創(chuàng)建自定義 Vitis 嵌入式平臺(tái),本指南亦提供了詳細(xì)的指導(dǎo)。
編輯:lyn
-
pcb
+關(guān)注
關(guān)注
4367文章
23485瀏覽量
409535 -
IP
+關(guān)注
關(guān)注
5文章
1804瀏覽量
152538 -
RTL
+關(guān)注
關(guān)注
1文章
389瀏覽量
61080
原文標(biāo)題:用戶指南 | 探索 Versal ACAP 設(shè)計(jì)方法論
文章出處:【微信號(hào):FPGA-EETrend,微信公眾號(hào):FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
弘信電子旗下燧弘華創(chuàng)與聯(lián)想發(fā)布多元異構(gòu)算力調(diào)度平臺(tái)
上揚(yáng)軟件助力12英寸異構(gòu)堆疊芯片企業(yè)建設(shè)MES系統(tǒng)項(xiàng)目
在采用異構(gòu)模式推理時(shí),如何檢查每層使用的設(shè)備是什么?
工業(yè)物聯(lián)網(wǎng)平臺(tái)的概念及功能解析
異構(gòu)計(jì)算的概念、核心、優(yōu)勢(shì)、挑戰(zhàn)及考慮因素
人工智能應(yīng)用中的異構(gòu)集成技術(shù)

【一文看懂】什么是異構(gòu)計(jì)算?

異構(gòu)集成封裝類型詳解

新華三發(fā)布多元異構(gòu)算力平臺(tái)H3C UniServer G7
汽車異構(gòu)硬件平臺(tái)開發(fā)如何進(jìn)行靜態(tài)代碼分析

FPD link系統(tǒng)概念與診斷調(diào)試方法

淺談國(guó)產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢(shì)和應(yīng)用場(chǎng)景
AvaotaA1全志T527開發(fā)板AMP異構(gòu)計(jì)算簡(jiǎn)介
異構(gòu)計(jì)算:解鎖算力潛能的新途徑

評(píng)論