99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用Verilog實現(xiàn)CRC-8的串行計算

FPGA自習(xí)室 ? 來源:FPGA自習(xí)室 ? 作者:FPGA自習(xí)室 ? 2021-03-12 17:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(2021樂鑫科技數(shù)字IC提前批代碼編程

Verilog實現(xiàn)CRC-8的串行計算,G(D)=D8+D2+D+1,計算流程如下圖所示:

一、分析

CRC循環(huán)冗余校驗碼(Cyclic Redundancy Check),檢錯碼。

(1)該題目所述為CRC-8,即輸出8位CRC校驗值,給定一段長為N-bit的有效輸入序列,輸出(N+8)-bit的數(shù)據(jù),其中前N-bit數(shù)據(jù)為輸入的原始數(shù)據(jù),添加的8-bit數(shù)據(jù)為CRC校驗數(shù)據(jù);

(2)該CRC-8的生成多項式為G(D)=D8+D2+D+1,對CRC進行簡化表示時可以忽略最高位的D8,結(jié)合圖示中三個異或運算的位置更容易理解生成多項式,8位CRC有8個寄存器C0~C7,根據(jù)多項式,C0、C1和C2的輸入是由異或運算而來;

二、Verilog編程

1. 并行計算,串行輸出

對于輸入位寬為1的輸入,這種方法的計算非常簡單,直接根據(jù)生成多項式運算。

(注意!如果輸入位寬不為1,則需要根據(jù)多項式進行化簡,可以使用http://outputlogic.com/?page_id=321生成運算邏輯和代碼)

1.1 自己一步一步寫

完整工程代碼在【FPGA探索者】公眾號回復(fù)【CRC】獲取。

(1)先定義8個寄存器reg [7:0]

reg [7:0] crc_reg_q;// 寄存器 Q 輸出端reg [7:0] crc_reg_d;// 寄存器 D 輸入端

(對crc_reg_d,使用always賦值就定義成reg,使用assign就定義成wire)

(2)異或計算

寄存器0的輸入crc_reg_d[0],來自寄存器7的輸出crc_reg_q[7]和數(shù)據(jù)輸入data_in異或運算,即:

crc_reg_d [0] = crc_reg_q[7] ^ data_in;

同理可得:

always @ (*)begin crc_reg_d[0] = crc_reg_q[7] ^ data_in;crc_reg_d[1] = crc_reg_q[7] ^ data_in ^ crc_reg_q[0];crc_reg_d[2] = crc_reg_q[7] ^ data_in ^ crc_reg_q[1];crc_reg_d[3] = crc_reg_q[2];crc_reg_d[4] = crc_reg_q[3];crc_reg_d[5] = crc_reg_q[4];crc_reg_d[6] = crc_reg_q[5];crc_reg_d[7] = crc_reg_q[6];end

上述使用組合邏輯實現(xiàn)異或運算和數(shù)據(jù)的傳遞,另外,對于每個寄存器的輸入到輸出(D端到Q端),使用時序邏輯,并且按照題目要求,設(shè)置初始值為全1,將數(shù)據(jù)有效標志作為控制邏輯:

always @ (posedge clk)beginif(rst) crc_reg_q <= 8’hff; elsebegin if(data_valid ) crc_reg_q<= crc_reg_d;// 輸入數(shù)據(jù)有效就更新值else crc_reg_q<= crc_reg_q;// 輸入數(shù)據(jù)無效就等待 endend

(3)串行輸出

上述已經(jīng)實現(xiàn)了并行的 CRC,計算出的 CRC 結(jié)果就是直接的 8 位 CRC,按照題目要求,需要串行輸出 CRC 結(jié)果。

思路:寫一個計數(shù)器,當需要輸出 CRC 時,串行計數(shù)輸出,實現(xiàn)并串轉(zhuǎn)換。這里,由于題目給了一個信號 crc_start,我把這個信號作為 CRC 的標志,當 data_valid 有效時表示輸入的是數(shù)據(jù),當 data_valid 無效且crc_start 有效表示數(shù)據(jù)輸入完畢,該輸出 CRC 了。

reg [2:0] count;always @ (posedge clk)begin if(rst)begin crc_out <= 0; count<= 0; end elsebegin if(data_valid) begin crc_out <= data_in; crc_valid <= 1'b0; end elseif(crc_start)begin count <= count + 1'b1; crc_out <= crc_reg_q [7-count]; crc_valid <= 1'b1; end elsebegin crc_valid <= 1'b0; end endend

完整工程代碼在【FPGA探索者】公眾號回復(fù)【CRC】獲取。

1.2 CRC Generator自動生成

在Step1中,根據(jù)要求,1處表示輸入數(shù)據(jù)位寬為1,2處CRC輸出8位,3處選擇自定義CRC的多項式,4處點擊運用設(shè)定,然后進入Step2。

根據(jù)生成多項式,勾選1、X1、X2即可(對應(yīng)1+D1+D2,最高位的D8不用管)。

//-----------------------------------------------------------------------------// Copyright (C) 2009 OutputLogic.com // This source file may be used and distributedwithout restriction // provided that this copyright statement is notremoved from the file // and that any derivative work contains theoriginal copyright notice // and the associated disclaimer. // // THIS SOURCE FILE IS PROVIDED "ASIS" AND WITHOUT ANY EXPRESS // OR IMPLIED WARRANTIES, INCLUDING, WITHOUTLIMITATION, THE IMPLIED // WARRANTIES OF MERCHANTIBILITY AND FITNESS FORA PARTICULAR PURPOSE. //-----------------------------------------------------------------------------// CRC module for data[0:0] , crc[7:0]=1+x^1+x^2+x^8;//-----------------------------------------------------------------------------module crc( input [0:0] data_in, input crc_en, output [7:0] crc_out, input rst, input clk); reg [7:0] lfsr_q,lfsr_c; assign crc_out = lfsr_q; always @(*) begin lfsr_c[0] = lfsr_q[7] ^ data_in[0]; lfsr_c[1] = lfsr_q[0] ^ lfsr_q[7]^ data_in[0]; lfsr_c[2] = lfsr_q[1] ^ lfsr_q[7]^ data_in[0]; lfsr_c[3] = lfsr_q[2]; lfsr_c[4] = lfsr_q[3]; lfsr_c[5] = lfsr_q[4]; lfsr_c[6] = lfsr_q[5]; lfsr_c[7] = lfsr_q[6]; end // always always @(posedge clk, posedge rst) begin if(rst) begin lfsr_q <= {8{1'b1}}; end else begin lfsr_q <= crc_en ? lfsr_c: lfsr_q; end end // alwaysendmodule // crc

將上述代碼按照題目要求改變輸入輸出的名稱,并進行串并轉(zhuǎn)換(并->串)即可。

1.3 easics自動生成

https://www.easics.com/crctool

(1)1處選擇CRC的生成多項式,這里與1.2的不同在于,要把最高位的D8選上,easics能識別的CRC協(xié)議更多;

(2)2處自動識別出這個CRC多項式其實是CRC8 ATM HEC協(xié)議使用的 CRC;

(3)3處設(shè)置輸入數(shù)據(jù)位寬為1;

(4)選擇生成Verilog代碼;

(5)下載代碼。

仔細閱讀代碼注釋,注意!

convention: the first serial bit is D[0]

數(shù)據(jù)的最低位先輸出,此代碼將會把低位作為異或移出位,而上面已經(jīng)提到的兩種方法均是將最高位作為移出位去異或,所以,代碼中需要稍作修改,將d[0]改成d[7],d[1]改成d[6],…,以此類推,c[0]- c[7]不要變。

有興趣的可以去看看【大小端問題】,在不同處理器、不同協(xié)議中非常常見。

///////////////////////////////////////////////////////////////////////////////// Copyright (C) 1999-2008 Easics NV.// This source file may be used and distributedwithout restriction// provided that this copyright statement is notremoved from the file// and that any derivative work contains theoriginal copyright notice// and the associated disclaimer.//// THIS SOURCE FILE IS PROVIDED "AS IS"AND WITHOUT ANY EXPRESS// OR IMPLIED WARRANTIES, INCLUDING, WITHOUTLIMITATION, THE IMPLIED// WARRANTIES OF MERCHANTIBILITY AND FITNESS FOR APARTICULAR PURPOSE.//// Purpose : synthesizable CRC function// *polynomial: x^8 + x^2 + x^1 + 1// * datawidth: 1//// Info : tools@easics.be// http://www.easics.com///////////////////////////////////////////////////////////////////////////////module CRC8_D1; //polynomial: x^8 + x^2 + x^1 + 1 // datawidth: 1 //convention: the first serial bit is D[0] function[7:0] nextCRC8_D1; inputData; input[7:0] crc; reg [0:0]d; reg [7:0]c; reg [7:0]newcrc; begin d[0] =Data; c = crc; newcrc[0]= d[0] ^ c[7]; newcrc[1]= d[0] ^ c[0] ^ c[7]; newcrc[2]= d[0] ^ c[1] ^ c[7]; newcrc[3]= c[2]; newcrc[4]= c[3]; newcrc[5]= c[4]; newcrc[6]= c[5]; newcrc[7]= c[6]; nextCRC8_D1 = newcrc; end endfunctionendmodule

2. 串行計算,串行輸出(函數(shù)function用法)

CRC計算的重要思想是不斷的消除最高位。

(1)新建函數(shù)function

Verilog函數(shù)名為next_crc,輸入信號為 data_in 和 current_crc,輸出信號為8位的新 crc。

函數(shù)功能為:根據(jù)輸入信號data_in,跳轉(zhuǎn)CRC的狀態(tài);

函數(shù)的設(shè)計邏輯為:

(a)將CRC寄存器的數(shù)據(jù)左移1位,低位補零,得到

{current_crc[6:0],1'b0} (其中{ }為位拼接符);

(b)新輸入的數(shù)據(jù)data_in和移出的CRC最高位做異或得到

current_crc[7]^data_in;

(c)使用位拼接符對異或結(jié)果進行位擴展,CRC-8進行8位的擴展,得到

{8{current_crc[7]^data_in}};

(d)擴展后的數(shù)據(jù)和生成多項式進行與運算,得到

{8{current_crc[7]^data_in}}&(8'h07);

(e)將(a)的數(shù)據(jù)和(d)的數(shù)據(jù)進行異或運算,得到CRC結(jié)果;

next_crc = {current_crc[6:0],1'b0} ^({8{current_crc[7]^data_in}} & (8'h07));

上述,(a)是對CRC低位的處理,(b)-(d)是對CRC最高位的處理。

8’h07從何而來?

因為生成多項式G(D) = D8+D2+D1+D0,前面提到了最高位的D8不用管,那么使用8位去表示為0000_0111,即低3位為1,其余為0,即8’h07。

function [7:0] next_crc; inputdata_in; input[7:0] current_crc; begin next_crc = {current_crc[6:0],1'b0} ^ ({8{current_crc[7]^data_in}} &(8'h07)); end endfunction

(2)調(diào)用function函數(shù)

初始化時給寄存器賦值全為1,當數(shù)據(jù)有效時,進行CRC計算。

reg [7:0] crc_reg;always @ (posedge clk)begin if(rst)begin crc_reg <= 8'hff; end elsebegin if(data_valid) begin crc_reg <= next_crc(data_in, crc_reg); end endend

(3)串行輸出(串并轉(zhuǎn)換)

按照上面的老方法,串并轉(zhuǎn)換(并->串)。

完整工程代碼在【FPGA探索者】公眾號回復(fù)【CRC】獲取。

輸入32個1,先輸出輸入的32個1,緊跟著輸出32個1的CRC校驗值8’b00001111。

三、原理圖設(shè)計

使用Quartus原理圖設(shè)計,調(diào)用DFF觸發(fā)器和XOR異或門搭建題目所示的CRC邏輯。

這里沒有做data_valid的控制,輸入數(shù)據(jù)是連續(xù)的32個1,輸入完成后的CRC值是8’h0f,串行輸出8位二進制數(shù)據(jù) 8’b00001111。

四、擴展

1. 并行計算并行輸出

(1)對于單bit輸入的序列,只要將并行計算串行輸出的串并轉(zhuǎn)換去掉,直接輸出8-bit的CRC校驗值即可;

(2)對于多bit同時輸入的序列,通過介紹的兩個在線平臺去生成運算邏輯(筆試肯定不會喪心病狂到考多bit并行);

2. 查表法

實際工程中,為了減少運算量,還經(jīng)常使用一種查表法,將CRC的校驗表直接存儲在ROM中,進行索引查找,常見的CRC表可以自行去查找,這里只是拋磚引玉。

責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22054

    瀏覽量

    618813
  • crc
    crc
    +關(guān)注

    關(guān)注

    0

    文章

    204

    瀏覽量

    30137
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112321

原文標題:FPGA手撕代碼——CRC校驗碼的多種Verilog實現(xiàn)方式

文章出處:【微信號:FPGA_Study,微信公眾號:FPGA自習(xí)室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    第十八章 淺談循環(huán)冗余校驗(CRC)計算單元

    本篇文章介紹了CRC(循環(huán)冗余校驗),其計算單元 CRC-32多項式,32位數(shù)據(jù)寄存器,4個AHB時鐘周期完成計算。含數(shù)據(jù)、獨立數(shù)據(jù)和控制
    的頭像 發(fā)表于 05-29 11:00 ?394次閱讀
    第十八章 淺談循環(huán)冗余校驗(<b class='flag-5'>CRC</b>)<b class='flag-5'>計算</b>單元

    并行CRC實現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《并行CRC實現(xiàn).pdf》資料免費下載
    發(fā)表于 05-20 17:26 ?0次下載

    求助,關(guān)于ad7616序列器模式+crc的兩個問題求解

    是對的嗎?并且這個crc所有數(shù)據(jù)代入得不到這個值。這個crc值應(yīng)該怎么計算?軟件序列器模式和硬件序列器模式都是一樣的現(xiàn)象。有人能幫我解答嗎?感謝支持!
    發(fā)表于 04-15 08:23

    基于Verilog語言實現(xiàn)CRC校驗

    CRC即循環(huán)冗余校驗碼:是數(shù)據(jù)通信領(lǐng)域中最常用的一種查錯校驗碼,其特征是信息字段和校驗字段的長度可以任意選定。循環(huán)冗余檢查(CRC)是一種數(shù)據(jù)傳輸檢錯功能,對數(shù)據(jù)進行多項式計算,并將得到的結(jié)果附在幀的后面,接收設(shè)備也執(zhí)行類似的算
    的頭像 發(fā)表于 03-24 10:36 ?1474次閱讀
    基于<b class='flag-5'>Verilog</b>語言<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>CRC</b>校驗

    Verilog 與 ASIC 設(shè)計的關(guān)系 Verilog 代碼優(yōu)化技巧

    Circuit,專用集成電路)設(shè)計是一個復(fù)雜的過程,涉及到邏輯設(shè)計、綜合、布局布線、物理驗證等多個環(huán)節(jié)。在這個過程中,Verilog被用來描述數(shù)字電路的行為和結(jié)構(gòu),進而實現(xiàn)ASIC的設(shè)計。 具體來說
    的頭像 發(fā)表于 12-17 09:52 ?1045次閱讀

    Verilog 測試平臺設(shè)計方法 Verilog FPGA開發(fā)指南

    Verilog測試平臺設(shè)計方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗證Verilog設(shè)計的正確性和性能。以下是一個詳細的Verilog測試平臺設(shè)計方法及
    的頭像 發(fā)表于 12-17 09:50 ?1154次閱讀

    求助,關(guān)于ADS125H02數(shù)據(jù)通訊格式及CRC校驗問題求解

    of the initial data. 第1條中,將所有數(shù)據(jù)“左移擴展為40bit,最右邊1補齊”,與傳統(tǒng)的crc計算方法不一致,傳統(tǒng)的計算方法是在數(shù)據(jù)末尾補
    發(fā)表于 12-03 06:54

    使用MSP430 MCU實現(xiàn)CRC

    電子發(fā)燒友網(wǎng)站提供《使用MSP430 MCU實現(xiàn)CRC.pdf》資料免費下載
    發(fā)表于 10-23 10:19 ?0次下載
    使用MSP430 MCU<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>CRC</b>

    如何利用Verilog-A開發(fā)器件模型

    Verilog-A對緊湊型模型的支持逐步完善,在模型的實現(xiàn)上扮演越來越重要的角色,已經(jīng)成為緊湊模型開發(fā)的新標準。而且Verilog-A能夠在抽象級別和應(yīng)用領(lǐng)域中擴展SPICE建模和仿真功能,因此學(xué)會
    的頭像 發(fā)表于 10-18 14:16 ?1368次閱讀
    如何利用<b class='flag-5'>Verilog</b>-A開發(fā)器件模型

    TMS320C6748/46/42和OMAP-L1x8用串行總線上游設(shè)備兼容性測試

    電子發(fā)燒友網(wǎng)站提供《TMS320C6748/46/42和OMAP-L1x8用串行總線上游設(shè)備兼容性測試.pdf》資料免費下載
    發(fā)表于 10-12 09:29 ?0次下載
    TMS320C6748/46/42和OMAP-L1x<b class='flag-5'>8</b>通<b class='flag-5'>用串行</b>總線上游設(shè)備兼容性測試

    TAS5805內(nèi)部的硬件CRC8對應(yīng)標準的哪種? CRC校驗的數(shù)據(jù)是offset和value值嗎?

    TAS5805 內(nèi)部的硬件 CRC8 對應(yīng)標準的哪種? CRC 校驗的數(shù)據(jù)是 offset 和 value 值嗎? PPC 加載文件計算出來的值和在線
    發(fā)表于 10-12 06:19

    CRC實施

    電子發(fā)燒友網(wǎng)站提供《CRC實施.pdf》資料免費下載
    發(fā)表于 09-26 09:44 ?0次下載
    <b class='flag-5'>CRC</b>實施

    ADS7138小型,8通道,12位ADC與12C接口,GPIO和CRC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7138小型,8通道,12位ADC與12C接口,GPIO和CRC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 09-13 09:36 ?0次下載
    ADS7138小型,<b class='flag-5'>8</b>通道,12位ADC與12C接口,GPIO和<b class='flag-5'>CRC</b>數(shù)據(jù)表

    【GD32 MCU 入門教程】GD32 MCU 常見外設(shè)介紹(8)SPI 模塊介紹

    串行外設(shè)接口(Serial Peripheral Interface,縮寫為 SPI) 提供了基于SPI 協(xié)議的數(shù)據(jù)發(fā)送和接收功能, 可以工作于主機或從機模式。 SPI 接口支持具有硬件 CRC 計算和校驗的全雙工和單工模式。
    的頭像 發(fā)表于 08-17 09:36 ?1518次閱讀
    【GD32 MCU 入門教程】GD32 MCU 常見外設(shè)介紹(<b class='flag-5'>8</b>)SPI 模塊介紹

    ADS7028小型8通道12位ADC,具有SPI接口、GPIO和CRC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS7028小型8通道12位ADC,具有SPI接口、GPIO和CRC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-25 11:42 ?0次下載
    ADS7028小型<b class='flag-5'>8</b>通道12位ADC,具有SPI接口、GPIO和<b class='flag-5'>CRC</b>數(shù)據(jù)表