99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Testbench基本組成與示例

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-11-20 11:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Testbench編寫指南(1)基本組成與示例

生成時(shí)鐘信號

生成測試激勵

顯示結(jié)果

簡單示例

設(shè)計(jì)規(guī)則

對于小型設(shè)計(jì)來說,最好的測試方式便是使用TestBench和HDL仿真器來驗(yàn)證其正確性。一般TestBench需要包含這些部分:實(shí)例化待測試設(shè)計(jì)、使用測試向量激勵設(shè)計(jì)、將結(jié)果輸出到終端或波形窗口便于可視化觀察、比較實(shí)際結(jié)果和預(yù)期結(jié)果。下面是一個標(biāo)準(zhǔn)的HDL驗(yàn)證流程:

TestBench可以用VHDL或Verilog、SystemVerilog編寫,本文以Verilog HDL為例。FPGA設(shè)計(jì)必須采用Verilog中可綜合的部分子集,但TestBench沒有限制,任何行為級語法都可以使用。本文將先介紹TestBench中基本的組成部分。

生成時(shí)鐘信號

使用系統(tǒng)時(shí)鐘的設(shè)計(jì)在TestBench中必須要生成時(shí)鐘信號,該功能實(shí)現(xiàn)起來也非常簡單,示例代碼如下:
parameter ClockPeriod = 10;

//方法1 initial begin forever clock = #(ClockPeriod/2) ~ Clock; end //方法2 initial begin always #(ClockPeriod/2) Clock = ~Clock; end

生成測試激勵

只有給設(shè)計(jì)激勵數(shù)據(jù),才能得到驗(yàn)證結(jié)果。提供激勵的方法有兩種,絕對時(shí)間激勵以仿真時(shí)刻0為基準(zhǔn),給信號賦值,示例如下:

initial begin reset = 1; load = 0; count = 0; #100 reset = 0; #20 load = 1; #20 count = 1; end ‘#’用于指定等待的延遲時(shí)間,之后才會執(zhí)行下一個激勵。相對時(shí)間激勵給信號一個初始值,直到某一事件發(fā)生后才觸發(fā)激勵賦值,示例如下: always @ (posedge clk) tb_cnt <= tb_cnt + 1; initial begin ? ?if (tb_cnt <= 5) begin ? ? ? ?reset = 1; ? ? ? ?load = 0; ? ? ? ?count = 0; ? ?end ? ?else begin ? ? ? ?reset = 0; ? ? ? ?load = 1; ? ? ? ?count = 1; ? ?end end

根據(jù)需要,可以同時(shí)使用兩種方法。每一個initial塊、always塊之間都是并行工作的關(guān)系,但在initial塊內(nèi)部是順序地處理事件。因此復(fù)雜的激勵序列應(yīng)該分散到多個initial或always塊中,以提高代碼可讀性和可維護(hù)性。

顯示結(jié)果

Verilog中可以使用display和display和display和monitor系統(tǒng)任務(wù)來顯示仿真結(jié)果,示例代碼如下:

initial begin $timeformat(-9, 1, "ns", 12); $display(" Time clk rst ld sftRg data sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end

$display會將雙引號之間的文本輸出到終端窗口。$monitor的輸出為事件驅(qū)動型,如上例中$realtime變量用于觸發(fā)信號列表的顯示,%t表示$realtime以時(shí)間格式輸出,%b表示其余值以二進(jìn)制格式輸出。其余還有%d、%h、%o等與慣例相同。

簡單示例

下面是一個簡單的移位寄存器Verilog設(shè)計(jì)示例:

module shift_reg (clock, reset, load, sel, data, shiftreg); input clock; input reset; input load; input [1:0] sel; input [4:0] data; output [4:0] shiftreg; reg [4:0] shiftreg; always @ (posedge clock) begin if (reset) shiftreg = 0; else if (load) shiftreg = data; else case (sel) 2'b00 : shiftreg = shiftreg; 2'b01 : shiftreg = shiftreg << 1; ? ? ? ? ? ?2'b10 : shiftreg = shiftreg >> 1; default : shiftreg = shiftreg; endcase end endmodule

下面給出上述設(shè)計(jì)的TestBench示例:

module testbench; // 申明TestBench名稱 reg clock; reg load; reg reset; // 申明信號 wire [4:0] shiftreg; reg [4:0] data; reg [1:0] sel; // 申明移位寄存器設(shè)計(jì)單元 shift_reg dut(.clock (clock), .load (load), .reset (reset), .shiftreg (shiftreg), .data (data), .sel (sel)); initial begin // 建立時(shí)鐘 clock = 0; forever #50 clock = ~clock; end initial begin // 提供激勵 reset = 1; data = 5'b00000; load = 0; sel = 2'b00; #200 reset = 0; load = 1; #200 data = 5'b00001; #100 sel = 2'b01; load = 0; #200 sel = 2'b10; #1000 $stop; end initial begin // 打印結(jié)果到終端 $timeformat(-9,1,"ns",12); $display(" Time Clk Rst Ld SftRg Data Sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end endmodule

TestBench中包括實(shí)例化設(shè)計(jì)、建立時(shí)鐘、提供激勵、終端顯示幾個部分。每個initial塊之間都從0時(shí)刻開始并行執(zhí)行。$stop用來指示仿真器停止TestBench仿真(建議每個TestBench中都有至少一個$stop)。$monitor會在終端以ASCII格式打印監(jiān)測結(jié)果。

設(shè)計(jì)規(guī)則

下面給出一些編寫TestBench的基本設(shè)計(jì)規(guī)則:

了解仿真器特性:不同的仿真器由不同的特性、能力和性能差異,可能會產(chǎn)生不同的仿真結(jié)果。仿真器可分為兩類:(1).基于事件,當(dāng)輸入、信號或門的值改變時(shí)調(diào)度仿真器事件,有最佳的時(shí)序仿真表現(xiàn);(2).基于周期,在每個時(shí)鐘周期優(yōu)化組合邏輯和分析結(jié)果,比前者更快且內(nèi)存利用效率高,但時(shí)序仿真結(jié)果不準(zhǔn)確。即使是基于事件的仿真器,在調(diào)度事件時(shí)采用不同的算法也會影響到仿真性能(比如同一仿真時(shí)刻發(fā)生了多個事件,仿真器需要按一定的序列依次調(diào)度每個事件)。了解仿真器特性有一定必要,但目前最常用的ModelSim、Vivado Simulator等仿真器也已經(jīng)非常強(qiáng)大。

避免使用無限循環(huán):仿真器調(diào)度事件時(shí),會增加CPU和內(nèi)存的使用率,仿真進(jìn)程也會變慢。因此除非迫不得已(比如利用forever生成時(shí)鐘信號),盡量不要使用無限循環(huán)。

將激勵分散到多個邏輯塊中:Verilog中的每個initial塊都是并行的,相對于仿真時(shí)刻0開始運(yùn)行。將不相關(guān)的激勵分散到獨(dú)立的塊中,在編寫、維護(hù)和更新testbench代碼時(shí)會更有效率。

避免顯示不重要的數(shù)據(jù):對于大型設(shè)計(jì)來說,會有超過10萬個事件和大量的信號,顯示大量數(shù)據(jù)會極度拖慢仿真速度。因此最好的做法是每隔N個時(shí)鐘周期顯示重要信號的數(shù)據(jù),以保證足夠的仿真速度。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1037

    瀏覽量

    85352
  • HDL
    HDL
    +關(guān)注

    關(guān)注

    8

    文章

    330

    瀏覽量

    48025
  • 時(shí)鐘信號
    +關(guān)注

    關(guān)注

    4

    文章

    468

    瀏覽量

    29217

原文標(biāo)題:Testbench編寫指南(1)基本組成與示例

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    數(shù)字信號處理的基本組成及其特點(diǎn)?

    的以數(shù)字信號處理器為核心部件的數(shù)字信號處理系統(tǒng)框圖,此系統(tǒng)既可處理數(shù)字信號,也可處理模擬信號。 圖1數(shù)字信號處理系統(tǒng)框圖 一 數(shù)字信號處理的基本組成? 當(dāng)用此系統(tǒng)處理數(shù)字信號時(shí),如圖1所示,可直接將輸入數(shù)字信號x(n)送入數(shù)字信
    的頭像 發(fā)表于 06-18 09:02 ?286次閱讀
    數(shù)字信號處理的基<b class='flag-5'>本組成</b>及其特點(diǎn)?

    testbench中如何使用阻塞賦值和非阻塞賦值

    本文詳細(xì)闡述了在一個testbench中,應(yīng)該如何使用阻塞賦值與非阻塞賦值。首先說結(jié)論,建議在testbench中,對時(shí)鐘信號(包括分頻時(shí)鐘)使用阻塞賦值,對其他同步信號使用非阻塞賦值。
    的頭像 發(fā)表于 04-15 09:34 ?643次閱讀
    在<b class='flag-5'>testbench</b>中如何使用阻塞賦值和非阻塞賦值

    PCB的應(yīng)用和基本組成

    劇增?,F(xiàn)代PCB已從單面板演變?yōu)殡p面板、多層板和撓性板,并具有超高密度、微型化和高可靠性。本期選購指南將深入介紹PCB的組成、功能,并探討在實(shí)際應(yīng)用中的重要性。讓我們一同探索PCB的奧秘,了解其在電子產(chǎn)業(yè)中的不可或缺地位吧。
    的頭像 發(fā)表于 02-19 11:14 ?1016次閱讀

    傳感器的基本組成要素

    在當(dāng)今科技日新月異的時(shí)代,傳感器作為連接物理世界與數(shù)字世界的橋梁,扮演著舉足輕重的角色。從智能家居到工業(yè)自動化,從醫(yī)療健康到環(huán)境監(jiān)測,傳感器的身影無處不在,它們默默地收集著各種數(shù)據(jù),為我們的生活帶來了前所未有的便利與智慧。那么,這些神奇的傳感器究竟由哪些基本組成要素構(gòu)成呢?讓我們一起揭開它們的神秘面紗。
    的頭像 發(fā)表于 11-28 08:45 ?1919次閱讀

    編寫高效Testbench的指南和示例

    Testbench是驗(yàn)證HDL設(shè)計(jì)的主要手段,本文提供了布局和構(gòu)建高效Testbench的指南以及示例。另外,本文還提供了一種示例,可以為任何設(shè)計(jì)開發(fā)自檢
    的頭像 發(fā)表于 10-29 16:14 ?1851次閱讀
    編寫高效<b class='flag-5'>Testbench</b>的指南和<b class='flag-5'>示例</b>

    醫(yī)療機(jī)器人有哪些基本組成_醫(yī)療機(jī)器人有哪些功能

     醫(yī)療機(jī)器人是由多個關(guān)鍵部分組成的復(fù)雜系統(tǒng),這些部分共同協(xié)作以實(shí)現(xiàn)其在醫(yī)療領(lǐng)域中的各種功能。以下是醫(yī)療機(jī)器人的基本組成
    的頭像 發(fā)表于 10-21 15:31 ?2098次閱讀

    自激振蕩器由什么組成 自激振蕩器的基本組成有什么和什么

    自激振蕩器(自激震蕩器)是一種能夠產(chǎn)生連續(xù)振蕩信號的電子設(shè)備,其基本組成主要包括 放大器 和 正反饋網(wǎng)絡(luò) 。以下是對自激振蕩器組成部分的介紹。 一、放大器 放大器是自激振蕩器的核心部分,它的作用是將
    的頭像 發(fā)表于 10-06 15:58 ?949次閱讀

    安泰功率放大器的基本組成和選購技巧有哪些

    功率放大器 是電子設(shè)備中的重要組件,用于增加輸入信號的功率。它在各種應(yīng)用中廣泛使用,包括音頻放大、射頻放大、通信、廣播、工業(yè)控制等領(lǐng)域。下面安泰電子將介紹功率放大器的基本組成和選購技巧,從而幫助
    的頭像 發(fā)表于 09-09 11:30 ?430次閱讀
    安泰功率放大器的基<b class='flag-5'>本組成</b>和選購技巧有哪些

    沉板bnc基本組件是哪些

    德索工程師說道沉板BNC連接器作為BNC連接器的一種形式,其基本組件主要包括外殼、端子(或稱為接觸體)、壓力彈簧片以及可能的接觸點(diǎn)鍍層等部分。下面將詳細(xì)闡述這些基本組件:   材料:沉板BNC
    的頭像 發(fā)表于 08-28 09:01 ?661次閱讀
    沉板bnc基<b class='flag-5'>本組</b>件是哪些

    簡述鋸齒波同步觸發(fā)電路的基本組成

    電力電子器件。 基本概念 鋸齒波 :一種電壓波形,其上升和下降階段都是線性的,形狀類似于鋸子的牙齒。 同步觸發(fā) :指的是觸發(fā)信號與輸入信號同步,以確保觸發(fā)時(shí)刻的準(zhǔn)確性。 基本組成 鋸齒波發(fā)生器 :產(chǎn)生鋸齒波電壓的核心
    的頭像 發(fā)表于 08-14 15:58 ?2202次閱讀

    簡述光纖傳輸線路的基本組成

    光纖傳輸線路作為現(xiàn)代通信網(wǎng)絡(luò)的基石,其基本組成涵蓋了多個關(guān)鍵部分,共同協(xié)作以實(shí)現(xiàn)高效、穩(wěn)定的光信號傳輸。以下是對光纖傳輸線路基本組成的詳細(xì)描述,旨在全面解析其技術(shù)架構(gòu)與工作原理。
    的頭像 發(fā)表于 08-09 15:15 ?1508次閱讀

    數(shù)字光纖通信系統(tǒng)的基本組成和關(guān)鍵技術(shù)

    數(shù)字光纖通信系統(tǒng)作為現(xiàn)代通信技術(shù)的重要組成部分,以其高速率、大容量、長距離傳輸?shù)蕊@著優(yōu)勢,在通信領(lǐng)域發(fā)揮著至關(guān)重要的作用。該系統(tǒng)主要由光發(fā)射機(jī)、光纖傳輸線路、光接收機(jī)以及一系列輔助設(shè)備組成。以下是對數(shù)字光纖通信系統(tǒng)基本組成的詳細(xì)
    的頭像 發(fā)表于 08-09 10:48 ?3098次閱讀

    試簡述彈簧管壓力表的基本組成和測壓原理

    彈簧管壓力表是一種常用的壓力測量儀器,廣泛應(yīng)用于工業(yè)、科研、醫(yī)療等領(lǐng)域。它具有結(jié)構(gòu)簡單、測量范圍廣、精度高、穩(wěn)定性好等優(yōu)點(diǎn)。本文將介紹彈簧管壓力表的基本組成和測壓原理。 一、彈簧管壓力表的基本組成
    的頭像 發(fā)表于 08-07 11:01 ?2601次閱讀

    集成運(yùn)算放大器的基本組成單元是什么

    集成運(yùn)算放大器是一種高度集成的模擬電路器件,它通常由多個功能模塊組合而成,以實(shí)現(xiàn)信號的放大、處理和控制等功能。其主要組成單元包括差分放大器(輸入級)、中間級、輸出級、偏置電路以及反饋網(wǎng)絡(luò)等。 1.
    的頭像 發(fā)表于 08-01 14:26 ?1438次閱讀

    Verilog testbench問題求助

    這是我在HDLbits網(wǎng)站上做到的一道題,是testbench,請問這個代碼為什么input都是低電平0?我設(shè)置的時(shí)鐘就是周期10ns,占空比50%的時(shí)鐘信號???怎么會出現(xiàn)這種情況......
    發(fā)表于 07-21 11:14