99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談射頻板PCB的布局、布線原則

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-10-30 13:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為一名有逼格的 PCB 設(shè)計工程師,一般 PCB 的布局布線規(guī)則大家肯定都已經(jīng)了然于心了。不過,對于射頻板 PCB 的設(shè)計規(guī)則,大家是否也都清楚呢?

今天我們一起來聊聊關(guān)于射頻板 PCB 的布局、布線原則……


射頻板 PCB 布局原則

1、布局確定:布局前應(yīng)對單板功能、工作頻段、電流電壓、主要射頻器件類型、EMC、相關(guān)射頻指標等有詳細了解,并明確疊層結(jié)構(gòu)、阻抗控制、外形結(jié)構(gòu)尺寸、屏蔽腔和罩的尺寸位置、特殊器件加工說明(如需挖空、直接機殼散熱的器件尺寸位置)等。

另外還應(yīng)明確主要射頻器件功率、散熱、增益、隔離度、靈敏度等指標以及濾波、偏置、匹配電路的連接,對功放電路還應(yīng)得到器件手冊推薦的匹配走線要求或射頻場分析軟件仿真得到的阻抗匹配電路指導。

2、物理分區(qū):關(guān)鍵是根據(jù)單板的主信號流向規(guī)律安排主要元器件,首先根據(jù) RF 端口位置固定 RF 路徑上的元器件,并調(diào)整其朝向以將 RF 路徑的長度減到最小。

除要考慮普通布局規(guī)則外,還須考慮如何減小各部分間相互干擾和抗干擾能力,保證多個電路有足夠的隔離,對于隔離度不夠或敏感、有強烈輻射源的電路模塊要考慮采用金屬屏蔽罩將射頻能量屏蔽在 RF 區(qū)域內(nèi)。

3、電氣分區(qū):布局一般分為電源,數(shù)字和模擬三部分,要在空間上分開,布局走線不能跨區(qū)域。并盡可能將強電和弱電信號分開,將數(shù)字和模擬分開,完成同一功能的電路應(yīng)盡量安排在一定的范圍之內(nèi),從而減小信號環(huán)路面積。

射頻板 PCB 布線原則

1、盡可能將數(shù)字電路遠離模擬電路,確保射頻走線參考大面積地平面,并盡可能將射頻線走在表層上。

2、數(shù)字、模擬信號線不跨區(qū)域布線,如果射頻走線必須要穿過信號線,優(yōu)選:在它們之間沿著射頻走線布一層與主地相連的地;次選,保證射頻線與信號線十字交叉,可將容性耦合減到最小,同時盡可能在每根射頻走線周圍多布一些地,并連到主地。

一般,射頻印制線不宜并行布線且不宜過長,如果確實需要并行布線,應(yīng)在兩條線之間加一條地線(地線打過孔,確保良好接地)。射頻差分線,走平行線,兩條平行線外側(cè)加地線(地線打過孔,確保良好接地),印制線的特性阻抗按器件的要求設(shè)計。

3、射頻印制電路板布線的基本順序:射頻線路→基帶射頻接口線(IQ 線)→時鐘線→電源部分→數(shù)字基帶部分→地。

4、考慮到綠油會對微帶線性能、信號等方面有影響,故建議頻率較高單板微帶線可以不涂覆綠油,中低頻率的單板微帶線建議涂覆綠油。

5、射頻走線通常不打孔,如必須 RF 走線換層,應(yīng)該將過孔尺寸減到最小,這樣不僅可以減少路徑電感,并可減少 RF 能量泄漏到疊層板內(nèi)其他區(qū)域的機會。

6、雙工器、中頻放大器、混頻器總有多個 RF/IF 信號相互干擾,RF 與 IF 走線應(yīng)盡可能走十字交叉,并在它們之間隔一塊地。

7、除特殊用途外,禁止 RF 信號走線上伸出多余的線頭。

8、基帶射頻接口線(IQ 線)布線應(yīng)該較寬一些,最好在 10mil 以上,為避免相位誤差,線長盡可能相等,且盡可能間距相等。

9、射頻控制線要求走線盡可能短,依據(jù)傳輸控制信號器件的輸入輸出阻抗來調(diào)整布線長度,減少噪聲引入。走線遠離射頻信號、非金屬化孔和“地” 邊緣。走線周圍不要打地過孔,防止信號通過過孔耦合到射頻地。

10、盡可能將數(shù)字走線、電源走線遠離射頻電路;時鐘電路和高頻電路是主要干擾和輻射源,一定要單獨安排、遠離敏感電路。

11、主時鐘布線要求盡可能短,線寬推薦在 10mil 以上,走線兩側(cè)包地,以防止其它信號線的干擾。建議用帶狀線形式走線。

12、壓控振蕩器(VCO)的控制線必須遠離 RF 信號,必要時可以對 VCO 控制線施行包地處理。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4369

    文章

    23496

    瀏覽量

    409958
  • 射頻板
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    6761
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB布局/布線原則

    目錄:一、布線的一般原則1、PCB知識2、5-5原則3、20H原則4、3W/4W/10W
    的頭像 發(fā)表于 05-28 19:34 ?1208次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的<b class='flag-5'>原則</b>

    高速PCB的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設(shè)計技巧

    降低ESD風險的PCB布線布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會選擇阻抗最小的路徑泄放。因此,在布線時,
    的頭像 發(fā)表于 04-25 09:43 ?284次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設(shè)計技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路(PCB)布局布線的指南,以幫助設(shè)計師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用
    發(fā)表于 04-22 09:46

    PCB】四層電路PCB設(shè)計

    摘要 詳細介紹有關(guān)電路PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動
    發(fā)表于 03-12 13:31

    推薦必看!PCBLayout設(shè)計要點

    PCB布局和走線在射頻電路中占據(jù)舉足輕重的作用,影響整個PCB的設(shè)計性能,甚至是整個產(chǎn)品的性能。在繪制完成原理圖后,開始繪制PCB前,首先
    的頭像 發(fā)表于 02-13 19:34 ?1653次閱讀
    推薦必看!<b class='flag-5'>PCB</b><b class='flag-5'>板</b>Layout設(shè)計要點

    射頻電路布局有哪些原則

    射頻(RF)電路設(shè)計領(lǐng)域,合理的布局是確保電路性能優(yōu)異、穩(wěn)定可靠的基石。一個精心規(guī)劃的布局能夠有效減少信號干擾、提升傳輸效率,助力 RF 電路發(fā)揮最佳效能。 射頻電路
    的頭像 發(fā)表于 02-05 15:55 ?596次閱讀

    104條關(guān)于PCB布局布線的小技巧

    布局布線的基本的原則和技巧,才可以讓自己的設(shè)計完美無缺。 下面涵蓋了PCB布局布線的相關(guān)基本原理
    的頭像 發(fā)表于 01-07 09:21 ?1103次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    RF射頻信號布局布線要點

    射頻是電磁波按應(yīng)用劃分的定義,指具有一定波長可用于無線電通信的電磁波。射頻PCB設(shè)計一般是具有頻率在30MHz至10GHz范圍模擬信號的PCB。
    的頭像 發(fā)表于 11-18 16:32 ?1484次閱讀
    RF<b class='flag-5'>射頻</b>信號<b class='flag-5'>布局</b><b class='flag-5'>布線</b>要點

    PCB上設(shè)置測試點的基本原則

    線路PCB測試點設(shè)置的原則是確保測試的準確性和高效性,同時避免對PCB造成不必要的損害。以下是一些關(guān)鍵的設(shè)置
    的頭像 發(fā)表于 10-22 10:57 ?2170次閱讀

    在DSP上實現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實現(xiàn)DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實現(xiàn)DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    串行接口PCB設(shè)計指南:優(yōu)化布局布線策略

    。 1、布局 串行接口的PCB應(yīng)該有一個清晰的布局,以便于電路的裝配和測試。在布局時,應(yīng)該考慮電路
    發(fā)表于 09-18 12:02

    PCB設(shè)計與PCB的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計與PCB的關(guān)系 1. PCB設(shè)計: PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計
    的頭像 發(fā)表于 08-12 10:04 ?1112次閱讀

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設(shè)計中,印刷電路(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計工程師都應(yīng)盡量
    的頭像 發(fā)表于 07-24 08:42 ?1499次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    一文讓你了解PCB六層布局

    PCB 六層的疊層結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 層和 BOTTOM 層為信號層,中間四層為電源層和地層。今天捷多邦小編與大家聊聊PCB六層
    的頭像 發(fā)表于 07-23 11:36 ?3789次閱讀