99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在 Vivado中完成平臺(tái)準(zhǔn)備工作——?jiǎng)?chuàng)建硬件設(shè)計(jì)

454398 ? 來(lái)源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2020-09-26 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文系《創(chuàng)建 Vitis? 加速平臺(tái)的簡(jiǎn)單指南》的第1部分。(您可通過(guò)下列鏈接查看其它各部分:第 2 部分:在 PetaLinux 中為加速平臺(tái)創(chuàng)建軟件工程;第 3 部分:在 Vitis 中封裝加速平臺(tái)?;第 4 部分:在 Vitis 中測(cè)試定制加速平臺(tái))。

在本文中,我們將講解如何在 Vivado? Design Suite 中完成平臺(tái)準(zhǔn)備工作,以便將其用作為 Vitis 中的加速平臺(tái)。

您既可以采用已確認(rèn)的成熟設(shè)計(jì)作為平臺(tái),這樣只需稍作增強(qiáng)便可靈活運(yùn)用于加速軟件功能,或者也可以采用僅含加速所需拓?fù)浣Y(jié)構(gòu)的簡(jiǎn)單基礎(chǔ)平臺(tái)。重點(diǎn)在于,此平臺(tái)并沒(méi)有必要采用一次性設(shè)計(jì),而應(yīng)采用可有機(jī)變化的設(shè)計(jì),這樣即可隨您的設(shè)計(jì)需求而變。

引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負(fù)責(zé)處理在加速 IP 與 CPU 之間添加數(shù)據(jù)移動(dòng)程序的操作。

但它確實(shí)需要用戶提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個(gè)接口。它還需要了解有哪些時(shí)鐘/復(fù)位可供使用。

并且由于我們?cè)?CPU 與加速 IP 之間發(fā)送數(shù)據(jù)塊,因此需要中斷信號(hào)?;旧暇瓦@些…… 好吧,其實(shí)還要向 Vitis 工具提供一些其它信息,這個(gè)我們稍后再聊。

先繼續(xù)往下看。啟動(dòng) Vivado 并創(chuàng)建工程。我使用的是 ZCU104 評(píng)估板。但以下步驟對(duì)于所有 Zynq? UltraScale? 開(kāi)發(fā)板都是通用的,無(wú)論是開(kāi)發(fā)板還是定制板都一樣。

創(chuàng)建硬件設(shè)計(jì)

創(chuàng)建塊設(shè)計(jì) (BD)。此處名稱與用于命名平臺(tái)的名稱相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統(tǒng) IP 塊。如果使用的是開(kāi)發(fā)板,那么應(yīng)啟用“塊自動(dòng)化設(shè)置 (Block Automation)”功能。

我把默認(rèn)接口更改為僅包含 LPD:

在我們的簡(jiǎn)單平臺(tái)中,可以只創(chuàng)建 2 個(gè)時(shí)鐘。這些時(shí)鐘將在 Vitis 中使用。

我們可從 IP 目錄添加 Clocking Wizard:

默認(rèn)情況下,復(fù)位處于高電平有效狀態(tài),而復(fù)位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態(tài)。因此,在進(jìn)行時(shí)鐘設(shè)置配置時(shí)需牢記此信息。

我添加了 3 個(gè)輸出時(shí)鐘:100Mhz、150Mhz 和 300Mhz:

并將復(fù)位極性設(shè)置為低電平有效(Active Low):

針對(duì)每個(gè)時(shí)鐘都需要提供同步復(fù)位。我們有 3 個(gè)時(shí)鐘,因此需要從 IP 目錄添加 3 個(gè) Processor System Reset IP 核:

下一步,需要添加中斷信號(hào)。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶可以使用 IP integrator 中的“運(yùn)行自動(dòng)連接(Run Connection Automation)”功能來(lái)處理 AXI 連接。

使用 100Mhz 時(shí)鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設(shè)置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對(duì)于基本硬件平臺(tái),這樣設(shè)置就可以了。

現(xiàn)在,我們只需設(shè)置元數(shù)據(jù),以便通過(guò) Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

添加 PFM 屬性

PFM 屬性是將元數(shù)據(jù)傳遞給 Vitis 所必需的。

Vitis 會(huì)提取這些數(shù)據(jù)以判定哪些接口、時(shí)鐘和中斷信號(hào)可用于在現(xiàn)有平臺(tái)中添加加速部分。

平臺(tái)名稱

首先,對(duì)平臺(tái)命名:

完成命名后,您將看到一個(gè)新的“平臺(tái) (Platform)”選項(xiàng)卡。其中將顯示整個(gè)設(shè)計(jì)中的所有時(shí)鐘、接口和中斷信號(hào)。 我們需要篩選可用于 Vitis 的資源。

啟用時(shí)鐘

右鍵單擊時(shí)鐘,然后單擊“啟用 (Enable)”:

針對(duì) clk_out3 重復(fù)此操作。

時(shí)鐘屬性

選中“選項(xiàng) (Options)”選項(xiàng)卡:

注:時(shí)鐘 ID 必須以 0 開(kāi)頭并遞增,因此,請(qǐng)更改此處設(shè)置。我們還必須指定默認(rèn)值。

此處默認(rèn)值即 Vitis 中使用的默認(rèn)時(shí)鐘:

設(shè)置 clk_out3 的索引

啟用接口

可采用塊設(shè)計(jì)中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。

在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

工程屬性

Vitis IDE 是支持眾多不同流程(例如,數(shù)據(jù)中心、加速或嵌入式流程等)的統(tǒng)一工具。我們需要將此用途傳遞給 Vitis 工具。

如果要?jiǎng)?chuàng)建嵌入式設(shè)計(jì),就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因?yàn)?Vitis 需要告知下游工具如何處理該平臺(tái)。

此處可看到下列屬性:

創(chuàng)建 XSA

完成以下任務(wù)以創(chuàng)建 XSA

? 生成塊設(shè)計(jì)
? 創(chuàng)建 HDL 封裝
? 生成比特流
? 依次單擊“File -> Export -> Export Hardware”
o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶可在此處輸入詳細(xì)信息:

至此大功告成。

如需了解后續(xù)步驟,請(qǐng)參閱本系列博客的第 2 部分:在 PetaLinux 中為加速平臺(tái)創(chuàng)建軟件工程

文章轉(zhuǎn)載自:Xilinx賽靈思官微
編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125433
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5687

    瀏覽量

    104944
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68827
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    在使用 AMD Vivado Design Suite 對(duì)開(kāi)發(fā)板(Evaluation Board)進(jìn)行 FPGA 開(kāi)發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接選擇開(kāi)發(fā)板,這樣 Vivado 能夠自動(dòng)配置
    的頭像 發(fā)表于 07-15 10:19 ?451次閱讀
    <b class='flag-5'>Vivado</b>無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    何在Unified IDE創(chuàng)建視覺(jué)庫(kù)HLS組件

    Vivado IP 流程(Vitis Unified),在這篇 AMD Vitis HLS 系列 3 ,我們將介紹如何使用 Unified IDE 創(chuàng)建 HLS 組件。這里采用“自下而上”的流程,從 HLS
    的頭像 發(fā)表于 07-02 10:55 ?501次閱讀
    如<b class='flag-5'>何在</b>Unified IDE<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>視覺(jué)庫(kù)HLS組件

    想做好PCBA貼片加工?這些前期準(zhǔn)備工作要做好!

    一站式PCBA加工廠家今天為大家講講PCBA貼片加工前的準(zhǔn)備工作有哪些?PCBA貼片加工前的準(zhǔn)備工作。在PCBA代工過(guò)程,貼片加工前的準(zhǔn)備工作是確保電路板性能穩(wěn)定和生產(chǎn)效率高的基礎(chǔ)。
    的頭像 發(fā)表于 06-25 09:23 ?135次閱讀
    想做好PCBA貼片加工?這些前期<b class='flag-5'>準(zhǔn)備工作</b>要做好!

    電能質(zhì)量檢測(cè)前的準(zhǔn)備工作介紹

    電能質(zhì)量問(wèn)題檢測(cè)測(cè)試前的準(zhǔn)備工作詳細(xì)介紹。
    的頭像 發(fā)表于 05-17 09:52 ?222次閱讀
    電能質(zhì)量檢測(cè)前的<b class='flag-5'>準(zhǔn)備工作</b>介紹

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來(lái)到至芯科技FPGA煉獄營(yíng)地,準(zhǔn)備開(kāi)啟我們的偉大征程!正所謂“兵馬未動(dòng),糧草先行”,戰(zhàn)前的準(zhǔn)備自是必不可少,在FPGA的漫漫沙場(chǎng),我們何以入場(chǎng),何以取勝呢?在這里我們?yōu)楦魑粦?zhàn)友準(zhǔn)備
    的頭像 發(fā)表于 04-30 14:14 ?1303次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存
    的頭像 發(fā)表于 03-24 09:44 ?3536次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時(shí)序約束

    dsm hyper v,在Hyper-V中部署DSM的步驟

    于家庭和企業(yè)的數(shù)據(jù)存儲(chǔ)與共享場(chǎng)景。而Hyper-V作為微軟的虛擬化平臺(tái),能夠?yàn)橛脩籼峁└咝У奶摂M機(jī)創(chuàng)建和管理環(huán)境。在Hyper-V中部署DSM系統(tǒng),能讓用戶在虛擬化環(huán)境下充分享受DSM系統(tǒng)帶來(lái)的便利。接下來(lái),就為大家詳細(xì)介紹如何在
    的頭像 發(fā)表于 02-05 15:25 ?583次閱讀
    dsm hyper v,在Hyper-V中部署DSM的步驟

    IBM發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》

    近日,IBM(紐約證券交易所:IBM)首次發(fā)布《可持續(xù)發(fā)展準(zhǔn)備工作狀態(tài)報(bào)告》(Sustainability Readiness Report)報(bào)告。結(jié)果顯示,88% 的企業(yè)高管計(jì)劃在未來(lái) 12個(gè)月
    的頭像 發(fā)表于 11-20 14:30 ?718次閱讀

    三星硅電容器已完成量產(chǎn)準(zhǔn)備

    在近日舉行的韓國(guó)半導(dǎo)體展覽會(huì)上,三星公司宣布了一項(xiàng)重要技術(shù)突破:其技術(shù)團(tuán)隊(duì)已順利完成硅電容器的量產(chǎn)準(zhǔn)備工作。這一成果標(biāo)志著三星在先進(jìn)半導(dǎo)體領(lǐng)域取得了顯著進(jìn)展,預(yù)示著半導(dǎo)體技術(shù)的新一輪革新。
    的頭像 發(fā)表于 10-28 16:59 ?674次閱讀

    何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果

    電子發(fā)燒友網(wǎng)站提供《如何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果.pdf》資料免費(fèi)下載
    發(fā)表于 10-16 10:35 ?0次下載
    如<b class='flag-5'>何在</b>TMS320C6727 DSP上<b class='flag-5'>創(chuàng)建</b>基于延遲的音頻效果

    AI云平臺(tái)怎么構(gòu)建

    構(gòu)建AI云平臺(tái)是一個(gè)復(fù)雜而系統(tǒng)的過(guò)程,涉及多個(gè)環(huán)節(jié)和技術(shù)棧。從準(zhǔn)備工作到最終的部署運(yùn)行,每一步都需要精心設(shè)計(jì)和實(shí)現(xiàn)。
    的頭像 發(fā)表于 10-11 10:52 ?540次閱讀

    何在 TIDK 器件和客戶產(chǎn)品 HS 器件完成安全流程

    電子發(fā)燒友網(wǎng)站提供《如何在 TIDK 器件和客戶產(chǎn)品 HS 器件完成安全流程.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 11:08 ?0次下載
    如<b class='flag-5'>何在</b> TIDK 器件和客戶產(chǎn)品 HS 器件<b class='flag-5'>中</b><b class='flag-5'>完成</b>安全流程

    怎樣將keil的程序?qū)С?/a>

    1. 準(zhǔn)備工作 在開(kāi)始導(dǎo)出程序之前,需要確保已經(jīng)完成了以下準(zhǔn)備工作: 安裝Keil MDK-ARM軟件。 創(chuàng)建一個(gè)新的項(xiàng)目,并添加所需的源文件和庫(kù)文件。 配置項(xiàng)目設(shè)置,包括芯片型號(hào)、編
    的頭像 發(fā)表于 09-02 10:23 ?4864次閱讀

    配電室停電的準(zhǔn)備工作和步驟

    。正確的停送電操作流程不僅可以保障人員安全,還能有效防止設(shè)備損壞,維護(hù)電網(wǎng)的穩(wěn)定運(yùn)行。 一、停電操作前的準(zhǔn)備工作 1. 安全檢查和評(píng)估 在實(shí)施停電操作前,電工必須對(duì)配電室內(nèi)的設(shè)備及電路進(jìn)行全面細(xì)致的檢查。這包括檢視設(shè)
    的頭像 發(fā)表于 08-27 10:38 ?2601次閱讀

    何在服務(wù)器上調(diào)試本地FPGA板卡

    ?》。 簡(jiǎn)介 Vivado 可以在功能更強(qiáng)大的服務(wù)器上遠(yuǎn)程運(yùn)行,同時(shí)可以在本地PC上連接的 FPGA 板卡上進(jìn)行開(kāi)發(fā)調(diào)試。在此配置,服務(wù)器和工作站必須安裝相同版本的
    發(fā)表于 07-31 17:36