99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Allegro如何有效建立SI模型

奈因PCB電路板設(shè)計 ? 來源:PCB電路板設(shè)計 ? 作者:PCB電路板設(shè)計 ? 2020-09-08 11:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號網(wǎng)絡(luò)系統(tǒng),為了實現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會由原廠提供。

當(dāng)前業(yè)內(nèi)常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數(shù)模型。Allegro PCB SI支持包括上述四種模型在內(nèi)業(yè)界流行的仿真模型,但一般都需要轉(zhuǎn)化為Cadence自己的DML(Device Modeling Library)后才能使用。

Allegro PCB SI在仿真時需要將仿真模型都轉(zhuǎn)變成DML模型格式這一做法,區(qū)別于大多數(shù)EDA軟件,這種做法可以說是有利有弊有。弊,很明顯,就是多一個額外的步驟,雖然這一步驟非常簡便;利,則是有利于仿真庫的管理,做到仿真庫和原始模型文件的隔離,并且在文件格式轉(zhuǎn)換的同時也執(zhí)行了模型的校驗。在大多數(shù)情況下,外部模型格式到Cadence DML模型格式的轉(zhuǎn)換還是非常方便的,只需要用Cadence SPB系列工具包中的Model Integrity軟件打開模型文件,然后點擊轉(zhuǎn)換到DML即可。

在本案例中,我們之前已經(jīng)從Micron下載到寄存器和內(nèi)存芯片的IBIS模型,可以有兩種方法處理:

其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉(zhuǎn)換成DML格式,供之后的仿真調(diào)用;

其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個IBIS文件不做轉(zhuǎn)換,然后在之后的仿真中直接調(diào)用。之所以說是“名義上”,因為事實上Allegro PCB SI

還是執(zhí)行了轉(zhuǎn)換,只是這個轉(zhuǎn)換的過程在分配模型的同時一起執(zhí)行了,沒有擺在明面上。

如何使用Model Integrity轉(zhuǎn)換IBIS模型。

1. 在開始菜單找到Model Integrity,點擊即打開Model Integrity窗口。

2. 點擊File-》Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;

3. 右鍵點擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;

4. 轉(zhuǎn)換得到的同名DML模型會顯示在Model Integrity窗口中,同名文件也出現(xiàn)在IBIS文件同一目錄下。

5. 重復(fù)上述步驟將內(nèi)存芯片的IBIS模型v79d.ibs也轉(zhuǎn)換成DML格式。

怎么樣有效建立SI模型?

在建SI模型時,由于有時候電容電阻用的是同一個封裝,比如0603 、0402,soic8等,

有時候在同一個封裝下建了同一個模型(也許是由于我自己的操作不對吧 )

如果不一個一個地建, 怎么樣才能有效地根據(jù)不同的阻值、不同的用途批量建立模型呢?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4362

    文章

    23460

    瀏覽量

    408435
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4793

    瀏覽量

    89860
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    717

    瀏覽量

    147230
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16037
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3503

    瀏覽量

    5378

原文標(biāo)題:Allegro怎么樣有效建立SI模型

文章出處:【微信號:pcbgood,微信公眾號:奈因PCB電路板設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ALLEGRO PCB SI GXL

    ALLEGRO PCB SI GXLALLEGRO PCB SI GXLCadence Allegro PCB SI GXL provide
    發(fā)表于 10-16 09:32

    Allegro SI仿真

    Allegro SI仿真,Allegro SI仿真
    發(fā)表于 04-28 15:47

    Allegro_PCB_SI 比較有用的教程

    Learn Allegro PCB SI Pre-simulation Step byStep
    發(fā)表于 06-21 19:11

    allegro_SI_信號完整性仿真

    allegro_SI_信號完整性仿真
    發(fā)表于 05-16 10:43

    PCB SI/PI中添加IBIS模型后,sigxplorer中元件模型顯示unknown

    Allegro PCB SI GXL中dsp,fpga已經(jīng)添加IBIS模型,為什么在sigxplorer中元件模型下顯示“unknown”
    發(fā)表于 03-29 17:28

    【轉(zhuǎn)載】Allegro SI 高速信號完整性仿真連載之二(附詳細(xì)流程)

    ``【轉(zhuǎn)載】Allegro SI 高速信號完整性仿真連載之一(附詳細(xì)流程)高速PCB設(shè)計的流程為:傳統(tǒng)的PCB設(shè)計流程如下圖所示:而引入的Allegro PCB SI仿真工具后的設(shè)計流
    發(fā)表于 11-19 19:14

    ALLEGRO PCB SI GXL

    Cadence Allegro PCB SI GXL provides a virtual prototyping environment fordesigns with signals
    發(fā)表于 10-16 09:30 ?0次下載

    ALLEGRO PACKAGE DESIGNER 620/A

    ALLEGRO PACKAGE DESIGNER 620/ALLEGRO PACKAGE SI 620
    發(fā)表于 10-16 09:40 ?0次下載

    ALLEGRO DESIGN ENTRY HDL SI XL

    ALLEGRO DESIGN ENTRY HDL SI XLCadence Allegro Design Entry HDL SI XL allows electrical engin
    發(fā)表于 10-16 09:41 ?0次下載

    Allegro PCB SI L XL /ALLEGRO P

    ALLEGRO PCB SI L, XLALLEGRO PCB PI OPTION XLCadence Allegro PCB SI offers an integrated high
    發(fā)表于 10-16 09:45 ?0次下載

    Using Allegro PCB SI to Analyz

    Using Allegro PCB SI to Analyze a Board’s Power Delivery System from Power Source to Die Pad:Slide
    發(fā)表于 04-05 06:23 ?0次下載

    Allegro SI在高速PCB設(shè)計中的應(yīng)用

    Allegro SI的參數(shù)設(shè)置環(huán)境中你可以針對不同pcb設(shè)計要求規(guī)定不同的約束條件。這些不同的約束條件可以通過參數(shù)分配表分配給電路板上不同的特定區(qū)域
    發(fā)表于 06-26 15:26 ?2993次閱讀
    <b class='flag-5'>Allegro</b> <b class='flag-5'>SI</b>在高速PCB設(shè)計中的應(yīng)用

    Allegro怎么樣有效建立SI模型? 如何使用Model Integrity轉(zhuǎn)換IBIS模型

    信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號網(wǎng)絡(luò)系統(tǒng),為了實現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和
    的頭像 發(fā)表于 08-04 10:01 ?1.2w次閱讀
    <b class='flag-5'>Allegro</b>怎么樣<b class='flag-5'>有效</b><b class='flag-5'>建立</b><b class='flag-5'>SI</b><b class='flag-5'>模型</b>? 如何使用Model Integrity轉(zhuǎn)換IBIS<b class='flag-5'>模型</b>

    模型編輯器中的PCB SI IOCell編輯器有什么用

    Allegro PCB SI環(huán)境中目前有多種模型編輯選項。這些包括PCB SI和SigXplorer環(huán)境中的傳統(tǒng)對話框。雖然這些對話框提供圖形編輯,但它們通過多個級別級聯(lián),默認(rèn)為某些
    的頭像 發(fā)表于 09-01 09:53 ?4143次閱讀
    <b class='flag-5'>模型</b>編輯器中的PCB <b class='flag-5'>SI</b> IOCell編輯器有什么用

    利用Cadence Allegro PCB SI進行SI仿真分析

    本文主要針對高速電路中的信號完整性分析,利用Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。
    發(fā)表于 12-21 18:00 ?0次下載
    利用Cadence <b class='flag-5'>Allegro</b> PCB <b class='flag-5'>SI</b>進行<b class='flag-5'>SI</b>仿真分析