99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)當(dāng)中有什么布線的技巧

PCB線路板打樣 ? 來(lái)源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-02-27 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。同種材料時(shí),四層板要比雙面板的噪聲低20dB.但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求在進(jìn)行PCB設(shè)計(jì)時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來(lái)完成設(shè)計(jì)。

1、高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。

2、高頻電路器件管腳間的引線越短越好

信號(hào)的輻射強(qiáng)度是和信號(hào)線的走線長(zhǎng)度成正比的,高頻的信號(hào)引線越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號(hào)線都是要求盡可能的走線越短越好。

3、高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。

4、注意信號(hào)線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號(hào)線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒(méi)有直接連接的信號(hào)線之間的耦合現(xiàn)象。由于高頻信號(hào)沿著傳輸線是以電磁波的形式傳輸?shù)?,信?hào)線會(huì)起到天線的作用,電磁場(chǎng)的能量會(huì)在傳輸線的周?chē)l(fā)射,信號(hào)之間由于電磁場(chǎng)的相互耦合而產(chǎn)生的不期望的噪聲信號(hào)稱為串?dāng)_(Crosstalk)。PCB板層的參數(shù)、信號(hào)線的間距、驅(qū)動(dòng)端和接收端的電氣特性以及信號(hào)線端接方式對(duì)串?dāng)_都有一定的影響。所以為了減少高頻信號(hào)的串?dāng)_,在布線的時(shí)候要求盡可能的做到以下幾點(diǎn):

(1)在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_;

(2)當(dāng)信號(hào)線周?chē)目臻g本身就存在時(shí)變的電磁場(chǎng)時(shí),若無(wú)法避免平行分布,可在平行信號(hào)線的反面布置大面積“地”來(lái)大幅減少干擾;

(3)在布線空間許可的前提下,加大相鄰信號(hào)線間的間距,減小信號(hào)線的平行長(zhǎng)度,時(shí)鐘線盡量與關(guān)鍵信號(hào)線垂直而不要平行;

(4)如果同一層內(nèi)的平行走線幾乎無(wú)法避免,在相鄰兩個(gè)層,走線的方向務(wù)必卻為相互垂直;

(5)在數(shù)字電路中,通常的時(shí)鐘信號(hào)都是邊沿變化快的信號(hào),對(duì)外串?dāng)_大。所以在設(shè)計(jì)中,時(shí)鐘線宜用地線包圍起來(lái)并多打地線孔來(lái)減少分布電容,從而減少串?dāng)_;

(6)對(duì)高頻信號(hào)時(shí)鐘盡量使用低電壓差分時(shí)鐘信號(hào)并包地方式,需要注意包地打孔的完整性;

(7)閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號(hào)回路中也是地),因?yàn)閼铱盏木€有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時(shí)能立即見(jiàn)效。

5、高頻數(shù)字信號(hào)的地線和模擬信號(hào)地線做隔離

模擬地線、數(shù)字地線等接往公共地線時(shí)要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點(diǎn)互聯(lián)。高頻數(shù)字信號(hào)的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號(hào)的地線還常常帶有非常豐富的高頻信號(hào)的諧波分量,當(dāng)直接連接數(shù)字信號(hào)地線和模擬信號(hào)地線時(shí),高頻信號(hào)的諧波就會(huì)通過(guò)地線耦合的方式對(duì)模擬信號(hào)進(jìn)行干擾。所以通常情況下,對(duì)高頻數(shù)字信號(hào)的地線和模擬信號(hào)的地線是要做隔離的,可以采用在合適位置單點(diǎn)互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

6、集成電路塊的電源引腳增加高頻退藕電容

每個(gè)集成電路塊的電源引腳就近增一個(gè)高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

7、避免走線形成的環(huán)路

各類高頻信號(hào)走線盡量不要形成環(huán)路,若無(wú)法避免則應(yīng)使環(huán)路面積盡量小。

8、必須保證良好的信號(hào)阻抗匹配

信號(hào)在傳輸?shù)倪^(guò)程中,當(dāng)阻抗不匹配的時(shí)候,信號(hào)就會(huì)在傳輸通道中發(fā)生信號(hào)的反射,反射會(huì)使合成信號(hào)形成過(guò)沖,導(dǎo)致信號(hào)在邏輯門(mén)限附近波動(dòng)。

消除反射的根本辦法是使傳輸信號(hào)的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號(hào)傳輸線的特性阻抗與負(fù)載阻抗相等。同時(shí)還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點(diǎn)阻抗連續(xù),否則在傳輸線各段之間也將會(huì)出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線時(shí),必須要遵守以下布線規(guī)則:

(1)LVDS布線規(guī)則。要求LVDS信號(hào)差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號(hào)對(duì)阻抗為100+-15%歐姆;

(2)USB布線規(guī)則。要求USB信號(hào)差分走線,線寬10mil,線距6mil,地線和信號(hào)線距6mil;

(3)HDMI布線規(guī)則。要求HDMI信號(hào)差分走線,線寬10mil,線距6mil,每?jī)山MHDMI差分信號(hào)對(duì)的間距超過(guò)20mil;

(4)DDR布線規(guī)則。DDR1走線要求信號(hào)盡量不走過(guò)孔,信號(hào)線等寬,線與線等距,走線必須滿足2W原則,以減少信號(hào)間的串?dāng)_,對(duì)DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長(zhǎng),以保證信號(hào)的阻抗匹配。

保持信號(hào)傳輸?shù)耐暾?,防止由于地線分割引起的“地彈現(xiàn)象”。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4366

    文章

    23484

    瀏覽量

    409489
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43910
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過(guò)程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號(hào)的時(shí)序匹配問(wèn)題。為了確保信號(hào)的同步到達(dá),設(shè)計(jì)者需要對(duì)特定的高速信號(hào)組進(jìn)行等長(zhǎng)設(shè)計(jì)。手動(dòng)進(jìn)行這樣的操作可能會(huì)非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?1272次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動(dòng)創(chuàng)建match_group

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?1175次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?178次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號(hào)質(zhì)量

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來(lái)越低,速度越來(lái)越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    必學(xué)!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?242次閱讀
    必學(xué)!<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布線</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1481次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問(wèn)題都可以通過(guò)優(yōu)化高速PCB設(shè)計(jì)來(lái)解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問(wèn)題的九大規(guī)則,幫助工程師們?cè)谠O(shè)計(jì)
    的頭像 發(fā)表于 12-24 10:08 ?548次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問(wèn)題的風(fēng)險(xiǎn),這種問(wèn)題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問(wèn)題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1738次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫(huà)板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設(shè)計(jì)</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說(shuō)明

    AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB設(shè)計(jì)</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說(shuō)明

    AM62Px PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62Px PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB設(shè)計(jì)</b>迂回<b class='flag-5'>布線</b>

    AM62x SiP PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62x SiP PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB設(shè)計(jì)</b>迂回<b class='flag-5'>布線</b>

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計(jì)PCB制板的關(guān)系 1. PCB設(shè)計(jì)PCB設(shè)計(jì)是指在電子產(chǎn)品開(kāi)發(fā)過(guò)程中,設(shè)計(jì)工程師使用專業(yè)的電子設(shè)計(jì)軟件創(chuàng)建電路板的布局和連接。在
    的頭像 發(fā)表于 08-12 10:04 ?1092次閱讀