99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

pcb常見阻抗匹配的方式

PCB線路板打樣 ? 來源: 云創(chuàng)硬見 ? 作者: 云創(chuàng)硬見 ? 2020-04-26 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

阻抗匹配是指在能量傳輸時,要求負載阻抗要和傳輸線的特征阻抗相等,此時的傳輸不會產生反射,這表明所有能量都被負載吸收了。反之則在傳輸中有能量損失。在高速PCB設計中,阻抗的匹配與否關系到信號的質量優(yōu)劣。

PCB走線什么時候需要做阻抗匹配?

不主要看頻率,而關鍵是看信號的邊沿陡峭程度,即信號的上升/下降時間,一般認為如果信號的上升/下降時間(按10%~90%計)小于6倍導線延時,就是高速信號,必須注意阻抗匹配的問題。導線延時一般取值為150ps/inch。

特征阻抗

信號沿傳輸線傳播過程當中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。由于在整個傳輸線上阻抗維持恒定不變,我們給出一個特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號沿傳輸線傳播時,信號看到的瞬間阻抗的值。特征阻抗與PCB導線所在的板層、PCB所用的材質(介電常數(shù))、走線寬度、導線與平面的距離等因素有關,與走線長度無關。特征阻抗可以使用軟件計算。高速PCB布線中,一般把數(shù)字信號的走線阻抗設計為50歐姆,這是個大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線(差分)為100歐姆。

常見阻抗匹配的方式

1、串聯(lián)終端匹配

在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負載端反射回來的信號發(fā)生再次反射。

匹配電阻選擇原則:匹配電阻值與驅動器的輸出阻抗之和等于傳輸線的特征阻抗。常見的CMOS和TTL驅動器,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。鏈狀拓撲結構的信號網路不適合使用串聯(lián)終端匹配,所有的負載必須接到傳輸線的末端。

串聯(lián)匹配是最常用的終端匹配方法。它的優(yōu)點是功耗小,不會給驅動器帶來額外的直流負載,也不會在信號和地之間引入額外的阻抗,而且只需要一個電阻元件。常見應用:一般的CMOS、TTL電路的阻抗匹配。USB信號也采樣這種方法做阻抗匹配。

2、并聯(lián)終端匹配

在信號源端阻抗很小的情況下,通過增加并聯(lián)電阻使負載端輸入阻抗與傳輸線的特征阻抗相匹配,達到消除負載端反射的目的。實現(xiàn)形式分為單電阻和雙電阻兩種形式。

匹配電阻選擇原則:在芯片的輸入阻抗很高的情況下,對單電阻形式來說,負載端的并聯(lián)電阻值必須與傳輸線的特征阻抗相近或相等;對雙電阻形式來說,每個并聯(lián)電阻值為傳輸線特征阻抗的兩倍。

并聯(lián)終端匹配優(yōu)點是簡單易行,顯而易見的缺點是會帶來直流功耗:單電阻方式的直流功耗與信號的占空比緊密相關;雙電阻方式則無論信號是高電平還是低電平都有直流功耗,但電流比單電阻方式少一半。

常見應用:以高速信號應用較多。

(1)DDR、DDR2等SSTL驅動器。采用單電阻形式,并聯(lián)到VTT(一般為IOVDD的一半)。其中DDR2數(shù)據信號的并聯(lián)匹配電阻是內置在芯片中的。

(2)TMDS等高速串行數(shù)據接口。采用單電阻形式,在接收設備端并聯(lián)到IOVDD,單端阻抗為50歐姆(差分對間為100歐姆)。

責任編輯:Ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4369

    文章

    23496

    瀏覽量

    409954
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43938
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何確保模擬示波器的輸入阻抗匹配

    輸入阻抗匹配是確保信號完整性和測量精度的關鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據被測信號特性選擇匹配模式。以下是確保匹配的詳細步驟與注
    發(fā)表于 04-08 15:25

    阻抗匹配怎么設計?

    阻抗匹配設計有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思?

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思? 為啥我用萬用表量十幾是0R?這里50歐姆到底是什么情況下50歐姆?
    發(fā)表于 03-06 06:49

    Aigtek:功率放大器如何進行阻抗匹配

    阻抗匹配是功率放大器設計中非常重要的一部分,它涉及到信號傳輸?shù)男屎凸β实淖畲筝敵?。下面西安安泰將詳細介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對交流信號的阻礙程度,它由電阻(R)、電感(L
    的頭像 發(fā)表于 03-05 11:02 ?446次閱讀
    Aigtek:功率放大器如何進行<b class='flag-5'>阻抗匹配</b>

    電源濾波器的阻抗匹配問題:源阻抗和負載阻抗匹配時的優(yōu)化策略

    在電子設備中,電源濾波器的性能受到源阻抗和負載阻抗匹配的影響。諧振現(xiàn)象可能導致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設計采用 L 型匹配網絡,
    的頭像 發(fā)表于 02-10 11:02 ?667次閱讀
    電源濾波器的<b class='flag-5'>阻抗匹配</b>問題:源<b class='flag-5'>阻抗</b>和負載<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>時的優(yōu)化策略

    利用兩個元件實現(xiàn) L 型網絡阻抗匹配

    本文要點L型網絡阻抗匹配是一個簡單的濾波器,由兩個電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應速度緩慢。設計人員可以組合多個L型濾波器,實現(xiàn)更穩(wěn)健的響應以及更高的品質因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?1451次閱讀
    利用兩個元件實現(xiàn) L 型網絡<b class='flag-5'>阻抗匹配</b>

    Cadence技術解讀 天線的阻抗匹配技術

    本文要點 天線的阻抗匹配技術旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?2180次閱讀
    Cadence技術解讀 天線的<b class='flag-5'>阻抗匹配</b>技術

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配嗎?

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配
    發(fā)表于 12-06 06:50

    阻抗匹配計算和差分走線設置

    ad,cadense 阻抗匹配計算和差分走線設置
    發(fā)表于 10-17 16:59 ?2次下載

    阻抗匹配中50歐姆好像是一個很特殊的值,為什么呢?

    阻抗匹配中50歐姆好像是一個很特殊的值,為什么呢?各種的阻抗匹配情況是怎樣考慮的?因為最近的一個問題對阻抗匹配的原理開始模糊起來,請專家指教。
    發(fā)表于 09-19 07:26

    OPA847與OPA861之間沒有阻抗匹配,實際做成電路會有問題嗎?

    下面是我連的一個電路,先電壓放大,再電壓轉電流,OPA847與OPA861之間沒有阻抗匹配,實際做成電路會有問題嗎?如果要阻抗匹配,是不是B端之間并聯(lián)一個50歐電阻,但是這樣會分壓,電流達不到我的要求,有其他實現(xiàn)阻抗匹配的方法
    發(fā)表于 09-09 06:22

    一般是需要在信號鏈路輸入和輸出作阻抗匹配,請問有沒有必要像圖上那樣信號傳輸?shù)拿考壎甲?b class='flag-5'>阻抗匹配?

    一般是需要在信號鏈路輸入和輸出作阻抗匹配,請問有沒有必要像圖上那樣信號傳輸?shù)拿考壎甲?b class='flag-5'>阻抗匹配?
    發(fā)表于 09-05 07:10

    請問阻抗匹配后反相比例放大器的輸入阻抗是怎么計算?

    阻抗匹配后反相比例放大器的輸入阻抗是怎么計算?謝謝!
    發(fā)表于 08-28 08:26

    請問為什么阻抗匹配會損失6dB?

    1、在有的帖子,或資料上看到,運放的輸入,輸出進行阻抗匹配后會損失6dB的增益,這是為什么呢? 2、如圖:
    發(fā)表于 08-14 08:18

    AD9854模塊輸出阻抗匹配

    輸出阻抗匹配應為50Ω,所以是什么原因造成此現(xiàn)象,請教各位前輩。低頻,示波器阻抗為1MΩ低頻,示波器阻抗為50Ω高頻,示波器阻抗為1MΩ高頻,示波器
    發(fā)表于 07-24 09:34