1
集成的層次
電子系統(tǒng)的集成主要分為三個(gè)層次(Level):芯片上的集成,封裝內(nèi)的集成,PCB板級(jí)集成,如下圖所示: ?
封裝內(nèi)集成的基本單元是上一步完成的裸芯片或者小芯片Chiplet,我們稱之為功能單元 (Function Unit),這些功能單元在封裝內(nèi)集成形成了SiP。
?
芯片上的集成 ? ?
從極簡(jiǎn)的視角來(lái)說(shuō),我們需要了解三類材料和三類工藝。導(dǎo)體、半導(dǎo)體、絕緣體雖然芯片上的材料非常多,現(xiàn)代集成電路中用到的材料幾乎要窮盡元素周期表,所有的材料可以分為三大類:導(dǎo)體、半導(dǎo)體、絕緣體。導(dǎo)體負(fù)責(zé)傳輸電子,絕緣體負(fù)責(zé)隔離電子,其中最重要的自然是半導(dǎo)體,因?yàn)樗强勺兊?,它有時(shí)候變成導(dǎo)體(導(dǎo)通),允許電子通過(guò),有時(shí)候可變成絕緣體(關(guān)斷),阻隔電子通過(guò)。并且,這種變化是可控的,通過(guò)設(shè)計(jì)特別的結(jié)構(gòu),并施加電流或者電壓來(lái)控制。
加工藝,減工藝,圖形轉(zhuǎn)移
加工藝簡(jiǎn)單來(lái)說(shuō)就是在基底上增加材料,例如,離子注入,濺射、化學(xué)氣相沉積CVD,物理氣象沉積PVD等都可以歸類為加工藝。
減工藝簡(jiǎn)單來(lái)說(shuō)就是在去除材料,例如刻蝕,化學(xué)機(jī)械拋光CMP,晶圓整平等都可以歸類為減工藝。
圖形轉(zhuǎn)移是三類工藝?yán)锩孀疃嗲易铍y的,因?yàn)槊恳徊降募庸に嚮蛘邷p工藝基本都要以圖形轉(zhuǎn)移為依據(jù)。圖形轉(zhuǎn)移就是將設(shè)計(jì)的出來(lái)的圖形,轉(zhuǎn)移的晶圓上,涉及到的是掩膜、光刻、光刻膠。
產(chǎn)品是晶圓,晶圓被切割后就形成了芯片Chip或者芯粒Chiplet,為下一個(gè)層次的集成做準(zhǔn)備。
封裝內(nèi)的集成? ??
封裝內(nèi)集成不會(huì)用到半導(dǎo)體的特性,因此封裝內(nèi)集成所用的材料主要分為兩大類:導(dǎo)體和絕緣體,集成的主要目的就是將上一層次(芯片上的集成)所完成的芯片或芯粒在封裝內(nèi)集成并進(jìn)行電氣互聯(lián),形成微系統(tǒng)封裝內(nèi)集成的結(jié)果就是形成以SiP、先進(jìn)封裝為代表的功能單元,我們可以稱之為微系統(tǒng)。
?
PCB上的集成? ??
今天,PCB上基本都是雙面安裝元器件,板層也能達(dá)到幾十層,高密度HDI板、剛?cè)峤Y(jié)合板,微波電路板,埋入式器件板等都在廣泛應(yīng)用。 和封裝內(nèi)的集成一樣,PCB上集成也不會(huì)用到半導(dǎo)體的特性,因此所用的材料主要分為兩大類:導(dǎo)體和絕緣體。
Integration
2
集成的環(huán)節(jié)
?
芯片上集成的環(huán)節(jié)? ??
芯片上的集成主要分為兩大環(huán)節(jié):器件制造和金屬互連,也稱為前段工藝FEOL和后段工藝BEOL。
器件制造(前段工藝)
器件制造就是在單晶硅片上通過(guò)光刻、刻蝕,離子注入,濺射、化學(xué)氣相沉積,物理氣象沉積、化學(xué)機(jī)械拋光、晶圓整平等工藝步驟,制造出被我們稱為功能細(xì)胞的晶體管、電阻、電容、二極管等?,F(xiàn)在的5nm工藝可以在1mm2毫米的面積上制造出超過(guò)1億只以上的晶體管。 ? 下圖所示為FinFET晶體管在顯微鏡下的照片,其中較高的白色橫梁為柵極G,矮橫梁為Fin,其寬度約為柵極寬度的0.67倍,柵極的兩側(cè)為源級(jí)S和漏極D。
金屬互連(后段工藝)
晶體管層制造好后,通過(guò)鎢等金屬制造接觸孔contact連接晶體管和首層布線,然后通過(guò)多層金屬布線和過(guò)孔進(jìn)行電氣互連,早先的芯片用鋁布線,現(xiàn)在的芯片多用銅布線。
下圖所示為芯片上的金屬互連線在顯微鏡下的照片,可以看出多層布線結(jié)構(gòu),目前的工藝可以支持超過(guò)10層以上的金屬布線。
下圖給出了前段工藝FEOL和后段工藝BEOL的結(jié)構(gòu)示意圖,先在硅基底上制造晶體管,然后通過(guò)金屬互連將它們連接起來(lái)并引出到芯片的PAD。
封裝內(nèi)集成的環(huán)節(jié)? ??
通過(guò)鍵合線Bond Wire將芯片的PAD連接到封裝基板或者引線框架,然后再連接到外部引腳,通過(guò)引腳的排列方式,可分為BGA,CGA,QFP,LCC,SOP,DIP等多種封裝形式。
為了提高封裝內(nèi)的功能密度,需要在封裝內(nèi)集成更多的功能單元,傳統(tǒng)的鍵合線連接方式已經(jīng)無(wú)法滿足要求,人們發(fā)明出多種多樣的先進(jìn)封裝技術(shù),下面我們就看看其中最為典型的技術(shù)。
芯片上的RDL和TSV制作
在芯片表面布線,通過(guò)RDL (Redistribution Layer) 重新布線層將PAD連接到占位更寬松的位置并制作凸點(diǎn)Bump,我們稱之為XY平面的延伸。 然后通過(guò)Bump,芯片就可以直接安裝在基板上了,這種工藝被稱為倒裝焊 Flip Chip,看看下面的圖,你就會(huì)明白為啥叫倒裝了。
倒裝焊芯片由于無(wú)法堆疊,因此無(wú)法進(jìn)行Z軸的延伸,人們就發(fā)明出了能打穿整個(gè)芯片體的通孔技術(shù),被稱作TSV(Through Silicon Via)技術(shù)。
TSV有許多工藝難點(diǎn)需要克服,我認(rèn)為最需要解決的是TSV的位置選擇和孔徑縮小。
下圖就是芯片上的TSV示意圖,通過(guò)TSV可將芯片上下表面通過(guò)金屬導(dǎo)體連接起來(lái),為芯片堆疊做好了準(zhǔn)備。
Interposer上的RDL和TSV制作
封裝基板一般頂部安裝器件,底部通過(guò)BGA和PCB連接。
器件裝配及封裝
PCB上集成的環(huán)節(jié)? ??
芯片在封裝內(nèi)集成完成后,尺寸還不夠大,另外有些分立元器件、例如大的電容、變壓器等也無(wú)法集成到芯片封裝內(nèi)部,因此,對(duì)于電子產(chǎn)品來(lái)說(shuō),PCB始終是必不可少的。
PCB互連線路的制作
PCB的制造工藝和有機(jī)基板類似,其布線密度沒有有機(jī)基板高,結(jié)構(gòu)也相對(duì)比較簡(jiǎn)單。PCB上多采用通孔結(jié)構(gòu),雖然現(xiàn)在高密度HDI板也采用了盲埋孔結(jié)構(gòu),但通孔由于結(jié)構(gòu)簡(jiǎn)單,成本低廉,在PCB中得到了普遍的應(yīng)用。下圖所示為6層通孔結(jié)構(gòu)PCB,通過(guò)PCB,可將器件固定并進(jìn)行電氣互連。
PCB上元器件裝配
從Transistor到PCB的全圖? ??
下面,我們給出一張從晶體管(Transistor)到PCB的集成全圖,如下所示:
晶體管(NMOS或PMOS)在硅基底上制造完成后,通過(guò)接觸孔連接到芯片上的金屬布線,再連接到芯片的Pad,然后通過(guò)RDL連接到3DTSV,通過(guò)uBump連接到硅轉(zhuǎn)接板上的RDL和2.5DTSV,再通過(guò)Bump連接到封裝基板,然后通過(guò)封裝基板上的連線和過(guò)孔連接到BGA,最后連接到PCB上的布線和過(guò)孔。
審核編輯:黃飛
?
評(píng)論