1、概述
THS1206有4個模擬信號輸入端,每個輸入端既可作為4個單獨的非極性信號的輸入通道,也可作為2個差分信號輸入通道,而且兩種方式可同時混合使用,具體的輸入通道模式可由內部控制寄存器控制。THS1206采用5V單電源供電,內置的16字深度環(huán)形FIFO可存儲多次連續(xù)采集的數(shù)據(jù),從而避免每次采集數(shù)據(jù)都要讀取。且在采集多次數(shù)據(jù)之后才通知CPU讀取數(shù)據(jù),減少了CPU讀取數(shù)據(jù)的中斷次數(shù),提高了系統(tǒng)的實時性。THS1206既可采用內部標準電壓,也可采用外部輸入標準電壓,并可由內部寄存器控制。 圖1為其引腳圖,各引腳定義如下:
AINP、AINM、BINP、BINM:模擬輸入通道,這四個引腳既可用做4個單獨的非極性模擬輸入信號,也可作為差分輸入通道A和B的正負模擬信號輸入端。
AVDD、AGND:ADC模擬電壓和模擬地。
BVDD、BGND:FIFO的數(shù)字電壓和數(shù)字地。
DVDD、DGND:ADC數(shù)字電壓和數(shù)字地。
CONV CLK?CONVST?:啟動轉換信號輸入端。
CS0、CS1:片選信號,低電平有效。
DATA AV:AD轉換結束信號,數(shù)據(jù)輸出有效。
D0~D9:十位雙向數(shù)據(jù)線。
D10/RA0:既可作為數(shù)據(jù)線D10,也可作為內部控制寄存器的地址線RA0。
D11/RA1:既可作為數(shù)據(jù)線D11,也可作為內部控制寄存器的地址線RA1。
REFOUT:2.5V參考電壓輸出。
REFIN:共模輸入?yún)⒖茧妷?,作為AD轉換的標準參考電壓,可直接將此引腳接至REFOUT引腳以輸入2.5V標準電壓。
REFP、REFM:外部輸入?yún)⒖茧妷旱恼摌O接入。
RD、WR(R/W):讀寫控制信號。
2、內部結構及功能
2.1 內部結構
THS1206內部由采樣保持器、邏輯控制單元、控制寄存器、FIFO、參考電壓控制單元等部分組成。其內部功能框圖如圖2所示。
THS1206有4路采樣保持器,可同時對4路信號進行采樣保持,并按順序依次對各通道的采樣保持值進行轉換。THS1206單個通道的最高采樣頻率可達6MSPS。同時采樣多個通道的模擬信號時,其采樣頻率與輸入信號的通道數(shù)有關。多通道采樣信號的采樣頻率與模擬信號的輸入通道數(shù)成反比。
2.2 內部控制寄存器
THS1206內置2個控制寄存器(CR1和CR0),通過向內部控制寄存器寫入特定的控制命令可設定ADC的具體工作狀態(tài)。D11/RA1和D10/RA0兩個輸入引腳可作為內部控制寄存器的地址線,通過輸入來選擇控制寄存器CR0或CR1。
CR0各位定義如下:
TEST1、TEST0:啟用測試功能,用于選擇ADC 的測試電壓。THS1206有VREFP、(VREFM+VREFP?/2、VREFM 三個測試電壓,通過測試3個不同電壓下的AD轉換值來檢查AD與CPU的連接是否良好,并測試AD是否正常工作。THS1206處于測試模式時,DATA AV輸出無效。THS1206從測試模式返回正常工作模式后,必須重新初始化。
SCAN:自動掃描模式。就是在有多個模擬信號輸入時,ADC同時采樣各信號并同時保持各通道采樣值,然后依次對掃描的各采樣值進行AD轉換。多通道輸入模擬信號時都采用自動掃描模式。SCAN為1,禁止自動掃描模式,SCAN為0?啟用自動掃描模式。
DIFF1、DIFF0:定義差分模擬信號輸入的通道數(shù)。
CHSEL1、CHSEL0:定義ADC所有模擬信號輸入的通道數(shù)。
PD:節(jié)電模式選擇,PD=‘1’? ADC處于正常工作狀態(tài),PD=‘0’,ADC處于節(jié)電模式。
MODE:轉換模式選擇,MODE =‘0’,ADC處于連續(xù)轉換模式;MODE=‘1’?ADC采用獨立的轉換模式。
VFEF:參考電壓選擇,VFEF=‘0’,選擇內部參考電壓;VFEF=‘1’,選擇外部參考電壓。
控制寄存器CR1的各位定義如下:
RBACK:調試模式 ,PBACK=‘0’,ADC處于正常工作狀態(tài),PBACK=‘1’,ADC處于調試狀態(tài)。當ADC處于調試狀態(tài)時,可依次讀取內部控制寄存器CR1和CR0的值。
OFFSET:零偏移補償模式,OFFSET=‘0’,ADC處于正常工作狀態(tài);OFFSET=‘1’,ADC處于校準補償模式。ADC采用零偏移補償模式時,輸入模擬信號置為零電平并進行轉換?轉換值(即零偏移補償值)存入內部補償寄存器;而當ADC正常工作時,其轉換數(shù)值減去零偏移值以得到校正后的AD轉換值。通過零偏移補償有利于提高信號采集的準確度。
BIN/2s:輸出數(shù)據(jù)表示模式,BIN/2s=‘0’,輸出數(shù)據(jù)以補碼形式表示;BIN/2s=‘1’,輸出數(shù)據(jù)以二進制碼表示。
R/ W:讀寫選擇,R/ W為1時,WR為讀寫信號,RD輸入引腳禁止。R/ W為0時,RD輸入引腳為讀信號,WR輸入引腳為寫信號。
DATA P:DATA AV極性控制,DATA P為1時,高電平有效,DATA P為0時,低電平有效。
DATA T:DATA AV輸出方式控制,DATA T為0時,DATA AV為電平觸發(fā);DATA T為1時,DATA AV為邊沿觸發(fā)。
TRIG1、TRIG0:設置FIFO觸發(fā)門限,通過TRIG1和TRIG0 設置不同輸入通道時FIFO的觸發(fā)門限。
OVFL/FRST:讀寫顯示信號,當作為讀信號OVFL時,顯示FIFO的溢出狀態(tài),OVFL為1時, 表示FIFO 沒有溢出,OVFL為0時,FIFO溢出。當作為寫信號FRST時,復位FIFO,對FRST寫入1可復位FIFO。
RESET:復位信號,對該位寫1,將對內部控制寄存器CR1、CR0設置復位值,同時也對FIFO和補償寄存器復位。
應當注意的是,在ADC正常工作前,必須對其內部控制寄存器初始化,并設定其具體的工作模式。初始化的流程如圖3所示。
2.3 FIFO的使用
THS1206內置一個靈活的環(huán)形FIFO,AD轉換數(shù)據(jù)可直接寫入FIFO?最多可存入16個字。使用內部FIFO 時,ADC無需每采樣一次都產(chǎn)生中斷,因而可減少微處理器讀取采樣數(shù)據(jù)的中斷次數(shù)。為了控制FIFO的讀寫,FIFO用其設置的讀指針來指示下一讀取數(shù)據(jù)的位置?而用內置的寫指針來指示最后一次采樣數(shù)據(jù)放置的位置。若有多個模擬信號輸入,各個通道的轉換值依次寫入FIFO中。通過內部寄存器控制FIFO的觸發(fā)門限,觸發(fā)門限設定存入采樣數(shù)據(jù)的深度,存入數(shù)據(jù)達到此深度時,DATA AV有效。
2.4 AD轉換
THS1206通過內部控制寄存器來設置ADC的轉換模式是單獨轉換模式,還是連續(xù)轉換模式。單獨轉換模式時,啟動內部振蕩電路產(chǎn)生內部時鐘。在外部輸入CONVST的下降沿觸發(fā)ADC采樣,并保持各模擬輸入信號,同時依次對各信號進行轉換并存入FI-FO。AD轉換開始到DATA AV有效的時間段為轉換時間,轉換時間大小為ADC內部振蕩器產(chǎn)生的內部時鐘和FIFO觸發(fā)門限的乘積。當轉換時間達到FIFO的觸發(fā)門限時間時,數(shù)據(jù)存入FIFO,此時,DATA AV輸出有效,以通知微處理器讀取數(shù)據(jù)。輸入不同模擬信號通道時,FIFO的觸發(fā)門限不同,通過內部控制寄存器CR1中的控制位TRIG1、TRIG0可設定具體的FIFO觸發(fā)門限。相鄰CONVST的輸入時間應足夠長,以保證ADC在此時間內完成AD轉換。
ADC處于連續(xù)轉換模式時,內部振蕩電路關閉。外部時鐘信號可輸入CONV CLK引腳,并在CONV CLK的上升沿觸發(fā)AD轉換,以便ADC依次采集保持各輸入信號。轉換時間為外部輸入時鐘信號和FIFO觸發(fā)門限的乘積。經(jīng)過觸發(fā)門限時間后,其轉換值存入FIFO,DATA AV有效,以通知CPU讀取數(shù)據(jù)。此時CPU讀取的數(shù)據(jù)為一段AD采集數(shù)據(jù),數(shù)據(jù)個數(shù)等于觸發(fā)門限值。
3、采集系統(tǒng)構成
利用THS1206和TMS320C542構成的數(shù)據(jù)采集系統(tǒng)如圖4所示,ADC作為DSP的I/O存儲空間。通過設定控制寄存器使ADC處于連續(xù)轉換模式,DSP的緩存串口輸出時鐘作為ADC的輸入時鐘,并用其上升沿觸發(fā)ADC轉換。DATA AV連接TMS320C542的外部中斷引腳,ADC轉換數(shù)據(jù)存入FIFO,在溢出時發(fā)出中斷,然后由DSP響應中斷并讀?。桑峡臻g即FIFO的數(shù)據(jù)。
責任編輯:gt
評論