Achronix首款22nm技術(shù)工藝FPGA誕生

2012年05月25日 11:38 來源:本站整理 作者:秩名 我要評論(0)

標(biāo)簽:嵌入式芯片(26)22nm(6)intel 22nm(2)

Achronix的高端視點(diǎn):

  Speedster22i 功耗和成本僅為28nm高端FPGA的一半

  Speedster22i 集成業(yè)界最好的、經(jīng)芯片驗(yàn)證過的硬核IP

Achronix的發(fā)展趨勢:

  Speedster22i 有針對不同目標(biāo)應(yīng)用的兩個(gè)產(chǎn)品系列

  提供強(qiáng)勁的第三代ACE設(shè)計(jì)工具

  加強(qiáng)中國市場服務(wù),提供全面的FAE支持

  當(dāng)Xilinx與Altera正在28nm節(jié)點(diǎn)相戰(zhàn)甚酣的時(shí)候,Achronix從半路殺出,宣布其首款22nm技術(shù)工藝 FPGA問世。在得到Intel最先進(jìn)的22nm工藝生產(chǎn)線的首次開放代工之后, Achronix的Speedster22i 帶來了震撼性的驚喜:新22nmFPGA器件的功耗和成本只有28nm高端FPGA的一半。

  日前, Achronix 半導(dǎo)體公司來華召開新聞發(fā)布會,公布了Speedster22i HD和HP產(chǎn)品系列的細(xì)節(jié)。其總裁兼首席執(zhí)行官Robert Blake和中國區(qū)銷售總監(jiān)羅煒亮(Eric Law)向電子元件技術(shù)網(wǎng)記者詳細(xì)介紹了產(chǎn)品的相關(guān)情況。

  “Speedster22i FPGA產(chǎn)品是業(yè)內(nèi)唯一針對應(yīng)用的高端FPGA,功耗和成本均僅為28nm高端的FPGA的一半,且簡單易用,可顯著提高設(shè)計(jì)效率。” Robert Blake表示:“這些優(yōu)勢得益于Achronix不尋常的策略:采用Intel領(lǐng)先的22nm FinFET工藝技術(shù);針對特定市場通訊和測試方面的應(yīng)用;并使用業(yè)界最好的硬核IP及輔助設(shè)計(jì)軟件。”

  Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA

  Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA

  功耗和成本僅為28nm高端FPGA的一半

  “這種將英特爾22nm工藝的領(lǐng)先性,與我們在內(nèi)核結(jié)構(gòu)及面向目標(biāo)應(yīng)用的嵌入式硬IP這兩個(gè)方面的創(chuàng)新相結(jié)合,意味著我們的客戶將擁有一種高端的FPGA解決方案,其功耗和成本都為具有競爭性FPGA產(chǎn)品的一半。”Robert Blake介紹說。

  對于目標(biāo)應(yīng)用,嵌入式硬核IP消耗的功率比在通用FPGA的可編程結(jié)構(gòu)中執(zhí)行相同功能要少90%。此外,由英特爾的22nm FinFET工藝所提供的創(chuàng)新可少耗達(dá)50%的功率,同時(shí)比構(gòu)建在28nm平面工藝上的晶體管快接近40%。對于HD系列器件,這些因素結(jié)合在一起帶來了比主流FPGA低出最高可達(dá)50%的總功率消耗。

  Robert Blake和EricLaw介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA

  Speedster22i FPGA產(chǎn)品僅消耗28nm高端的FPGA一半的功率

  集成業(yè)界最好的、經(jīng)芯片驗(yàn)證過的硬核IP

  “我們差異化戰(zhàn)略的一部分是集成同類中最佳的、經(jīng)芯片驗(yàn)證過的IP。” Achronix創(chuàng)始人兼董事長John Lofton Holt表示:“例如,除了英特爾22nm工藝所提供的巨大的功耗和性能優(yōu)勢之外,我們的Speedster22i器件還充分發(fā)揮了一整套業(yè)界領(lǐng)先的I/O接口技術(shù)、核心技術(shù)的和由英特爾開發(fā)的封裝IP。這幫助我們獲得以前無法達(dá)到的性能和信號完整性新高度,并同時(shí)減少我們的開發(fā)時(shí)間和開發(fā)成本。”

  Speedster22i器件中集成了同類中最佳的、經(jīng)芯片驗(yàn)證過的硬核IP

  Speedster22i器件中集成了同類中最佳的、經(jīng)芯片驗(yàn)證過的硬核IP

  Speedster22i器件是首批包括內(nèi)置端到端、硬核IP接口協(xié)議功能的FPGA,其硬核IP包括完整的I/O協(xié)議棧,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.133Gbps DDR3的內(nèi)存控制器。在其他的FPGA中,這些功能都由可編程陣列來實(shí)現(xiàn),使時(shí)序收斂具有挑戰(zhàn)性并要求占用可編程陣列中高達(dá)50萬個(gè)的等效查找表(LUT)。這給傳統(tǒng)的FPGA設(shè)計(jì)增加了大量的成本和功耗,而在Speedster FPGA產(chǎn)品中它們都是基本的連接。此外,嵌入式硬核IP消除了采購、集成和測試這些功能相應(yīng)的軟核IP成本。

12下一頁

本文導(dǎo)航