完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1672個 瀏覽:125209次 帖子:5355個
基于Xilinx Kintex UltraScale FPGA的FlexRIO模塊介紹
NI FlexRIO是NI公司推出的FPGA應(yīng)用的模塊化產(chǎn)品,基于NI LabVIEW可重配置I/ O(RIO)架構(gòu)的NI FlexRIO在一個平臺中集...
ZYNQ PS + PL異構(gòu)多核案例開發(fā)手冊之1axi_gpio_led_demo案例
本文主要介紹ZYNQ PS + PL異構(gòu)多核案例的使用說明,適用開發(fā)環(huán)境:Windows 7/10 64bit、Xilinx Vivado 2017.4...
第三屆OpenHW開源硬件與嵌入式大賽總決賽現(xiàn)場實錄
由中國電子學會主辦,美國賽靈思公司和北京工業(yè)大學共同承辦的“FPGA助力中國智造,擁抱嵌入式計算新時代 — 第三屆OpenHW開源硬件與嵌入式大賽”總決...
FPGA在網(wǎng)絡(luò)安全產(chǎn)品設(shè)計中的作用 IPS上的奇葩還是到期的契約?
在網(wǎng)絡(luò)安全產(chǎn)品設(shè)計的時候,可以采用多種半導體解決方案,相對來講,目前主要采用的體系架構(gòu)包括了x86、NP、ASIC、FPGA四種。其中,CPU與NP的聯(lián)...
【PlanAhead教程】-4 RTL and IP Design
教您如使用PlanAhead 13.1進行設(shè)計應(yīng)用,通過一個設(shè)計程序,來體驗PlanAhead的功能強大
上篇主要是分享了Vivado編譯軟件遠程調(diào)試的方法。杰克使用Vivado軟件進行遠程連接,主要是用于固化程序以及FPGA(PL端)的異常排查。而本篇主要...
2023-05-25 標簽:fpgaXilinx遠程調(diào)試 3466 0
XILINX FPGA IP之DDS Compiler_ip例化仿真
之前的文章對dds ip 的結(jié)構(gòu)、精度、參數(shù)、接口進行了詳細的說明,本文通過例化仿真對該IP的實際使用進行演示。本文例化固定模式和可配置模式兩種模式分別...
Pmod接口分為HOST和和Peripheral兩種類型,分為6pin、8pin和12pin等幾類,詳見“Digilent Pmod interface...
關(guān)于 Tcl 在 Vivado中的應(yīng)用文章從 Tcl 的基本語法和在 Vivado 中的 應(yīng)用展開,繼上篇《用 Tcl 定制 Vivado 設(shè)計實現(xiàn)流程...
數(shù)字設(shè)計FPGA應(yīng)用:FPGA的基本實踐
本課程以目前流行的Xilinx 7系列FPGA的開發(fā)為主線,全面講解FPGA的原理及電路設(shè)計、Verilog HDL語言及VIVADO的應(yīng)用,并循序漸進...
面向大批量應(yīng)用的的Artix-7 FPGA的能耗優(yōu)勢演示
Xilinx公司面向大批量應(yīng)用的的Artix-7 FPGA的能耗優(yōu)勢演示。
XILINX Software Enablement for Zynq 7000 - ARM TechCon 2011
XILINX Software Enablement for Zynq 7000 - ARM TechCon 2011
xilinx-arm-linux交叉編譯鏈最后一個版本就是2011版本,之后的xilinx不再單獨提供交叉編譯鏈了,如果需要最新的,請安裝SDK開發(fā)軟件...
應(yīng)用于智能無線網(wǎng)絡(luò)的Smarter Solutions
移動IP的使用呈爆炸式增長態(tài)勢,據(jù)國際電信聯(lián)盟(ITU),信息與通信技術(shù)(ICT)報告稱,在2000年到2010年間,手機用戶增長了八倍,這個速度遠遠超...
2018-05-24 標簽:xilinx無線網(wǎng)絡(luò)移動ip 3374 0
Xilinx UltraScale 系列發(fā)布常見問題匯總
賽靈思今天宣布推出20nm All Programmable UltraScale?產(chǎn)品系列,并配套提供產(chǎn)品技術(shù)文檔和Vivado?設(shè)計套件支持。該器件...
2013-12-10 標簽:FPGAXilinxUltraScale 3363 0
各種存儲器接口控制器設(shè)計所面臨的挑戰(zhàn)和Xilinx的解決方案詳解
FPGA 設(shè)計人員在滿足關(guān)鍵時序余量的同時力爭實現(xiàn)更高性能,在這種情況下,存儲器接口的設(shè)計是一個一向構(gòu)成艱難而耗時的挑戰(zhàn)。Xilinx FPGA 提供...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |