完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > vcs
文章:71個(gè) 瀏覽:9906次 帖子:18個(gè)
VCS獨(dú)立仿真Vivado IP核的問題補(bǔ)充
在仿真Vivado IP核時(shí)分兩種情況,分為未使用SECURE IP核和使用了SECURE IP核。
2023-06-06 標(biāo)簽:仿真器VHDL語(yǔ)言TCL 2276 0
任何事情的選擇很難是各個(gè)方面都會(huì)帶來優(yōu)勢(shì),所以需要結(jié)合自己的項(xiàng)目去權(quán)衡應(yīng)該優(yōu)化那些方面,哪里是關(guān)鍵的設(shè)計(jì),那么選擇優(yōu)化該方向。相關(guān)建議可以在文件dpo_...
枚舉類型定義了一組具有名稱的值,在沒有指定值時(shí)默認(rèn)是int型數(shù)值。
2022-10-13 標(biāo)簽:VCS狀態(tài)機(jī) 2109 0
介紹一個(gè)通過GUI方式自動(dòng)生成UVM環(huán)境的工具
工具來源于DVCon US 2022的一篇論文:Novel GUI Based UVM Test Bench Template Builder。
ico是vcs提供的用于優(yōu)化覆蓋率的feature;一般用戶通過dist solver bofore等約束了變量的隨機(jī)概率,而ico會(huì)在用戶約束的基礎(chǔ)上...
2023-09-19 標(biāo)簽:VCSRCA機(jī)器學(xué)習(xí) 1805 0
VCS是編譯型verilog仿真器,VCS先將verilog/systemverilog文件轉(zhuǎn)化為C文件,在linux下編譯生成的可執(zhí)行文./simv即...
2023-05-30 標(biāo)簽:仿真器Linux系統(tǒng)VCS 1764 0
其實(shí)日常的頻繁、快速地查看 Verilog 源代碼,一般是在獨(dú)立的文本編輯器中完成的。比如,VCS 編譯產(chǎn)生的 log 文件中,對(duì)應(yīng)的 Warning、...
verilog中有符號(hào)數(shù)和無符號(hào)數(shù)的本質(zhì)探究
不知道有沒有人像我一樣,長(zhǎng)久以來將verilog中的有符號(hào)數(shù)視為不敢觸碰的禁區(qū)。
假設(shè)一種場(chǎng)景,在調(diào)試環(huán)境的時(shí)候,運(yùn)行到15min的時(shí)候,環(huán)境出現(xiàn)bug,需要去debug。也許錯(cuò)誤的第一現(xiàn)場(chǎng)并不是15min的時(shí)候,可能在14min30...
systemverilog:logic比reg更有優(yōu)勢(shì)
在systemverilog協(xié)議中,logic定義四態(tài)值,即向量(vector)的每個(gè)位(bit)可以是邏輯0, 1, Z或X,與verilog協(xié)議中的...
2023-10-26 標(biāo)簽:芯片設(shè)計(jì)VerilogSystem 1687 0
在進(jìn)行數(shù)字電路后仿真時(shí),經(jīng)常會(huì)遇到很多時(shí)序?yàn)槔?,通常這些違例都是由網(wǎng)表中大量的時(shí)序檢查報(bào)出的。這些常見的時(shí)序檢查系統(tǒng)任務(wù)如下表所示:
寫assertion很痛苦?了解一下SVA Checker Library
請(qǐng)根據(jù)這段代碼寫一個(gè)assertion檢查 count 每次加5。
2023-08-12 標(biāo)簽:VCSSVAFIFO存儲(chǔ) 1507 0
如下所示,信號(hào)a取反賦值給信號(hào)b,底層邏輯是,如果a位寬少于b位寬,則a先高位補(bǔ)0,再進(jìn)行取反,最后賦值給b。
2022-09-26 標(biāo)簽:IC設(shè)計(jì)VCS 1498 0
在SpinalHDL 1.7.0版本里,在仿真方面開始支持了VCS,這解決了在FPGA設(shè)計(jì)里采用Verilator時(shí)無法仿真廠商IP的問題。
2022-10-18 標(biāo)簽:FPGA設(shè)計(jì)DDRVCS 1200 0
從零到一如何構(gòu)建一款先進(jìn)的數(shù)字仿真器呢?
數(shù)字仿真器(Simulator)是一種大型EDA工業(yè)軟件,是數(shù)字驗(yàn)證領(lǐng)域的基礎(chǔ)工具之一,也是為數(shù)不多的簽核(sign-off)級(jí)工具。
2023-03-25 標(biāo)簽:仿真器EDA技術(shù)SPICE 1179 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |