完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12577個(gè) 瀏覽:617622次 帖子:7893個(gè)
基于FPGA處理器的數(shù)字光端機(jī)系統(tǒng)
目前在高速公路、交通、電子警察、監(jiān)控、安防、工業(yè)自動(dòng)化、電力、海關(guān)、水利、銀行等領(lǐng)域視頻圖像、音頻、數(shù)據(jù)、以太網(wǎng)、電話(huà)等光端機(jī)開(kāi)始普遍大量應(yīng)用。由于數(shù)字
如何實(shí)現(xiàn)DDR3 SDRAM DIMM與FPGA的連接
采用90nm工藝制造的DDR3 SDRAM存儲(chǔ)器架構(gòu)支持總線速率為600 Mbps-1.6 Gbps (300-800 MHz)的高帶寬,工作電壓低...
基于FPGA的空域復(fù)用MIMO MC一CDMA系統(tǒng)設(shè)計(jì)
FPGA MC-CDMA 基帶系統(tǒng) 移動(dòng)通信 摘 要: MIMO技術(shù)、多載波技術(shù)與鏈路自適應(yīng)技術(shù)是未來(lái)移動(dòng)通信系統(tǒng)最值得關(guān)注的幾種物理層技術(shù)。M...
本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的
日趨龐大和復(fù)雜的設(shè)計(jì)使得FPGA在系統(tǒng)設(shè)計(jì)中的作用日益凸顯。設(shè)計(jì)工程師要求用更少的資源實(shí)現(xiàn)更多功能,降低開(kāi)發(fā)風(fēng)險(xiǎn),并能快速
基于FPGA的音樂(lè)播放控制電路設(shè)計(jì)
隨著電子技術(shù)發(fā)展,電子電路的形式趨向復(fù)雜化,面對(duì)這一狀況,人們已經(jīng)清醒地認(rèn)識(shí)到,要分析和設(shè)計(jì)復(fù)雜的電子系統(tǒng)人工的方法已不適用。依靠傳統(tǒng)的實(shí)驗(yàn)教學(xué)已遠(yuǎn)不能
2010-11-03 標(biāo)簽:FPGA計(jì)數(shù)器 4927 0
基于FMC標(biāo)準(zhǔn)的FPGA夾層卡I/O設(shè)計(jì)
面對(duì)似乎層出不窮的新 I/O 標(biāo)準(zhǔn),目前嵌入式系統(tǒng)設(shè)計(jì)人員繼續(xù)依靠 FPGA 來(lái)部署系統(tǒng)日益重要的外部 I/O 接口,這點(diǎn)絲毫不足為奇。FPGA 可...
RS編碼器的優(yōu)化設(shè)計(jì)及FPGA實(shí)現(xiàn)
引言 Reed-Solomon碼首先是由Reed和Solomon兩人于1960年提出來(lái)的,簡(jiǎn)稱(chēng)為RS碼。這是一類(lèi)具有很強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH...
基于FPGA芯片與NRF905的RFID無(wú)線通信系統(tǒng)
隨著計(jì)算機(jī)技術(shù)的迅速發(fā)展,電子信息技術(shù)越來(lái)越快地普及到各行各業(yè)的應(yīng)用中去。傳統(tǒng)的物流信息采集工作方式是通過(guò)工作人員將票物進(jìn)行核對(duì),然后將票上的數(shù)據(jù)輸入到
基于FPGA和VHDL的USB2.0控制器設(shè)計(jì)
本文針對(duì)高速數(shù)據(jù)傳輸需求,根據(jù)USB2.0的協(xié)議規(guī)范,利用VHDL語(yǔ)言實(shí)現(xiàn)符合該協(xié)議的功能控制器,在視頻壓解系統(tǒng)中使數(shù)據(jù)在PC與外設(shè)之間高速傳輸。
當(dāng)FPGA設(shè)計(jì)面臨高級(jí)接口的設(shè)計(jì)問(wèn)題時(shí),該采取什么辦法來(lái)解決呢?美國(guó)EMA公司的TimingDesigner軟件可以簡(jiǎn)化這些設(shè)計(jì)問(wèn)題,并提供對(duì)幾乎
2010-10-28 標(biāo)簽:FPGA 1234 0
本文介紹了IGLOO系列主要特性和優(yōu)勢(shì),IGLOO系列架構(gòu)框圖以及采用AGL125的馬達(dá)控制子板主要特性,步進(jìn)馬達(dá)控制邏輯方框圖,BLDC馬達(dá)控制邏輯方...
1.時(shí)機(jī)在世界范圍內(nèi),廣播視頻系統(tǒng)的需求都在逐年顯著增加,原因是以下的一些因素同時(shí)發(fā)生了作用: 可供觀眾選擇的廣播頻道的增加。世界范圍內(nèi),更
FPGA與CPLD的辨別和分類(lèi)主要是根據(jù)其結(jié)構(gòu)特點(diǎn)和工作原理。通常的分類(lèi)方法是: 將以乘積項(xiàng)結(jié)構(gòu)方式構(gòu)成邏輯行為的器件稱(chēng)為
基于FPGA的嵌入式數(shù)字化語(yǔ)音錄制與回放的設(shè)計(jì)實(shí)現(xiàn)
0 引言 隨著微電子技術(shù)的發(fā)展,系統(tǒng)集成向高速、高集成度、低功耗發(fā)展已經(jīng)成為必然,同時(shí)SoPC技術(shù)也應(yīng)用而生。SoPC將軟硬件集成于單個(gè)可編程...
基于Quartus II開(kāi)發(fā)軟件的FPGA設(shè)計(jì)流程
為加速實(shí)現(xiàn)嵌入式系統(tǒng)中可編程邏輯與處理器的集成,Altera公司今天發(fā)布其嵌入式計(jì)劃。通過(guò)這一計(jì)劃,Altera為設(shè)計(jì)人員提供了基于
基于FPGA的PXA270外設(shè)時(shí)序轉(zhuǎn)換接口設(shè)計(jì)方案
1 引言 ARCNET協(xié)議應(yīng)用于高速動(dòng)車(chē)組列車(chē)通信網(wǎng)絡(luò)時(shí),產(chǎn)生中央控制單元處理器PXA270與專(zhuān)用協(xié)議控制器
傳統(tǒng)的加密工作是通過(guò)在主機(jī)上運(yùn)行加密軟件實(shí)現(xiàn)的。這種方法除占用主機(jī)資源外,運(yùn)算速度較慢,安全性也較差。而硬件加密是通過(guò)專(zhuān)用加密芯片、
基于VHDL的矩陣鍵盤(pán)及顯示電路設(shè)計(jì)
FPGA/CPLD在數(shù)字系統(tǒng)設(shè)計(jì)中的廣泛應(yīng)用,影響到了生產(chǎn)生活的各個(gè)方面。在FPGA/CPLD的設(shè)計(jì)開(kāi)發(fā)中,VHDL語(yǔ)言作為
作為一個(gè)負(fù)責(zé)FPGA企業(yè)市場(chǎng)營(yíng)銷(xiāo)團(tuán)隊(duì)工作的人,我不得不說(shuō),由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的獨(dú)創(chuàng)性,
2010-10-11 標(biāo)簽:FPGA 435 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |