完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12585個(gè) 瀏覽:617849次 帖子:7902個(gè)
基于FPGA的SOC外部組件控制器IP的設(shè)計(jì)
本文側(cè)重于介紹IP 模塊中組件控制器的設(shè)計(jì)和實(shí)現(xiàn)。一個(gè)基于FPGA 的LCD 控制器設(shè)計(jì)作為例子被介紹。這個(gè)組件控制器設(shè)計(jì)屬于固核IP 設(shè)計(jì),也就是軟硬...
基于FPGA的PEX8311的LBS控制器的實(shí)現(xiàn)
PLX的一款橋芯片PEX8311可將標(biāo)準(zhǔn)處理器,本文就是基于PEX8311和FPGA來(lái)實(shí)現(xiàn)PCIe標(biāo)準(zhǔn)1x傳輸。
基于SCA的軟件無(wú)線電在FPGA上設(shè)計(jì)與實(shí)現(xiàn)
本文在分析現(xiàn)有的解決方案優(yōu)缺點(diǎn)的基礎(chǔ)上提出了一種在FPGA上實(shí)現(xiàn)ORB的改進(jìn)設(shè)計(jì)方案,不但為彼此分離的、工作于多處理器平臺(tái)上的各個(gè)GPP,DSP和FPG...
基于FPGA的圖形式AMLCD控制器的設(shè)計(jì)
本文詳細(xì)介紹了已在實(shí)際項(xiàng)目中應(yīng)用的基于FPGA的圖形式AMLCD控制器設(shè)計(jì),這種設(shè)計(jì)方法稍作修改即可應(yīng)用于常見VGA視頻接口電路的設(shè)計(jì)。
正交幅度調(diào)制解調(diào)器的FPGA設(shè)計(jì)與仿真
本文采用了一種基于流水線CORDIC算法設(shè)計(jì)正交幅度調(diào)制解調(diào)器的方法,能有效節(jié)省硬件資源,提高運(yùn)算精度和速度。由于采用了FPGA來(lái)設(shè)計(jì),可適應(yīng)軟件無(wú)線電...
2011-12-21 標(biāo)簽:FPGA調(diào)制解調(diào)器正交幅度 6150 0
本文介紹的FPGA一體化高級(jí)設(shè)計(jì)方法是通過發(fā)揮 FPGA 主機(jī)的可再編程功能實(shí)現(xiàn)的。所有應(yīng)用的層和接口以及功能設(shè)計(jì)本身都自動(dòng)包含在 FPGA 系統(tǒng)中
高速狀態(tài)下使用CPLD實(shí)現(xiàn)狀態(tài)機(jī)的辦法
本文給出了采用這些技術(shù)的高速環(huán)境狀態(tài)機(jī)設(shè)計(jì)的規(guī)范及分析方法和優(yōu)化方法,并給出了相應(yīng)的示例。
2011-12-16 標(biāo)簽:FPGACPLD狀態(tài)機(jī) 1656 0
美國(guó)賽靈思公司推出一項(xiàng)針對(duì)未來(lái)高性能可編程解決方案的FPGA平臺(tái)計(jì)劃,為嵌入式系統(tǒng)提供高度靈活、可加快上市時(shí)間的解決方案。
致力于中端和低密度FPGA產(chǎn)品開發(fā)的萊迪思半導(dǎo)體公司日前再推力作下一代LatticeECP4 FPGA系列。其具有6Gbps的SERDES、采用低成本w...
Altera率先實(shí)現(xiàn)Stratix V GX FPGA與PCIe Gen3交換機(jī)互操作
Altera公司(Nasdaq: ALTR)宣布,成功實(shí)現(xiàn)28-nm Stratix? V GX FPGA與PLX?技術(shù)公司(Nasdaq: PLXT)...
FPGA設(shè)計(jì)者的五項(xiàng)必知必會(huì)
在我看來(lái),成為一名說(shuō)得過去的FPGA設(shè)計(jì)者,需要練好5項(xiàng)基本功:仿真、綜合、時(shí)序分析、調(diào)試、驗(yàn)證。需要強(qiáng)調(diào)的一點(diǎn)是,以上基本功是針對(duì)FPGA設(shè)計(jì)者來(lái)說(shuō)的...
2011-12-10 標(biāo)簽:FPGA 728 0
基于FPGA腦機(jī)接口實(shí)時(shí)系統(tǒng)
本文的方案采用FPGA取代計(jì)算機(jī),作為腦機(jī)接口的控制和信息處理器。主要包括腦電采集電路、基于FPGA的VGA視覺刺激器和FPGA開發(fā)板三部分
萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4?FPGA系列,由其重新定義了低成本,低功耗的中檔FPGA市場(chǎng)
Arria V FPGA——業(yè)界最高寬帶中端FPGA
Altera公司(NASDAQ: ALTR)今天宣布,開始發(fā)售其28-nm Arria? V FPGA。Arria V器件是目前市場(chǎng)上支持10.3125...
大規(guī)模設(shè)計(jì)需要在無(wú)線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過把兩種芯片功能合并到一個(gè)器件中,減小電路板面積,或者針對(duì)新應(yīng)用開發(fā)新設(shè)計(jì)。
2011-11-30 標(biāo)簽:FPGA 1431 0
FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低。目前許多終端市場(chǎng)對(duì)可編程邏輯器件設(shè)計(jì)的低功耗要求越來(lái)越苛刻。
ARM+FPGA實(shí)現(xiàn)花生油質(zhì)量快速檢測(cè)儀
本文給出了一種基于ARM+FPGA的便攜式免化學(xué)試劑且環(huán)境友好型花生油質(zhì)量快速檢測(cè)儀的設(shè)計(jì)方案。
cpld技術(shù)它的應(yīng)用可在根本上解決許多數(shù)字電路設(shè)計(jì)的問題,能大幅度改變?cè)O(shè)計(jì)思想,大幅度提高工作效率,甚至可以把以前的數(shù)十顆普通分立芯片的功能用一個(gè)芯片實(shí)...
2011-11-22 標(biāo)簽:fpga 3831 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |