完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12600個 瀏覽:618657次 帖子:7908個
首先,F(xiàn)PGA開發(fā)工程師是一個相對高薪的工作,但是,很多同學在剛?cè)腴T時都會有一種無從下手的感覺,尤其是將FPGA作為第一個要掌握的開發(fā)板時,更是感覺苦惱...
一種基于Petri網(wǎng)的并行控制器的VHDL實現(xiàn)
Petri網(wǎng)是離散事件系統(tǒng)建模的重要工具,本文使用硬件描述語言VHDL實現(xiàn)了基于Petri網(wǎng)的并行控制器。文中通過一個液位控制系統(tǒng)實例具體介紹了這一方法...
采用FPGA器件和高速模數(shù)轉(zhuǎn)換器實現(xiàn)高精度信號卡的應(yīng)用方案
在導彈型號的研制過程中,匹配裝置是用于遙測系統(tǒng)中信號變換的關(guān)鍵部件,是彈上所有關(guān)鍵部件的信息送到遙測設(shè)備的咽喉。匹配裝置的精度和可靠性是影響遙測結(jié)果的重...
2020-08-05 標簽:fpgacpld模數(shù)轉(zhuǎn)換器 796 0
FPGA有限狀態(tài)機編寫如何選擇狀態(tài)編碼?
在Verilog HDL中可以用許多種方法來描述有限狀態(tài)機,最常用的方法是用always語句和case語句。
2023-03-23 標簽:fpga寄存器有限狀態(tài)機 792 1
為什么FPGA難學?FPGA的內(nèi)部結(jié)構(gòu)解析
“時鐘是時序電路的控制者”這句話太經(jīng)典了,可以說是FPGA設(shè)計的圣言。FPGA的設(shè)計主要是以時序電路為主,因為組合邏輯電路再怎么復雜也變不出太多花樣,理...
直方圖統(tǒng)計的原理 直方圖統(tǒng)計從數(shù)學上來說,是對圖像中的像素點進行統(tǒng)計。圖像直方圖統(tǒng)計常用于統(tǒng)計灰度圖像,表示圖像中各個灰度級出現(xiàn)的次數(shù)或者概率。統(tǒng)計直方...
fpga入門的基礎(chǔ)知識 FPGA零基礎(chǔ)學習IIC協(xié)議驅(qū)動設(shè)計
根據(jù)時序參數(shù),決定將IIC的速率定為50KHz。發(fā)送時,數(shù)據(jù)改變在SCL的低電平的正中間;讀取時,在SCL高電平的正中間進行讀取。
FPGA SoM在無線電視系統(tǒng)中的應(yīng)用
無線電視系統(tǒng)的設(shè)計依賴于一些關(guān)鍵的技術(shù)和構(gòu)建模塊。FPGA技術(shù)可以在無線電視應(yīng)用中發(fā)揮重要作用
基于可編程邏輯器件實現(xiàn)多路數(shù)據(jù)采集系統(tǒng)的設(shè)計
對于國內(nèi)而言,正如DSP在20年前出現(xiàn)的情形一樣,如今,F(xiàn)PGA正處于數(shù)字信號處理技術(shù)的前沿。而DSP都是基于一種精簡指令集的計算機體系架構(gòu),其固定的硬...
2020-08-05 標簽:fpga數(shù)據(jù)采集監(jiān)控系統(tǒng) 786 0
產(chǎn)生所有電源供應(yīng)相關(guān)狀態(tài)和控制邏輯訊號——例如重置訊號產(chǎn)生、電源錯誤指示(監(jiān)測)和電壓管理。圖1展示了一個采用CPU或微處理器電路板的典型電源管理功能。
FPGA(Field-ProgrammableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。
現(xiàn)場可編程門陣列(FPGA)可以實現(xiàn)任意數(shù)字邏輯,從微處理器到視頻生成器或加密礦機,一應(yīng)俱全。
每個module應(yīng)存在于單獨的源文件中,源文件名應(yīng)與其所包含的模塊名相同。每個設(shè)計都應(yīng)該有一個完善的文件頭,包含公司名稱、設(shè)計者、設(shè)計時間、文件名、所屬...
2024-04-26 標簽:FPGA 783 0
基于FPGA的模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器
如果時鐘頻率為75MHz(1/4采樣頻率)并且有兩條可通過DDR對器件進行采樣的數(shù)據(jù)總線,則可非常輕松地執(zhí)行恢復操作。這類ADC對輸入時序要求較為寬松。
Altera Agilex FPGA產(chǎn)品組合介紹
數(shù)據(jù)爆炸式增長正推動新產(chǎn)品需求激增,這些新產(chǎn)品需具備數(shù)據(jù)傳輸、處理和存儲能力,并方便開發(fā)人員從中獲得可執(zhí)行的深度分析,助力他們基于硬件靈活性來應(yīng)對市場需...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |