完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12600個(gè) 瀏覽:618629次 帖子:7908個(gè)
SDAccel突破編程局限 實(shí)現(xiàn)FPGA應(yīng)用加速
近年來(lái),云計(jì)算和大數(shù)據(jù)應(yīng)用呈爆發(fā)式增長(zhǎng),在推動(dòng)數(shù)據(jù)中心產(chǎn)業(yè)升級(jí)的同時(shí),也為數(shù)據(jù)中心的應(yīng)用開(kāi)發(fā)與運(yùn)行維護(hù)帶來(lái)了一系列問(wèn)題。
搶攻數(shù)據(jù)中心 賽靈思發(fā)布OpenCL開(kāi)發(fā)工具
賽靈思(Xilinx)推出首款支持OpenCL的開(kāi)發(fā)工具?,F(xiàn)場(chǎng)可編程門陣列(FPGA)廠商正積極推出可支持OpenCL設(shè)計(jì)工具的新一代解決方案,期能協(xié)助...
數(shù)字電路經(jīng)過(guò)半個(gè)世紀(jì),從分立元件到小規(guī)模集成電路、中等規(guī)模集成電路、大規(guī)模、超大規(guī)模,集成度越來(lái)越高,運(yùn)算能力越來(lái)越強(qiáng),功耗越來(lái)越低,人類已經(jīng)將數(shù)字集成...
2018-07-13 標(biāo)簽:fpga 2627 0
使用Vivado HLS創(chuàng)建一個(gè)EDK PCore
由于Zedboard是ARM+FGPA的架構(gòu),所以在使用的時(shí)候經(jīng)常會(huì)涉及到關(guān)于FPGA設(shè)計(jì)方面的知識(shí),對(duì)于像我這樣對(duì)FPGA一竅不通的人來(lái)說(shuō),這是一個(gè)不...
2017-02-09 標(biāo)簽:FPGAVivado HLSEDK PCore 1857 0
zynq使用自帶外設(shè)IP讓ARM PS訪問(wèn)FPGA(八)
參考超群天晴的博客 ,使用XPS為PS 處理系統(tǒng) 添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個(gè)LED燈相連...
此通用電路可以實(shí)現(xiàn)任意奇數(shù)分頻電路
最近正在準(zhǔn)備找工作,由于是做FPGA開(kāi)發(fā),所以verilog實(shí)現(xiàn)技術(shù)分頻電路是一道經(jīng)常出現(xiàn)的題目,三分頻,五分頻電路等等;經(jīng)過(guò)一下午時(shí)間總結(jié)出了一個(gè)通用...
基于FPGA開(kāi)放流程的SDN轉(zhuǎn)發(fā)引擎
博主Greg Ferro在其Ethereal Mind網(wǎng)頁(yè)上發(fā)布了一則關(guān)于 Corsa Technology簡(jiǎn)短博客信息,提到Corsa公司制作了一對(duì)基...
兩款開(kāi)發(fā)板卡開(kāi)啟您先進(jìn)的全新的系統(tǒng)設(shè)計(jì)
盡管它是KintexUltraScale FPGA系列芯片中體積排名第二小的成員,但是這款20nm KintexUltraScale KU040 FPG...
TECH:基于FPGA的高速以太網(wǎng)適配器卡必備的PCIe Gen3技術(shù)
INVEA-TECH公司制作了基于FPGA的硬件加速以太網(wǎng)接口卡(HANICs)。本周,該公司在加利福尼亞圣克拉拉以太網(wǎng)技術(shù)峰會(huì)上展示了兩款高速以太網(wǎng)適...
PCIe對(duì)FPGA中的可配置Flash EPROM進(jìn)行編程
一旦你開(kāi)始使用一個(gè)系統(tǒng),你可能更愿意它永遠(yuǎn)不需要升級(jí)。但是,通常情況下,這是不現(xiàn)實(shí)的。在現(xiàn)在的系統(tǒng)中,更新、升級(jí)、打補(bǔ)丁,這些都是司空見(jiàn)慣的。如果你對(duì)...
偏移約束(Offset Constraint)用來(lái)定義一個(gè)外部時(shí)鐘引腳(Pad)和數(shù)據(jù)輸入輸出引腳之間的時(shí)序關(guān)系,這種時(shí)序關(guān)系也被稱為器件上的Pad-t...
Spartan-6 FPGA的時(shí)鐘資源及結(jié)構(gòu)介紹
時(shí)鐘設(shè)施提供了一系列的低電容、低抖動(dòng)的互聯(lián)線,這些互聯(lián)線非常適合于傳輸高頻信號(hào)、最大量減小時(shí)鐘抖動(dòng)。這些連線資源可以和DCM、PLL等實(shí)現(xiàn)連接。 每一種...
Spartan6系列FPGA的配置模式詳解(主模式/具體配置模式)
Spartan6系列FPGA通過(guò)把應(yīng)用程序數(shù)據(jù)導(dǎo)入芯片內(nèi)部存儲(chǔ)器完成芯片的配置。Spart-6 FPGA可以自己從外部非易失性存儲(chǔ)器導(dǎo)入編程數(shù)據(jù),或者通...
引腳和區(qū)域約束也就是LOC約束(location)。定義了模塊端口和FPGA上的引腳的對(duì)應(yīng)關(guān)系。 那么我們應(yīng)該怎么寫呢?
2018-07-14 標(biāo)簽:fpga 1.1萬(wàn) 0
HTG-703 開(kāi)發(fā)板由 Xilinx Virtex-7 X415T、X485T、X550T 或 X690T 驅(qū)動(dòng),其非常適合那些要求訪問(wèn) 10G/40...
2017-02-08 標(biāo)簽:FPGA大密度內(nèi)存 1714 0
在本文中我們將會(huì)介紹嵌入式視覺(jué)系統(tǒng)的高級(jí)元素;如何簡(jiǎn)便快捷地使用軟件 API 和 IP 庫(kù)構(gòu)建嵌入式視覺(jué)系統(tǒng),如何把算法開(kāi)發(fā)的增值部分添加到圖像處理鏈中。
TE0841組合系統(tǒng)板卡 滿足更高的應(yīng)用要求
Sundance科技公司成立于1989年,公司的戰(zhàn)略目標(biāo)是設(shè)計(jì)生產(chǎn)全面的具有較強(qiáng)競(jìng)爭(zhēng)力的工程化產(chǎn)品,主要面向高性能嵌入式信號(hào)處理市場(chǎng)。
Alpha Data公司是一家專注于設(shè)計(jì)和提供高性能FPGA開(kāi)發(fā)平臺(tái)的公司,產(chǎn)品主要用于數(shù)據(jù)中心以及云服務(wù)器等場(chǎng)合,用于處理繁重的數(shù)據(jù)計(jì)算以及通信任務(wù)。...
2017-02-08 標(biāo)簽:FPGAAlpha Data加速器板卡 2038 0
片內(nèi)時(shí)鐘的組合思路和設(shè)計(jì)技巧
我們都知道,當(dāng)奇數(shù)個(gè)反相器串聯(lián)在一起,并且把最后一級(jí)的輸出反饋給第一級(jí)的輸入時(shí),在邏輯上會(huì)產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱為Ring OSC。
2017-02-08 標(biāo)簽:FPGARing OSC片內(nèi)時(shí)鐘 1357 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |