完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > dsp
數(shù)字信號處理就是用數(shù)值計(jì)算的方式對信號進(jìn)行加工的理論和技術(shù),它的英文原名叫digital signal processing,簡稱DSP,即數(shù)字信號處理器。
因此在進(jìn)行數(shù)字信號處理之前需要將信號從模擬域轉(zhuǎn)換到數(shù)字域,這通常通過模數(shù)轉(zhuǎn)換器實(shí)現(xiàn)。而數(shù)字信號處理的輸出經(jīng)常也要變換到模擬域,這是通過數(shù)模轉(zhuǎn)換器實(shí)現(xiàn)的。
文章:3044個(gè) 瀏覽:356758次 帖子:3409個(gè)
關(guān)于空時(shí)編碼算法的仿真研究及其DSP+FPGA的硬件實(shí)現(xiàn)詳解
移動(dòng)通信是目前通信領(lǐng)域發(fā)展最迅速、進(jìn)步最快的行業(yè)之一,業(yè)務(wù)量的增加進(jìn)一步促進(jìn)移動(dòng)通信向前發(fā)展,為了能夠向用戶提供更多的無線數(shù)據(jù)業(yè)務(wù)以及更高的數(shù)據(jù)傳輸速率...
基于FPGA和四端口存儲(chǔ)器的三DSP圖像處理系統(tǒng)詳解
隨著紅外探測技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來越大,速度要求也越來越快,利用目前主流的單DSP+ FPGA硬件架構(gòu)進(jìn)行較為復(fù)...
以DSP和FPGA技術(shù)為基礎(chǔ)的伺服控制系統(tǒng)設(shè)計(jì)詳解
在大型光電跟蹤設(shè)備中由于跟蹤算法復(fù)雜,分系統(tǒng)眾多,要求伺服控制模塊不僅精度高、速度快、可靠性強(qiáng),而且要有豐富的外圍總線接口??紤]可靠性,選用PCI04...
基于FPGA與DSP中實(shí)現(xiàn)的TS201的LinkPort口的協(xié)議設(shè)計(jì)
隨著科技的進(jìn)步,對DSP 的處理速度以及相互之間的通信速度要求越來越高。ADI 的TS201 是目前業(yè)界性能最高的DSP 處理器之一,具有極強(qiáng)的數(shù)據(jù)處...
射頻功率放大器是發(fā)射機(jī)系統(tǒng)中非線性最強(qiáng)的器件,特別是為了提高功率效率,射頻功放基本工作在非線性狀態(tài),因此線性功率放大器設(shè)計(jì)技術(shù)己成為線性化發(fā)射機(jī)系統(tǒng)的關(guān)...
以FPGA和DSP為基礎(chǔ)的光纖微振動(dòng)傳感器設(shè)計(jì)信號采集和算法處理實(shí)時(shí)系統(tǒng)
隨著光纖技術(shù)的不斷發(fā)展,光纖微振動(dòng)傳感器越來越多地應(yīng)用于周界安防、石油和天然氣管道和通信線路監(jiān)測等系統(tǒng)中。光纖微振動(dòng)傳感器是利用光纖是傳感介質(zhì)的一種分...
以嵌入式DSP模塊和FPGA構(gòu)架為基礎(chǔ)的提高無線信號處理性能的子系統(tǒng)設(shè)計(jì)
您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。
結(jié)合FPGA與DSP實(shí)現(xiàn)對高速中頻采樣信號處理平臺的設(shè)計(jì)詳解
現(xiàn)代社會(huì)正向數(shù)字化、信息化方向高速發(fā)展,在這一過程中,往往需要高速信號的實(shí)時(shí)性數(shù)字化處理。例如,隨著科技的進(jìn)步,現(xiàn)代雷達(dá)等應(yīng)用信號的數(shù)字化處理上有了長...
利用FPGA+DSP相配合的全景視覺系統(tǒng)方案設(shè)計(jì)詳解
基于單相機(jī)的全景視覺系統(tǒng)是利用凸面鏡反射四周圖像進(jìn)行定位,在計(jì)算資源有限時(shí)是一種較好的選擇,且視覺導(dǎo)航等方向的應(yīng)用也成為一種最實(shí)用的方法,這種方案雖然...
以FPGA+DSP為核心架構(gòu)的實(shí)時(shí)三維圖像信息處理系統(tǒng)設(shè)計(jì)
三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點(diǎn)和難點(diǎn),目前國內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、...
以DSP和FPGA協(xié)同技術(shù)設(shè)計(jì)實(shí)現(xiàn)的高性能視頻編碼器視頻采集設(shè)計(jì)
采用DSP 和FPGA 協(xié)同技術(shù)設(shè)計(jì)實(shí)現(xiàn)了一個(gè)高性能的MPEG24 視頻編碼器。FPGA 模塊完成視頻采集、YUV 分離、數(shù)據(jù)I/ O 等功能,而使用...
一文讀懂車載攝像頭產(chǎn)業(yè)鏈 | Elecfans第三期
隨著車載攝像頭的快速成長將帶動(dòng)產(chǎn)業(yè)鏈中其他環(huán)節(jié)的直接受益,2014年攝像頭整體的市場規(guī)模約為201億美元,其中模組約為77億元,CMOS約為72.5億元...
基于FPGA+DSP的跳頻電臺傳輸系統(tǒng)的設(shè)計(jì)方案分析
高速率跳頻、高帶寬技術(shù)是提高跳頻發(fā)射機(jī)性能的關(guān)鍵,本文結(jié)合軟件無線電思想和架構(gòu),提出一種基于FPGA+DSP的跳頻電臺傳輸系統(tǒng)的設(shè)計(jì)方案,該系統(tǒng)兼容多種...
Zynq SoC構(gòu)建LTE小型蜂窩基站的設(shè)計(jì)基礎(chǔ)
Zynq SoC的高性能可編程邏輯和ARM處理器可讓客戶打造出能夠滿足當(dāng)前及新一代無線設(shè)備不斷提高的傳輸帶寬需求的設(shè)計(jì)方案。設(shè)計(jì)團(tuán)隊(duì)可在Zynq SoC...
基于多DSP與FPGA的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號處理器TMS320C6416)和現(xiàn)場可編程門陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處...
標(biāo)簽:dsptms320c6416 4473 0
Vivado的高層次綜合功能將幫助您為嵌入式視頻應(yīng)用設(shè)計(jì)更好的排序網(wǎng)絡(luò)。從汽車到安全系統(tǒng)再到手持設(shè)備,如今采用嵌入式視頻功能的應(yīng)用越來越多。每一代新產(chǎn)品...
基于FPGA+DSP的海德漢編碼器結(jié)構(gòu)及設(shè)計(jì)
在現(xiàn)代工業(yè)控制系統(tǒng)中,對電機(jī)的控制是其重要組成部分。編碼器作為電機(jī)角位移的檢測裝置,為系統(tǒng)提供重要反饋信號。本文介紹了一個(gè)適合嵌入式系統(tǒng)的基于DSP和F...
為了滿足市場對于更密集處理和提高系統(tǒng)整合度的需求,數(shù)字訊號處理功能已可運(yùn)用于高效能平臺組件上。全新的軟件定義開發(fā)流程,讓嵌入式軟件設(shè)計(jì)人員更易于使用C/...
傳統(tǒng)的動(dòng)態(tài)測試方法是用高精度DAC來重建ADC輸出信號,然后用模擬方法分析(如圖1所示)?但這樣的測試方法復(fù)雜?精度低?能測試的指標(biāo)有限?國外從20世紀(jì)...
2017-10-31 標(biāo)簽:dsp轉(zhuǎn)換器adc 5911 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |