標簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認為是一種為專門目的而設(shè)計的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會,它是澳大利亞金融服務(wù)和市場的法定監(jiān)管機構(gòu)。
文章:999個 瀏覽:122450次 帖子:393個
通用集成電路和專用集成電路是兩種不同類型的集成電路。雖然它們都是由大量的電子元件和電路組成,但其設(shè)計、制造和應(yīng)用方面存在顯著差異。本文將詳細介紹通用集成...
CDC(不同時鐘之間傳數(shù)據(jù))問題是ASIC/FPGA設(shè)計中最頭疼的問題。CDC本身又分為同步時鐘域和異步時鐘域。這里要注意,同步時鐘域是指時鐘頻率和相位...
關(guān)于IBM的專用集成電路設(shè)計流程以及RLM設(shè)計流程的優(yōu)點詳解
隨著集成電路工藝技術(shù)的不斷發(fā)展,集成電路的特征設(shè)計尺寸進入到深亞微米,芯片規(guī)模擴大到百萬門級,從計算量、后端布局布線(placement&routin...
芯片的不同分類方式 按照處理信號方式可分為模擬芯片和數(shù)字芯片。 按照應(yīng)用領(lǐng)域可分為軍工級芯片、工業(yè)級芯片、汽車級芯片和商業(yè)級芯片。 按照工藝制程的...
FPGA,即現(xiàn)場可編程門陣列(Field Programmable Gate Array),是一種可編程邏輯設(shè)備,具有靈活性和可重新配置性的特點。它基于...
介紹一種ISE聯(lián)合仿真轉(zhuǎn)換為Moldelsim單獨仿真的方法
找到仿真頂層的tb文件,cut_through_top_tb。
2023-01-29 標簽:FPGA設(shè)計asicModelSim 2020 0
利用FPGA的可編程能力以及相關(guān)的工具來準確估算功耗
AMD-Xilinx在20nm & 16nm節(jié)點Ultrascale系列器件使用FinFET工藝,F(xiàn)inFET與Planar相比在相同速度條件下...
2022-12-29 標簽:FPGA設(shè)計asic晶體管 2009 0
Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗證的極佳選擇
近年來,ASIC設(shè)計規(guī)模的增大帶來了前所未有的芯片原型驗證問題,單顆大容量的FPGA通常已不足以容下千萬門級、甚至上億門級的邏輯設(shè)計?,F(xiàn)今,將整個驗證設(shè)...
如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定...
TAKUMI公司:圖象IP核參考設(shè)計可用于S2C原型驗證平臺
電子發(fā)燒友網(wǎng)訊: 本文主要講述了TAKUMI公司的圖象IP核參考設(shè)計可用于S2C原型驗證平臺。S2C宣布,一家總部位于日本的高級圖形知識產(chǎn)權(quán)(IP)供應(yīng)...
基于Xilinx FPGA用于ASIC前端驗證的問題總結(jié)
FPGA本身是有專門的時鐘cell的,以xilinx FPGA為例,就是primitive庫中的BUFG。
智能處理器選擇之8051微控制器技術(shù)應(yīng)用
最初的 Intel 8051 以每個機器周期 12 個時鐘周期運行,大多數(shù)指令在一個到兩個機器周期內(nèi)執(zhí)行。典型的最大時鐘頻率為12MHz,這意味著這些老...
SoPC應(yīng)用設(shè)計的PLD開發(fā)工具要求詳解
電子發(fā)燒友網(wǎng)核心提示:對SoPC的開發(fā)而言,PLD工具是必不可少的。PLD開發(fā)工具必須進一步發(fā)展,從而與技術(shù)進步和EDA產(chǎn)業(yè)的發(fā)展相適應(yīng)。器件的復(fù)雜度在...
如何采用IXP1200網(wǎng)絡(luò)處理器構(gòu)建路由器
網(wǎng)絡(luò)處理器是現(xiàn)代綜合業(yè)務(wù)數(shù)據(jù)網(wǎng)絡(luò)不斷發(fā)展更新的產(chǎn)物,是一種基于可編程 ASIC 結(jié) 構(gòu)的新一代SoC 芯片。它是為了適應(yīng)下一代高速網(wǎng)絡(luò)特點,即為了能夠提...
在傳統(tǒng)的大規(guī)模ASIC和SoC設(shè)計中,芯片的物理空間大致可分為用于新的定制邏輯、用于可復(fù)用邏輯(第三方IP或傳統(tǒng)的內(nèi)部IP)和用于嵌入式存儲三部分。 當...
動態(tài)可重構(gòu)系統(tǒng)的通信結(jié)構(gòu)在交通燈中的應(yīng)用及發(fā)展分析
基于SRAM的FPGA的問世標志著現(xiàn)代可重構(gòu)計算技術(shù)的開端,并極大地推動了其發(fā)展??芍貥?gòu)計算技術(shù)能夠提供硬件的效率和軟件的可編程性,它綜合了微處理器和A...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |