完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 數(shù)字電路
用數(shù)字信號完成對數(shù)字量進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算的電路稱為數(shù)字電路,或數(shù)字系統(tǒng)。由于它具有邏輯運(yùn)算和邏輯處理功能,所以又稱數(shù)字邏輯電路?,F(xiàn)代的數(shù)字電路由半導(dǎo)體工藝制成的若干數(shù)字集成器件構(gòu)造而成。
文章:1135個(gè) 瀏覽:81827次 帖子:293個(gè)
數(shù)字電路是利用電源電壓的高電平和低電平分別表示1和0,進(jìn)而實(shí)現(xiàn)信息的表達(dá)。
2023-06-19 標(biāo)簽:模擬電路MOSFET場效應(yīng)管 2305 0
在芯片功能驗(yàn)證中,仿真波形一直是調(diào)試的重要手段。通過觀測分析波形,工程師可以推斷代碼是否正常運(yùn)行,電路的功能是否正確,設(shè)計(jì)是否滿足預(yù)期。
2023-06-18 標(biāo)簽:FPGA設(shè)計(jì)EDA工具VCD 1202 0
芯片設(shè)計(jì)進(jìn)階之路—Reset深入理解
復(fù)位信號在數(shù)字電路里面的重要性僅次于時(shí)鐘信號。對一個(gè)芯片來說,復(fù)位的主要目的是使芯片電路進(jìn)入一個(gè)已知的,確定的狀態(tài)。
基于FPGA的計(jì)數(shù)器設(shè)計(jì)
關(guān)于時(shí)序邏輯設(shè)計(jì)的部分依然強(qiáng)烈推薦mooc上華科的數(shù)字電路與邏輯設(shè)計(jì)。
2023-06-23 標(biāo)簽:fpga計(jì)數(shù)器數(shù)字電路 3484 0
如何設(shè)計(jì)一個(gè)好的電源系統(tǒng)
在高度集成的電子產(chǎn)品中,電源系統(tǒng)的設(shè)計(jì)占到了設(shè)計(jì)工作量的50%左右;對于復(fù)雜的FPGA類型的產(chǎn)品應(yīng)用,在電路中常常會達(dá)到15~30路不同的電源。 電源完...
2023-06-17 標(biāo)簽:fpga數(shù)字電路電源系統(tǒng) 1108 0
在新產(chǎn)品研發(fā)階段就進(jìn)行EMC設(shè)計(jì),要比等到產(chǎn)品EMC測試不合格才進(jìn)行改進(jìn),費(fèi)用可以大大節(jié)省,效率可以大大提高;反之,效率就會大大降低,費(fèi)用就會大大增加。
高速數(shù)字電路設(shè)計(jì)串?dāng)_問題產(chǎn)生的機(jī)理原因
串?dāng)_在電子產(chǎn)品的設(shè)計(jì)中普遍存在,通過以上的分析與仿真,了解了串?dāng)_的特性,總結(jié)出以下減少串?dāng)_的方法。
聯(lián)系方式:13421362461 天微電子:李生
我們常把晶振比喻為數(shù)字電路的心臟,這是因?yàn)?,?shù)字電路的所有工作都離不開時(shí)鐘信號
2023-06-08 標(biāo)簽:振蕩器PCB設(shè)計(jì)數(shù)字電路 873 0
用數(shù)字信號完成對數(shù)字量進(jìn)行邏輯運(yùn)算和算術(shù)運(yùn)算的電路稱為數(shù)字電路。由于它具有邏輯運(yùn)算和邏輯處理功能,所以又稱為數(shù)字邏輯電路。
設(shè)計(jì)中用了個(gè)localparam,定義某個(gè)參數(shù),想在tb中修改這個(gè)localparam的值,除了就是例化的時(shí)候引入進(jìn)去,還有啥辦法可以修改這個(gè)值?for...
單片機(jī)入門之?dāng)?shù)字電路學(xué)習(xí)
單片機(jī)是一種可編程的數(shù)字電路芯片。數(shù)字電路是單片機(jī)的基礎(chǔ),單片機(jī)是數(shù)字電路的發(fā)展。
2023-06-06 標(biāo)簽:單片機(jī)晶體管開關(guān)二極管 2165 0
原理圖中VCC、VDD、VEE、VSS、VBAT各表示什么意思
數(shù)字地和模擬地都有信號地、電源地兩種情況。數(shù)字地和模擬地之間,某些電路可以直接連接,有些電路要用電抗器連接,有些電路不可連接。
2023-05-31 標(biāo)簽:原理圖模擬電路場效應(yīng)管 6003 0
FPGA設(shè)計(jì)中經(jīng)常犯的10個(gè)錯(cuò)誤
本文列出了FPGA設(shè)計(jì)中常見的十個(gè)錯(cuò)誤。我們收集了 FPGA 工程師在其設(shè)計(jì)中犯的 10 個(gè)最常見錯(cuò)誤,并提供了解決方案的建議和替代方案。本文假定讀者已...
2023-05-31 標(biāo)簽:fpgaFPGA設(shè)計(jì)RTL 1410 1
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |