完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 可編程邏輯
邏輯器件可分為兩大類(lèi) – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種或一組功能 —— 一旦制造完成,就無(wú)法改變。
文章:475個(gè) 瀏覽:44699次 帖子:73個(gè)
如何創(chuàng)建一個(gè)異構(gòu)多核系統(tǒng)
了解如何創(chuàng)建一個(gè)異構(gòu)多核系統(tǒng),該系統(tǒng)由處理系統(tǒng)上的ARM Cortex A9處理器和使用Vivado的可編程邏輯上的Microblaze處理器組成。 ...
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在可編程陣列邏輯PAL(Programmable...
關(guān)于Mouser供貨Terasic開(kāi)發(fā)套件 性能分析介紹
Mouser分銷(xiāo)的Terasic Atlas-SoC和DE0-Nano-SoC開(kāi)發(fā)套件提供了基于Altera SoC FPGA的強(qiáng)大硬件設(shè)計(jì)平臺(tái)。28 ...
2019-08-26 標(biāo)簽:處理器可編程邏輯虛擬網(wǎng)絡(luò) 3020 0
Xilinx可編程邏輯器件設(shè)計(jì)與開(kāi)發(fā)(基礎(chǔ)篇)連載25:Spartan
Virtex-6每個(gè)I/O片(I/O Tile)包含兩個(gè)IOB、兩個(gè)ILOGIC、兩個(gè)OLOGIC 和兩個(gè)IODELAY,如圖5-24 所示。
關(guān)于FPGA的幾點(diǎn)問(wèn)題,你了解嗎?
因此,要想學(xué)好FPGA,你得用硬件的思維方式來(lái)編寫(xiě)代碼,注重FPGA的系統(tǒng)結(jié)構(gòu)設(shè)計(jì),好的系統(tǒng)結(jié)構(gòu)設(shè)計(jì)會(huì)帶來(lái)質(zhì)的飛躍,這就告訴我們RTL Coding其實(shí)...
基于距離徙動(dòng)校正的彈速補(bǔ)償FPGA實(shí)現(xiàn)方法
針對(duì)高速運(yùn)動(dòng)平臺(tái)彈速補(bǔ)償?shù)膶?shí)時(shí)性要求,在基于距離徙動(dòng)校正(Range Cell Migration Compensation,RCMC) 的思想上提出了...
用于Zynq微處理器和可編程邏輯的新型操作系統(tǒng)Dyplo介紹
Xilinx的Dave Tokic與Topic Embedded Systems的創(chuàng)始人兼首席執(zhí)行官Rieny Rijnen進(jìn)行了交談,他描述了Dypl...
2018-11-30 標(biāo)簽:賽靈思操作系統(tǒng)微處理器 2905 0
PLC梯形圖的運(yùn)行方式 PLC梯形圖的特點(diǎn)
PLC(可編程邏輯控制器)梯形圖是一種常用的編程語(yǔ)言,用于控制工業(yè)自動(dòng)化系統(tǒng)中的各種機(jī)器和設(shè)備。它是一種圖形化編程語(yǔ)言,通過(guò)以梯形圖的形式表示電路的...
Xilinx FPGA的組成部分 本文是以Xilinx Kintex UltraScale+ 系列為參考所寫(xiě),其他系列有所不同,可以參考相應(yīng)的user ...
可編程邏輯器件有哪幾種 fpga和cpld的特點(diǎn)
可編程邏輯陣列(Programmable Logic Array, PLA):PLA是最早的可編程邏輯器件之一,由與非門(mén)陣列和或門(mén)陣列組成,通過(guò)編程配置...
SPLD(可編程邏輯器件)的應(yīng)用場(chǎng)景
SPLD可以用于實(shí)現(xiàn)各種數(shù)字邏輯功能,如計(jì)數(shù)器、寄存器、加法器等。由于其具有靈活的編程能力,可以方便地實(shí)現(xiàn)各種組合邏輯和時(shí)序邏輯電路。
2024-02-02 標(biāo)簽:數(shù)字信號(hào)處理可編程邏輯可編程邏輯器件 2794 0
Xilinx的社區(qū)教育生態(tài)系統(tǒng)
Xilinx的社區(qū)參與企業(yè)戰(zhàn)略圍繞著教育,與非營(yíng)利組織合作,為Xilinx員工關(guān)聯(lián)和活躍的學(xué)校提供??支持。
可編程邏輯器件APEX20K的特點(diǎn)、功能及應(yīng)用案例
APEX20K是Altera公司生產(chǎn)的首款帶有多核架構(gòu)的可編程邏輯器件,密度在30 000到1 500 000門(mén),時(shí)鐘速度高達(dá)822MHz。這種多核結(jié)構(gòu)...
FPGA真可謂是大顯神通,因?yàn)樗鼈儫o(wú)需外設(shè)就可以進(jìn)行計(jì)算、信號(hào)處理、高速通信還有其它功能。在一個(gè)FPGA上去定義數(shù)量龐大的連接和器件邏輯功能從來(lái)都不是意...
2019-08-27 標(biāo)簽:可編程邏輯 2753 0
利用Floorplanner工具提高嵌入式處理器系統(tǒng)的性能
通過(guò)在可編程邏輯器件中嵌入低成本、高性能的處理器,芯片開(kāi)發(fā)商不但能提高系統(tǒng)的整體性能,而且能夠從可編程邏輯器件原本就具備的開(kāi)發(fā)時(shí)間短、上市快的特點(diǎn)受益。...
基于CPLD器件和ad9048轉(zhuǎn)換器實(shí)現(xiàn)CCD自動(dòng)增益系統(tǒng)的設(shè)計(jì)
實(shí)際測(cè)量工作中,由于工作環(huán)境、光照強(qiáng)度或被測(cè)物體的不同,會(huì)使得照射到被測(cè)物體表面的激光束的反射率變化比較大,因此,ccd上成像點(diǎn)的光強(qiáng)就會(huì)時(shí)強(qiáng)時(shí)弱。cc...
2020-06-22 標(biāo)簽:轉(zhuǎn)換器cpld可編程邏輯 2724 0
PIC9054 PCI總線主控I/O加速器的性能及接口設(shè)計(jì)解決方案
PCI9054有M、C、J三種工作模式,可通過(guò)模式選擇控制引腳MODE[1:0]進(jìn)行控制。當(dāng)MODE[1:0]=“11”時(shí),PCI9054工作在M模式;...
Xilinx實(shí)習(xí)生的社會(huì)體驗(yàn)反饋
我們的實(shí)習(xí)生通過(guò)在自行車(chē)建設(shè)中回饋社區(qū)而擁有良好的業(yè)力。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |