99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>電子資料>在Artix 7 FPGA上使用Vivado的組合邏輯與順序邏輯

在Artix 7 FPGA上使用Vivado的組合邏輯與順序邏輯

2023-06-15 | zip | 0.00 MB | 次下載 | 免費(fèi)

資料介紹

描述

這是一個(gè)由 5 部分組成的博客:

第 1 部分:FPGA 基礎(chǔ)知識(shí)

第 2 部分:在 Spartan 6 FPGA 上使用 Xilinx ISE 的組合邏輯

第 3 部分:在 Cyclone-IV FPGA 上使用 Quartus Prime 的順序邏輯

第 4 部分:在 Artix-7 FPGA 上使用 Vivado 的組合邏輯與順序邏輯

第 5 部分:最終項(xiàng)目 - DE0 Nano 開發(fā)板上的 Pong 游戲

目標(biāo):

比較和分析使用在 Artix-7 FPGA 上實(shí)現(xiàn)的組合邏輯和順序邏輯的移位器的性能

順序邏輯:移位寄存器

我們都知道什么是移位寄存器,以及為什么要使用它們——對(duì)寄存器中的位進(jìn)行移位嗎?

但是 CPU微控制器內(nèi)部的應(yīng)用程序非常廣泛,并且在算術(shù)和邏輯單元中發(fā)揮著至關(guān)重要的作用,尤其是在如今的 ARM 處理器中。

下面給出的設(shè)計(jì)專門用于右移。但為什么?此操作在老式8086微處理器中用于實(shí)現(xiàn) ROR 指令。

8 位移位寄存器設(shè)計(jì):

poYBAGNoeCaAcRD3AABQITaHbqg394.png
?
pYYBAGNoeCmAXZ1kAABLf-ok1ag191.png
?

Verilog 實(shí)現(xiàn):

poYBAGNoeCuAN2RMAABODXfxl10416.png
?

有沒(méi)有其他方法可以移動(dòng)位?

- 是的,桶形移位器。

組合邏輯:桶形移位器

pYYBAGNoeC6AbEp5AACYPzHCsOY202.png
?

真值表:

pYYBAGNoeDSALWpKAABJS0jLABM391.png
?

在這篇博客中,我將討論使用多路復(fù)用器的 8 位桶形移位器的設(shè)計(jì)和實(shí)現(xiàn)。

我要遵循的建模是 Verilog HDL 中的結(jié)構(gòu)設(shè)計(jì)。

首先,讓我們?cè)O(shè)計(jì)一個(gè) 2:1 Mux

poYBAGNoeDaAHH8AAAAZFp_d_BA785.png
邏輯圖
?
pYYBAGNoeDiAbGHVAABiy_AbSfY487.png
代碼
?

結(jié)構(gòu)模型中 2:1 Mux 的 Verilog 代碼非常簡(jiǎn)單,我們有 2 個(gè)與門、1 個(gè)非門和 1 個(gè)或門。

除了常規(guī)的輸入和輸出外,還為門輸出聲明了三根線,并根據(jù)結(jié)構(gòu)進(jìn)行連接。

8位桶形移位器的設(shè)計(jì):

poYBAGNoeDuAR_M4AACFXuzF4lk423.png
?
pYYBAGNoeECAX5BfAAD8AkYKXkU638.png
?

通過(guò)使用結(jié)構(gòu)設(shè)計(jì),我們可以確保設(shè)計(jì)以我們想要的方式實(shí)現(xiàn)。

Verilog 實(shí)現(xiàn):

poYBAGNoeESAZ018AAGiNxoDR8s950.png
?

桶形移位器的工作:

?
?
?
poYBAGNoeEaAa6BwAACl10KUAi0468.png
?
1 / 6
?

這就是桶形移位器如何根據(jù)選擇線移動(dòng)位。

?
?
?
pYYBAGNoeEqAOHwkAAD6u8rZsxs397.png
?
1 / 2
?

在 Artix-7 FPGA 上的實(shí)現(xiàn):

我將使用 USB104-A7 FPGA 開發(fā)板來(lái)實(shí)現(xiàn)。這是幾個(gè)月前的路試。在此處閱讀評(píng)論:USB104 A7:Artix-7 FPGA 開發(fā)板 - 評(píng)論

pYYBAGNoeE6AKUCLAABsTny33DY703.png
?

定制 Pmod 的制作:

由于按鈕和 LED 等用戶 I/O 外設(shè)非常少,因此要制造定制 Pmod(外設(shè)模塊)以實(shí)現(xiàn)數(shù)字設(shè)計(jì)。

讓我們看一下制造的示意圖。

使用 NI Multisim 進(jìn)行的設(shè)計(jì):

從原理圖中可以看出,使用 10k 電阻器將用于上拉和下拉目的。

由于已經(jīng)有一個(gè) 200 歐姆的電阻串聯(lián)到 Pmod GPIO 上,以防止意外將輸入驅(qū)動(dòng)為輸出時(shí)損壞 FPGA,

僅 100 歐姆電阻與 LED 串聯(lián)使用。所有開關(guān)均處于高電平有效。電路圖如下:

pYYBAGNoeFCAKr8QAACsHBbUCjY724.png
?
?
?
?
poYBAGNoeFOASPUUAACeVS4W9hQ253.png
?
1 / 2
?

這是上面制作的 Pmod 的一般約束文件:

## Pmod Header JA
#set_property -dict { PACKAGE_PIN F4    IOSTANDARD LVCMOS33 } [get_ports { led[0] }]; #IO_L13P_T2_MRCC_35 Sch=ja[1]
#set_property -dict { PACKAGE_PIN F3    IOSTANDARD LVCMOS33 } [get_ports { led[1] }]; #IO_L13N_T2_MRCC_35 Sch=ja[2]
#set_property -dict { PACKAGE_PIN E2    IOSTANDARD LVCMOS33 } [get_ports { led[2] }]; #IO_L14P_T2_SRCC_35 Sch=ja[3]
#set_property -dict { PACKAGE_PIN D2    IOSTANDARD LVCMOS33 } [get_ports { led[3] }]; #IO_L14N_T2_SRCC_35 Sch=ja[4]
#set_property -dict { PACKAGE_PIN H2    IOSTANDARD LVCMOS33 } [get_ports { led[4] }]; #IO_L15P_T2_DQS_35  Sch=ja[7]
#set_property -dict { PACKAGE_PIN G2    IOSTANDARD LVCMOS33 } [get_ports { led[5] }]; #IO_L15N_T2_DQS_35  Sch=ja[8]
#set_property -dict { PACKAGE_PIN C2    IOSTANDARD LVCMOS33 } [get_ports { led[6] }]; #IO_L16P_T2_35      Sch=ja[9]
#set_property -dict { PACKAGE_PIN C1    IOSTANDARD LVCMOS33 } [get_ports { led[7] }]; #IO_L16N_T2_35      Sch=ja[10]
### Pmod Header JB
#set_property -dict { PACKAGE_PIN C4    IOSTANDARD LVCMOS33 } [get_ports { sw_b[0] }]; #IO_L7P_T1_AD6P_35     Sch=jb[1]
#set_property -dict { PACKAGE_PIN B2    IOSTANDARD LVCMOS33 } [get_ports { sw_b[1] }]; #IO_L10N_T1_AD15N_35   Sch=jb[2]
#set_property -dict { PACKAGE_PIN B3    IOSTANDARD LVCMOS33 } [get_ports { sw_b[2] }]; #IO_L10P_T1_AD15P_35   Sch=jb[3]
#set_property -dict { PACKAGE_PIN B4    IOSTANDARD LVCMOS33 } [get_ports { sw_b[3] }]; #IO_L7N_T1_AD6N_35     Sch=jb[4]
#set_property -dict { PACKAGE_PIN B1    IOSTANDARD LVCMOS33 } [get_ports { sw_b[4] }]; #IO_L9P_T1_DQS_AD7P_35 Sch=jb[7]
#set_property -dict { PACKAGE_PIN A1    IOSTANDARD LVCMOS33 } [get_ports { sw_b[5] }]; #IO_L9N_T1_DQS_AD7N_35 Sch=jb[8]
#set_property -dict { PACKAGE_PIN A3    IOSTANDARD LVCMOS33 } [get_ports { sw_b[6] }]; #IO_L8N_T1_AD14N_35    Sch=jb[9]
#set_property -dict { PACKAGE_PIN A4    IOSTANDARD LVCMOS33 } [get_ports { sw_b[7] }]; #IO_L8P_T1_AD14P_35    Sch=jb[10]
### Pmod Header JC
#set_property -dict { PACKAGE_PIN C5    IOSTANDARD LVCMOS33 } [get_ports { sw_a[0] }]; #IO_L1N_T0_AD4N_35     Sch=jc[1]
#set_property -dict { PACKAGE_PIN C6    IOSTANDARD LVCMOS33 } [get_ports { sw_a[1] }]; #IO_L1P_T0_AD4P_35     Sch=jc[2]
#set_property -dict { PACKAGE_PIN B6    IOSTANDARD LVCMOS33 } [get_ports { sw_a[2] }]; #IO_L2N_T0_AD12N_35    Sch=jc[3]
#set_property -dict { PACKAGE_PIN C7    IOSTANDARD LVCMOS33 } [get_ports { sw_a[3] }]; #IO_L4N_T0_35          Sch=jc[4]
#set_property -dict { PACKAGE_PIN A5    IOSTANDARD LVCMOS33 } [get_ports { sw_a[4] }]; #IO_L3N_T0_DQS_AD5N_35 Sch=jc[7]
#set_property -dict { PACKAGE_PIN A6    IOSTANDARD LVCMOS33 } [get_ports { sw_a[5] }]; #IO_L3P_T0_DQS_AD5P_35 Sch=jc[8]
#set_property -dict { PACKAGE_PIN B7    IOSTANDARD LVCMOS33 } [get_ports { sw_a[6] }]; #IO_L2P_T0_AD12P_35    Sch=jc[9]
#set_property -dict { PACKAGE_PIN D8    IOSTANDARD LVCMOS33 } [get_ports { sw_a[7] }]; #IO_L4P_T0_35          Sch=jc[10]

Vivado 入門:

?
?
?
pYYBAGNoeFWARZFKAABrtPY-k48023.png
?
1 / 14 ?創(chuàng)建新項(xiàng)目
?

如果您計(jì)劃使用 FPGA 板上的按鈕,請(qǐng)確保在移位寄存器項(xiàng)目的約束文件中添加命令,因?yàn)橛捎?a href='http://www.socialnewsupdate.com/tags/時(shí)鐘/' target='_blank' class='arckwlink_none'>時(shí)鐘專用路由錯(cuò)誤,實(shí)現(xiàn)將無(wú)法完成。

pYYBAGNoeFuAPmE4AAFVOthtFGs139.png
?

Artix-7 FPGA 上的 8 位移位寄存器:

?

Artix-7 FPGA 上的 8 位桶形移位器:

?

實(shí)施后的最終比較:

pYYBAGNoeF2ATh85AADLYl9-x2Y498.png
?

謝謝閱讀!


下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評(píng)論

查看更多

下載排行

本周

  1. 1山景DSP芯片AP8248A2數(shù)據(jù)手冊(cè)
  2. 1.06 MB  |  532次下載  |  免費(fèi)
  3. 2RK3399完整板原理圖(支持平板,盒子VR)
  4. 3.28 MB  |  339次下載  |  免費(fèi)
  5. 3TC358743XBG評(píng)估板參考手冊(cè)
  6. 1.36 MB  |  330次下載  |  免費(fèi)
  7. 4DFM軟件使用教程
  8. 0.84 MB  |  295次下載  |  免費(fèi)
  9. 5元宇宙深度解析—未來(lái)的未來(lái)-風(fēng)口還是泡沫
  10. 6.40 MB  |  227次下載  |  免費(fèi)
  11. 6迪文DGUS開發(fā)指南
  12. 31.67 MB  |  194次下載  |  免費(fèi)
  13. 7元宇宙底層硬件系列報(bào)告
  14. 13.42 MB  |  182次下載  |  免費(fèi)
  15. 8FP5207XR-G1中文應(yīng)用手冊(cè)
  16. 1.09 MB  |  178次下載  |  免費(fèi)

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234315次下載  |  免費(fèi)
  3. 2555集成電路應(yīng)用800例(新編版)
  4. 0.00 MB  |  33566次下載  |  免費(fèi)
  5. 3接口電路圖大全
  6. 未知  |  30323次下載  |  免費(fèi)
  7. 4開關(guān)電源設(shè)計(jì)實(shí)例指南
  8. 未知  |  21549次下載  |  免費(fèi)
  9. 5電氣工程師手冊(cè)免費(fèi)下載(新編第二版pdf電子書)
  10. 0.00 MB  |  15349次下載  |  免費(fèi)
  11. 6數(shù)字電路基礎(chǔ)pdf(下載)
  12. 未知  |  13750次下載  |  免費(fèi)
  13. 7電子制作實(shí)例集錦 下載
  14. 未知  |  8113次下載  |  免費(fèi)
  15. 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德?tīng)栔?/a>
  16. 0.00 MB  |  6656次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935054次下載  |  免費(fèi)
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537798次下載  |  免費(fèi)
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420027次下載  |  免費(fèi)
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234315次下載  |  免費(fèi)
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費(fèi)
  11. 6電路仿真軟件multisim 10.0免費(fèi)下載
  12. 340992  |  191187次下載  |  免費(fèi)
  13. 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
  14. 158M  |  183279次下載  |  免費(fèi)
  15. 8proe5.0野火版下載(中文版免費(fèi)下載)
  16. 未知  |  138040次下載  |  免費(fèi)