資料介紹
1:什么是同步邏輯和異步邏輯?(漢王)
同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系。答案應該與上面問題一致
〔補充〕:同步時序邏輯電路的特點:各觸發(fā)器的時鐘端全部連接在一起,并接在系統(tǒng)時鐘端,只有當時鐘脈沖到來時,電路的狀態(tài)才能改變。改變后的狀態(tài)將一直保持到下一個時鐘脈沖的到來,此時無論外部輸入x 有無變化,狀態(tài)表中的每個狀態(tài)都是穩(wěn)定的。
異步時序邏輯電路的特點:電路中除可以使用帶時鐘的觸發(fā)器外,還可以使用不帶時鐘的觸發(fā)器和延遲元件作為存儲元件,電路中沒有統(tǒng)一的時鐘,電路狀態(tài)的改變由外部輸入的變化直接引起。
2:同步電路和異步電路的區(qū)別:
同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都
與所加的時鐘脈沖信號同步。異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。
3:時序設計的實質:
電路設計的難點在時序設計,時序設計的實質就是滿足每一個觸發(fā)器的建立/ 保持時間的而要求。
4:建立時間與保持時間的概念?
建立時間:觸發(fā)器在時鐘上升沿到來之前,其數據輸入端的數據必須保持不變的時間。
保持時間:觸發(fā)器在時鐘上升沿到來之后,其數據輸入端的數據必須保持不變的時間。
- 硬件工程師面試題集及解答資源下載 0次下載
- FPGA的經典面試題和解答 11次下載
- Java的經典面試題和答案詳細說明 0次下載
- Python的一些經典面試題資料合集免費下載 15次下載
- Android的多個經典面試題詳細講解
- 單片機C語言面試題的詳細資料合集
- Java的一些基礎面試題資料合集免費下載
- IOS開發(fā)教程之ob<x>jective-C的十個面試題和解答資料免費下載 0次下載
- 廣西電網招聘面試題目講解 2次下載
- 經典硬件面試題精選及解答 0次下載
- C語言經典面試題目 0次下載
- C語言經典面試題 0次下載
- c語言面試題集 0次下載
- c語言面試題集 9次下載
- c語言面試題,c++面試題下載
- 經典Linux面試題總結 386次閱讀
- 硬件工程師經典面試題詳解 1492次閱讀
- mysql經典面試題及答案 1037次閱讀
- 分享10道有趣的嵌入式C語言面試題及答案 2819次閱讀
- 關于數組常見的面試題 1673次閱讀
- 關于數組的求和 2158次閱讀
- C語言與C++面試知識點總結 1882次閱讀
- 常見的MySQL高頻面試題 2426次閱讀
- Python最常見的面試題解答 3476次閱讀
- 一個專門關于Python的面試題匯總,為什么推薦這份資源? 3607次閱讀
- 面試Linux運維工作至少需要知道哪些知識運維的現狀及發(fā)展前景分析 4006次閱讀
- Google公司的面試題和詳細的分解過程 4390次閱讀
- 網上流傳的一份沒有答案的Linux運維面試題詳細分析 3468次閱讀
- 這里有份Python面試攻略,請簽收! 3002次閱讀
- FPGA開發(fā)技巧之同步復位與異步復位的理解 2263次閱讀
評論