資料介紹
視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專(zhuān)家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測(cè),多參考幀與多種大小塊的幀間預(yù)測(cè)技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。特別是在2004年7月JVT組織做了重要的保真度范圍擴(kuò)展的補(bǔ)充后,更加擴(kuò)大了標(biāo)準(zhǔn)的應(yīng)用范圍,但同時(shí)巨大的運(yùn)算量卻成為其廣泛應(yīng)用的瓶頸??紤]到H.264協(xié)議實(shí)現(xiàn)的復(fù)雜度,本文的思路是:一方面提高硬件處理速度和能力,采用TI公司最新的數(shù)字媒體處理器Davinci TMS320DM6446 DSP芯片作為H.264編碼器實(shí)現(xiàn)的硬件開(kāi)發(fā)平臺(tái),另一方面提高算法效率。最后提出一個(gè)基于這個(gè)芯片的嵌入式H.264編碼器的設(shè)計(jì)方案。
1 硬件平臺(tái)
1.1 Davinci DM6446芯片介紹
DM6446采用DSP+ARM的雙內(nèi)核結(jié)構(gòu)(內(nèi)核圖見(jiàn)圖1),其中的DSP芯片的CPU時(shí)鐘頻率可達(dá)594 MHz,ARM的引入可以釋放DSP在控制方面的部分功能,使DSP專(zhuān)門(mén)進(jìn)行數(shù)據(jù)處理的工作。芯片采用增強(qiáng)型的哈佛結(jié)構(gòu)總線,其CPU內(nèi)部有2個(gè)數(shù)據(jù)通道,8個(gè)32 b的功能單元,2個(gè)通用寄存器組(A和B),可同時(shí)執(zhí)行8條32 b長(zhǎng)指令。如果能充分利用這8個(gè)功能單元,總字長(zhǎng)為256 b的指令包同時(shí)分配到8個(gè)并行處理單元,在完全流水的情況下,該芯片的指令吞吐量將達(dá)到594×8=4 752 MIPS。處理器具有雙16 b擴(kuò)充功能,芯片能在一個(gè)周期內(nèi)完成雙16 b的乘法、加減法、比較、移位等操作。該芯片內(nèi)部支持兩級(jí)Cache,其中第一級(jí)32 kB的程序緩存器L1P,80 kB的數(shù)據(jù)緩存器L1D,而第二級(jí)的Cache大小是可配置的64 kB,芯片自動(dòng)完成這兩級(jí)Cache之間數(shù)據(jù)一致性的維護(hù)。有了這兩級(jí)Cache的支持將使CPU的執(zhí)行速度大大加快。

Davinci DM6446具有專(zhuān)用的視頻圖像處理子系統(tǒng)。視頻處理子系統(tǒng)包括1個(gè)視頻前端和1個(gè)視頻末端,視頻前端的輸入接口用于接受外部傳感器或視頻譯碼器輸出的BT.656等圖像輸入信息;視頻末端輸出接口輸出圖像,實(shí)現(xiàn)圖像本地重現(xiàn)。
視頻前端輸入(VPFE)接口由1個(gè)CCD控制器(CCDC),1個(gè)預(yù)處理器,柱狀模塊,自動(dòng)曝光/白平衡/聚焦模塊(H3A)和寄存器組成。CCD控制器可以與視頻解碼器CMOS傳感器或電荷耦合裝置連接。預(yù)處理器是一個(gè)實(shí)時(shí)的圖形處理器。
1.2 H.264編碼器硬件平臺(tái)
本系統(tǒng)的平臺(tái)核心處理芯片為Davinci DM6446,如圖2所示,片外RAM選取兩片DDR并聯(lián)成32位的數(shù)據(jù)寬度,空間為256 MB。模擬視頻信號(hào)在“VIDEO IN”引入后經(jīng)過(guò)解碼芯片TVP5146變換為數(shù)字信號(hào)后輸入TMS320DM6446芯片中進(jìn)行處理,H.264編碼處理后的碼流可以通過(guò)視頻末端輸出保存在本地硬盤(pán)上,以方便調(diào)試檢查?;蛘呖梢酝ㄟ^(guò)10/100 M以太網(wǎng)物理層接口輸出,進(jìn)行網(wǎng)絡(luò)傳輸。同時(shí),本地的重構(gòu)圖像可以通過(guò)TMS320DM6446芯片內(nèi)部OSD模塊和編碼模塊D/A變換后直接顯示輸出。
1 硬件平臺(tái)
1.1 Davinci DM6446芯片介紹
DM6446采用DSP+ARM的雙內(nèi)核結(jié)構(gòu)(內(nèi)核圖見(jiàn)圖1),其中的DSP芯片的CPU時(shí)鐘頻率可達(dá)594 MHz,ARM的引入可以釋放DSP在控制方面的部分功能,使DSP專(zhuān)門(mén)進(jìn)行數(shù)據(jù)處理的工作。芯片采用增強(qiáng)型的哈佛結(jié)構(gòu)總線,其CPU內(nèi)部有2個(gè)數(shù)據(jù)通道,8個(gè)32 b的功能單元,2個(gè)通用寄存器組(A和B),可同時(shí)執(zhí)行8條32 b長(zhǎng)指令。如果能充分利用這8個(gè)功能單元,總字長(zhǎng)為256 b的指令包同時(shí)分配到8個(gè)并行處理單元,在完全流水的情況下,該芯片的指令吞吐量將達(dá)到594×8=4 752 MIPS。處理器具有雙16 b擴(kuò)充功能,芯片能在一個(gè)周期內(nèi)完成雙16 b的乘法、加減法、比較、移位等操作。該芯片內(nèi)部支持兩級(jí)Cache,其中第一級(jí)32 kB的程序緩存器L1P,80 kB的數(shù)據(jù)緩存器L1D,而第二級(jí)的Cache大小是可配置的64 kB,芯片自動(dòng)完成這兩級(jí)Cache之間數(shù)據(jù)一致性的維護(hù)。有了這兩級(jí)Cache的支持將使CPU的執(zhí)行速度大大加快。

Davinci DM6446具有專(zhuān)用的視頻圖像處理子系統(tǒng)。視頻處理子系統(tǒng)包括1個(gè)視頻前端和1個(gè)視頻末端,視頻前端的輸入接口用于接受外部傳感器或視頻譯碼器輸出的BT.656等圖像輸入信息;視頻末端輸出接口輸出圖像,實(shí)現(xiàn)圖像本地重現(xiàn)。
視頻前端輸入(VPFE)接口由1個(gè)CCD控制器(CCDC),1個(gè)預(yù)處理器,柱狀模塊,自動(dòng)曝光/白平衡/聚焦模塊(H3A)和寄存器組成。CCD控制器可以與視頻解碼器CMOS傳感器或電荷耦合裝置連接。預(yù)處理器是一個(gè)實(shí)時(shí)的圖形處理器。
1.2 H.264編碼器硬件平臺(tái)
本系統(tǒng)的平臺(tái)核心處理芯片為Davinci DM6446,如圖2所示,片外RAM選取兩片DDR并聯(lián)成32位的數(shù)據(jù)寬度,空間為256 MB。模擬視頻信號(hào)在“VIDEO IN”引入后經(jīng)過(guò)解碼芯片TVP5146變換為數(shù)字信號(hào)后輸入TMS320DM6446芯片中進(jìn)行處理,H.264編碼處理后的碼流可以通過(guò)視頻末端輸出保存在本地硬盤(pán)上,以方便調(diào)試檢查?;蛘呖梢酝ㄟ^(guò)10/100 M以太網(wǎng)物理層接口輸出,進(jìn)行網(wǎng)絡(luò)傳輸。同時(shí),本地的重構(gòu)圖像可以通過(guò)TMS320DM6446芯片內(nèi)部OSD模塊和編碼模塊D/A變換后直接顯示輸出。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- H.264編碼原理 2次下載
- H.264視頻編碼標(biāo)準(zhǔn)英文資源匯總下載 21次下載
- TMS320DM6446的H.264視頻編碼算法的移植與優(yōu)化 2次下載
- 一種基于DSP平臺(tái)的快速H.264壓縮的估計(jì) 4次下載
- 基于DM642的H.264編碼算法優(yōu)化與實(shí)現(xiàn) 1次下載
- 基于PowerPC的H.264編碼器中斷處理程序解析 6次下載
- 基于MPI的H.264并行編碼代碼移植與優(yōu)化 0次下載
- 基于H.264的立體視頻編碼方法 43次下載
- 基于H.264的無(wú)再損幀內(nèi)編碼
- 一種基于DSP平臺(tái)的快速H.264編碼算法的設(shè)計(jì)
- 基于H.264 的子帶DCT快速算法
- 基于DSP TMS320DM642的H.264視頻編碼的實(shí)現(xiàn)
- H.264視頻編碼在DM642上的實(shí)現(xiàn)與優(yōu)化
- 基于H.264壓縮域的鏡頭運(yùn)動(dòng)信息提取
- 新一代視頻編碼標(biāo)準(zhǔn)H.264在高速DSP平臺(tái)上的實(shí)現(xiàn)與優(yōu)化(
- 基于H.264實(shí)現(xiàn)最優(yōu)重疊塊匹配加權(quán)窗的系數(shù)設(shè)計(jì) 3433次閱讀
- 基于VPM642板卡和DSP實(shí)現(xiàn)AVS解碼軟件的優(yōu)化應(yīng)用 3945次閱讀
- 用于實(shí)現(xiàn)并行處理加速硬件的H.264算法的改進(jìn)和優(yōu)化 2278次閱讀
- 基于H.264解碼芯片的FPGA原型驗(yàn)證平臺(tái)實(shí)現(xiàn)視頻控制模塊的設(shè)計(jì) 2624次閱讀
- 基于DE2開(kāi)發(fā)板和NiosII處理器實(shí)現(xiàn)H.264編碼器的設(shè)計(jì) 2502次閱讀
- 基于BlackfinBF533處理器對(duì)H.264去方塊濾波器性能進(jìn)行優(yōu)化 1319次閱讀
- 矽海達(dá)科技SUE1 H.264編碼模塊介紹 1959次閱讀
- 矽海達(dá)科技SUE2 H.264編碼模塊介紹 2012次閱讀
- 矽海達(dá)科技SUE3 SDI H.264編碼模塊介紹 2176次閱讀
- 矽海達(dá)科技SHD2低延時(shí)H264解碼板介紹 2716次閱讀
- 銳爾威視科技H.264百萬(wàn)USB攝像頭模組規(guī)格 3037次閱讀
- fireflyH.264硬編碼&硬解碼簡(jiǎn)介 3087次閱讀
- FFMPEG視頻編解碼流程 H.264硬件編解碼實(shí)現(xiàn) 1.9w次閱讀
- H.264和AVS核心技術(shù)分析 1550次閱讀
- AVS視頻標(biāo)準(zhǔn)和H.264核心技術(shù)的區(qū)別 1946次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費(fèi)
- 2AN158 GD32VW553 Wi-Fi開(kāi)發(fā)指南
- 1.51MB | 2次下載 | 免費(fèi)
- 3AN148 GD32VW553射頻硬件開(kāi)發(fā)指南
- 2.07MB | 1次下載 | 免費(fèi)
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費(fèi)
- 5AN153-用于電源系統(tǒng)管理的Linduino
- 1.38MB | 次下載 | 免費(fèi)
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費(fèi)
- 7SM2018E 支持可控硅調(diào)光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費(fèi)
- 8AN-1308: 電流檢測(cè)放大器共模階躍響應(yīng)
- 545.42KB | 次下載 | 免費(fèi)
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費(fèi)
- 2免費(fèi)開(kāi)源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機(jī)智能手環(huán)心率計(jì)步器體溫顯示設(shè)計(jì)
- 0.10 MB | 130次下載 | 免費(fèi)
- 4使用單片機(jī)實(shí)現(xiàn)七人表決器的程序和仿真資料免費(fèi)下載
- 2.96 MB | 44次下載 | 免費(fèi)
- 53314A函數(shù)發(fā)生器維修手冊(cè)
- 16.30 MB | 31次下載 | 免費(fèi)
- 6美的電磁爐維修手冊(cè)大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測(cè)試電源的紋波
- 0.36 MB | 17次下載 | 免費(fèi)
- 8感應(yīng)筆電路圖
- 0.06 MB | 10次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評(píng)論